造價(jià)通
更新時(shí)間:2025.03.08
CMOS光接收機(jī)前端放大電路

格式:pdf

大?。?span class="single-tag-height">723KB

頁數(shù): 6頁

利用SMIC 0.18μmCMOS工藝設(shè)計(jì)了光接收機(jī)前端放大電路.在前置放大器中,設(shè)計(jì)了一種高增益有源反饋跨阻放大器,并且可以使輸出共模電平在較大范圍內(nèi)調(diào)解.在限幅放大器中,通過在改進(jìn)的Cherry-Hooper結(jié)構(gòu)里引入有源電感負(fù)反饋來進(jìn)一步擴(kuò)展帶寬.整個(gè)前端放大電路具有較高的靈敏度和較寬的輸入動(dòng)態(tài)范圍.Hspice仿真結(jié)果表明該電路具有119dB的中頻跨阻增益,2.02GHz的帶寬,對于輸入電流幅度從1.4μA到170μA變化時(shí),50Ω負(fù)載線上的輸出電壓限幅在320mV(V_(pp)),輸出眼圖穩(wěn)定清晰.核心電路靜態(tài)功耗為45.431mW.

GPS軟件接收機(jī)基帶電路設(shè)計(jì)

格式:pdf

大小:1.9MB

頁數(shù): 6頁

綜合考慮了GPS接收機(jī)的內(nèi)部結(jié)構(gòu)、工作原理和相關(guān)器設(shè)計(jì)參數(shù),采用電子設(shè)計(jì)自動(dòng)化設(shè)計(jì)方法,設(shè)計(jì)了基于現(xiàn)場可編程陣列的GPS接收機(jī)基帶處理電路,電路采用VHDL語言實(shí)現(xiàn)并在QUATUSⅡ上進(jìn)行了時(shí)序仿真。仿真結(jié)果和實(shí)際測試表明,電路工作正常,在軟件的控制下可以對GPS基帶信號進(jìn)行處理,且性能可靠,具有很高的應(yīng)用價(jià)值。最后,對于GPS現(xiàn)代化的BOC調(diào)制技術(shù)進(jìn)行了分析。

熱門知識

電路預(yù)埋收驗(yàn)表

最新知識

電路預(yù)埋收驗(yàn)表
點(diǎn)擊加載更多>>

相關(guān)問答

電路預(yù)埋收驗(yàn)表
點(diǎn)擊加載更多>>
專題概述
電路預(yù)埋收驗(yàn)表相關(guān)專題

分類檢索: