造價通
更新時間:2024.12.28
用反熔絲FPGA的數(shù)據(jù)采編存儲系統(tǒng)之設計

格式:pdf

大?。?span class="single-tag-height">1.5MB

頁數(shù): 4頁

針對SRAM型FPGA在航天空間環(huán)境下容易受單粒子輻射效應影響的特點,介紹了反熔絲FPGA在航天多路數(shù)據(jù)采集領域的優(yōu)勢,并簡述了Actel反熔絲FPGA A32200系列的特點。由于反熔絲FPGA內(nèi)部的時序電路設計和全局時鐘控制與其他FPGA相比有所差異,在設計不當時會出現(xiàn)時鐘的不穩(wěn)定狀態(tài),特別是在特定的環(huán)境下可能會出現(xiàn)時鐘偏斜現(xiàn)象,導致電路時序處于臨界或紊亂狀態(tài)。通過在FPGA程序中利用狀態(tài)機和全局時鐘引腳分配這種方法達到控制全局時鐘的目的、并對扇出做出相應的設計,避免了在特定環(huán)境下的時鐘偏移問題。最后通過抗輻射試驗驗證了程序及設計的可靠性,表明該設計滿足抗輻射要求。

用反熔絲FPGA的數(shù)據(jù)采編存儲系統(tǒng)之設計

格式:pdf

大小:1.5MB

頁數(shù): 4頁

針對SRAM型FPGA在航天空間環(huán)境下容易受單粒子輻射效應影響的特點,介紹了反熔絲FPGA在航天多路數(shù)據(jù)采集領域的優(yōu)勢,并簡述了Actel反熔絲FPGA A32200系列的特點。由于反熔絲FPGA內(nèi)部的時序電路設計和全局時鐘控制與其他FPGA相比有所差異,在設計不當時會出現(xiàn)時鐘的不穩(wěn)定狀態(tài),特別是在特定的環(huán)境下可能會出現(xiàn)時鐘偏斜現(xiàn)象,導致電路時序處于臨界或紊亂狀態(tài)。通過在FPGA程序中利用狀態(tài)機和全局時鐘引腳分配這種方法達到控制全局時鐘的目的、并對扇出做出相應的設計,避免了在特定環(huán)境下的時鐘偏移問題。最后通過抗輻射試驗驗證了程序及設計的可靠性,表明該設計滿足抗輻射要求。

熱門知識

反熔絲

最新知識

反熔絲
點擊加載更多>>

相關問答

反熔絲
點擊加載更多>>
反熔絲相關專題

分類檢索: