格式:pdf
大?。?span class="single-tag-height">875KB
頁數: 5頁
針對合眾達SEED-DEC系列化嵌入式DSP控制模塊在數據采集功能上的不足,利用其標準的擴展總線和統(tǒng)一的結構,設計研制基于SEED-DEC擴展總線的多通道同步數據采集板。以DSP作為數據處理中心,FPGA負責與DSP通信、初始化和控制數據采集板上的A/D模塊,以節(jié)省DSP內部資源,減少DSP因控制外圍器件而消耗的時間,提高性能。試驗結果顯示電路達到了指標要求。