格式:pdf
大?。?span class="single-tag-height">740KB
頁數: 4頁
以Verilog HDL硬件描述語言為基礎,設計了現場可編程邏輯器件FPGA與AD轉換器LTC2312-12的接口控制電路.闡述了LTC2312-12的特點及工作時序,給出了FPGA與LTC2312-12的硬件連接電路,采用有限狀態(tài)機的方法,描述了FPGA對AD轉換器的采樣控制時序,并給出部分Verilog HDL代碼.通過最終的仿真測試,驗證了該控制電路穩(wěn)定可靠.