格式:pdf
大小:1.6MB
頁數(shù): 5頁
目前一般概念上的嵌入式CPU應(yīng)用于PCB板級(jí)上,隨著集成電路技術(shù)成本的大幅度下降,芯片內(nèi)系統(tǒng)集成技術(shù)已成為ASIC設(shè)計(jì)的主流,而芯片內(nèi)嵌入式CPU已經(jīng)成為片內(nèi)系統(tǒng)的重要組成部分。應(yīng)用于定頻空調(diào)的控制器中的基于RISC架構(gòu)的嵌入式CPU核。采用RISC方式實(shí)現(xiàn)CISC方式譯碼,用狀態(tài)控制器來實(shí)現(xiàn)核心控制單元,通過中斷來實(shí)現(xiàn)各種事件與CPU之間的通信。處理器正常工作頻率為8MHz,運(yùn)行速度最高可以達(dá)到27.6MHz。
格式:pdf
大?。?span class="single-tag-height">416KB
頁數(shù):
針對(duì)日益增多的變壓器繞組變形故障,設(shè)計(jì)了一種以高性能DSP芯片TMS320F2812及ARMRCortexTM-M3芯片STM320F103為核心的基于頻率響應(yīng)法的變壓器繞組變形測(cè)試儀。詳細(xì)介紹了系統(tǒng)硬件設(shè)計(jì)方案及軟件編程思想。DSP模塊負(fù)責(zé)高速數(shù)據(jù)采集與運(yùn)算。ARM模塊通過SPI總線與DSP通信,實(shí)現(xiàn)測(cè)試儀的數(shù)據(jù)管理、用戶界面以及聯(lián)機(jī)通訊。采用數(shù)字頻率合成技術(shù)DDS對(duì)待測(cè)變壓器繞組進(jìn)行掃頻測(cè)量。系統(tǒng)采用軟件濾波和硬件同步交流采樣技術(shù)減小測(cè)量誤差。能夠在不對(duì)變壓器進(jìn)行吊罩、拆裝的情況下進(jìn)行繞組變形測(cè)試,顯示高、低壓三相繞組頻率響應(yīng)曲線及相關(guān)系數(shù)R。仿真測(cè)試結(jié)果表明該裝置能夠滿足變壓器繞組變形的測(cè)試要求。