更新日期: 2025-03-20

基于CPLD_FPGA器件參數(shù)化開方電路的設(shè)計及應(yīng)用

格式:pdf

大?。?span id="jqli10p" class="single-tag-height" data-v-09d85783>382KB

頁數(shù):4P

人氣 :85

基于CPLD_FPGA器件參數(shù)化開方電路的設(shè)計及應(yīng)用 4.4

Ξ 基于 CPLD/ FPGA 器件參數(shù)化開方電路的設(shè)計及應(yīng)用 魏佩敏  趙偉強 (紹興文理學(xué)院  工學(xué)院 ,浙江  紹興 312000) 摘  要 :討論二進(jìn)制開方運算的過程以及利用 CPLD/ FPGA 進(jìn)行開方運算硬件電路的設(shè)計思想和實現(xiàn)方案 . 關(guān)鍵詞 :二進(jìn)制碼 ;開方 ;CPLD/ FPGA ;H DL 語言 中圖分類號 :TN702   文獻(xiàn)標(biāo)識碼 :A    文章編號 :1008 - 293X (2005) 10 - 0058 - 04                      目前在模擬信號數(shù)字化處理過程中 ,數(shù)字可編程器件以其性能穩(wěn)定 、處理速度快而得到廣泛應(yīng)用 ,特 別是 EDA 軟件及在線可編程技術(shù)的使用 ,使設(shè)計的靈活性和設(shè)計速度大幅度提高 .在 CPLD/ FPGA 的開發(fā) 應(yīng)用中 ,大多數(shù) EDA 軟件都提供加法 、減法 、乘法的設(shè)計向?qū)?,或提供 LPM宏函

集成電路可制造性設(shè)計中器件參數(shù)的提取 集成電路可制造性設(shè)計中器件參數(shù)的提取 集成電路可制造性設(shè)計中器件參數(shù)的提取

集成電路可制造性設(shè)計中器件參數(shù)的提取

格式:pdf

大?。?span id="m0nk1lm" class="single-tag-height" data-v-09d85783>275KB

頁數(shù):5P

分別采用流體力學(xué)模型和漂移擴散模型對不同溝道長度的nmosfet進(jìn)行襯底電流的提取,并以nmosfet溝道長度和ldd注入峰值綜合對器件特性的影響為研究內(nèi)容,介紹了集成電路可制造性設(shè)計中器件參數(shù)的優(yōu)化與提取。

觸摸時序電路器件介紹

觸摸時序電路器件介紹

格式:pdf

大?。?span id="a52rxqk" class="single-tag-height" data-v-09d85783>1.2MB

頁數(shù):5P

觸摸時序電路器件介紹

編輯推薦下載

可編程邏輯器件在搶答器電路設(shè)計中的應(yīng)用 可編程邏輯器件在搶答器電路設(shè)計中的應(yīng)用 可編程邏輯器件在搶答器電路設(shè)計中的應(yīng)用

可編程邏輯器件在搶答器電路設(shè)計中的應(yīng)用

格式:pdf

大?。?span id="mfqhcyr" class="single-tag-height" data-v-09d85783>661KB

頁數(shù):5P

可編程邏輯器件在搶答器電路設(shè)計中的應(yīng)用 4.8

針對實際應(yīng)用的需要,利用可編程邏輯器件設(shè)計了搶答器.該搶答器單元電路的軟件設(shè)計分別利用原理圖設(shè)計、硬件描述語言設(shè)計完成.設(shè)計了控制主電路、數(shù)字顯示電路、倒計時顯示、違犯規(guī)定電路、編碼譯碼電路功能,并利用美國altera公司的max-plusii工具軟件完成了編譯仿真驗證;硬件選擇altera的max74000s系列的epm7128lc84-15芯片來實現(xiàn)搶答器的系統(tǒng)功能.該搶答器具有很強的功能擴充性,應(yīng)用效果良好.

立即下載
基于CPLD的自動門控電源的電路設(shè)計 基于CPLD的自動門控電源的電路設(shè)計 基于CPLD的自動門控電源的電路設(shè)計

基于CPLD的自動門控電源的電路設(shè)計

格式:pdf

大小:624KB

頁數(shù):3P

基于CPLD的自動門控電源的電路設(shè)計 4.6

本文介紹了像增強器使用的自動門控電源的電路設(shè)計,重點介紹了自動亮度控制(abc)反饋回路的實現(xiàn)。同時給出了相關(guān)的直流放大電路、adc電路原理圖。其中abc反饋回路采用cpld實現(xiàn),能夠精確地控制脈寬大小,使其與輸入光的強度保持良好的線性關(guān)系,很好地滿足了設(shè)計要求。

立即下載

CPLD_FPGA器件參數(shù)化開方電路的設(shè)計及應(yīng)用熱門文檔

相關(guān)文檔資料 1786318 立即查看>>
Actel以IGLOO FPGA問鼎便攜式消費電子市場  冀與AISC和CPLD器件一決高下 Actel以IGLOO FPGA問鼎便攜式消費電子市場  冀與AISC和CPLD器件一決高下 Actel以IGLOO FPGA問鼎便攜式消費電子市場 冀與AISC和CPLD器件一決高下

Actel以IGLOO FPGA問鼎便攜式消費電子市場 冀與AISC和CPLD器件一決高下

格式:pdf

大?。?span id="nn4s51f" class="single-tag-height" data-v-09d85783>499KB

頁數(shù):2P

Actel以IGLOO FPGA問鼎便攜式消費電子市場  冀與AISC和CPLD器件一決高下 4.4

Actel以IGLOO FPGA問鼎便攜式消費電子市場 冀與AISC和CPLD器件一決高下

立即下載
基于CPLD的光電編碼器四倍頻電路的設(shè)計 基于CPLD的光電編碼器四倍頻電路的設(shè)計 基于CPLD的光電編碼器四倍頻電路的設(shè)計

基于CPLD的光電編碼器四倍頻電路的設(shè)計

格式:pdf

大小:338KB

頁數(shù):未知

基于CPLD的光電編碼器四倍頻電路的設(shè)計 4.4

在工業(yè)測控系統(tǒng)中,光電編碼器用于測量電機的角位移。由于現(xiàn)場的干擾以及光電編碼器的高分辨率的特點,常運用四倍頻電路來提高被控電機的測量精度和控制精度。設(shè)計基于可編程邏輯器件cpld,利用cpld的可重構(gòu)性,在系統(tǒng)可編程以及能夠?qū)崿F(xiàn)復(fù)雜邏輯功能的特點,設(shè)計了光電編碼器信號的四倍頻電路。測試結(jié)果表明,這種方法實用有效,實現(xiàn)了四倍頻、鑒相和計數(shù)功能,具有成本低、設(shè)計靈活的優(yōu)點,提高了電機的控制精度。

立即下載
如何看懂電路圖(電路元器件).

如何看懂電路圖(電路元器件).

格式:pdf

大?。?span id="g0eqgq0" class="single-tag-height" data-v-09d85783>3.9MB

頁數(shù):45P

如何看懂電路圖(電路元器件). 4.5

如何看懂電路圖(電源電路單元) 前面介紹了電路圖中的元器件的作用和符號。一張電路圖通常有幾十乃至幾百個元器 件,它們的連線縱橫交叉,形式變化多端,初學(xué)者往往不知道該從什么地方開始,怎樣才 能讀懂它。其實電子電路本身有很強的規(guī)律性,不管多復(fù)雜的電路,經(jīng)過分析可以發(fā)現(xiàn),它 是由少數(shù)幾個單元電路組成的。好象孩子們玩的積木,雖然只有十來種或二三十種塊塊, 可是在孩子們手中卻可以搭成幾十乃至幾百種平面圖形或立體模型。同樣道理,再復(fù)雜的電 路,經(jīng)過分析就可發(fā)現(xiàn),它也是由少數(shù)幾個單元電路組成的。因此初學(xué)者只要先熟悉常用 的基本單元電路,再學(xué)會分析和分解電路的本領(lǐng),看懂一般的電路圖應(yīng)該是不難的。 按單元電路的功能可以把它們分成若干類,每一類又有好多種,全部單元電路大概總 有幾百種。下面我們選最常用的基本單元電路來介紹。讓我們從電源電路開始。 一、電源電路的功能和組成 每個電子設(shè)備都

立即下載
雙微分全控器件門驅(qū)動電路的設(shè)計與研究 雙微分全控器件門驅(qū)動電路的設(shè)計與研究 雙微分全控器件門驅(qū)動電路的設(shè)計與研究

雙微分全控器件門驅(qū)動電路的設(shè)計與研究

格式:pdf

大小:848KB

頁數(shù):4P

雙微分全控器件門驅(qū)動電路的設(shè)計與研究 4.7

新型的電力電子器件mosfet和igbt克服了傳統(tǒng)的電力電子器件如scr只能開通不能關(guān)斷的缺陷.但關(guān)斷速度依然限制開關(guān)速度的提高.本文給出了一個用于驅(qū)動全控開關(guān)器件的門驅(qū)動電路.整個電路系統(tǒng)主要由雙微分驅(qū)動電路、dc-dc電源變換電路、光耦合隔離電路等三部分組成.它只使用一個12v直流電源能得到穩(wěn)定可靠的雙微分驅(qū)動效果,能明顯地加速開關(guān)器件關(guān)斷過程中門極存儲電荷的釋放,有利于提高全控器件的開關(guān)速度、減少開關(guān)損耗.

立即下載
基于可編程邏輯器件的幀同步電路設(shè)計 基于可編程邏輯器件的幀同步電路設(shè)計 基于可編程邏輯器件的幀同步電路設(shè)計

基于可編程邏輯器件的幀同步電路設(shè)計

格式:pdf

大小:117KB

頁數(shù):2P

基于可編程邏輯器件的幀同步電路設(shè)計 4.7

在研究了幀同步電路工作原理的基礎(chǔ)上,給出了基于可編程邏輯器件(fpga)的幀同步電路的設(shè)計方案,以及主要子模塊的vhdl描述,和在quartusii中的仿真結(jié)果。

立即下載

CPLD_FPGA器件參數(shù)化開方電路的設(shè)計及應(yīng)用精華文檔

相關(guān)文檔資料 1786318 立即查看>>
基于可編程邏輯器件的數(shù)字電路設(shè)計 基于可編程邏輯器件的數(shù)字電路設(shè)計 基于可編程邏輯器件的數(shù)字電路設(shè)計

基于可編程邏輯器件的數(shù)字電路設(shè)計

格式:pdf

大?。?span id="r968ajh" class="single-tag-height" data-v-09d85783>635KB

頁數(shù):3P

基于可編程邏輯器件的數(shù)字電路設(shè)計 4.8

可編程邏輯器件的出現(xiàn),使得傳統(tǒng)的數(shù)字系統(tǒng)設(shè)計方法發(fā)生了根本的改變,所以有必要介紹一下基于可編程邏輯器件的數(shù)字電路設(shè)計方法。以計數(shù)器的實現(xiàn)方法作為實例,介紹了采用原理圖和硬件描述語言兩種方法作為輸入,實現(xiàn)計數(shù)器的方法,并描述了編譯仿真的方法,給出了對應(yīng)的仿真結(jié)果。采用熟悉的器件為例,使基于可編程邏輯器件的數(shù)字電路設(shè)計方法更容易理解掌握。

立即下載
時序電路實驗仿真系統(tǒng)器件選擇模塊的設(shè)計 時序電路實驗仿真系統(tǒng)器件選擇模塊的設(shè)計 時序電路實驗仿真系統(tǒng)器件選擇模塊的設(shè)計

時序電路實驗仿真系統(tǒng)器件選擇模塊的設(shè)計

格式:pdf

大?。?span id="92ek8lk" class="single-tag-height" data-v-09d85783>1.0MB

頁數(shù):3P

時序電路實驗仿真系統(tǒng)器件選擇模塊的設(shè)計 4.7

時序電路實驗仿真系統(tǒng)包括器件選擇、連接器件和實驗測試三大模塊。文章首先對時序電路實驗仿真系統(tǒng)進(jìn)行可行性的分析,然后介紹了用多媒體軟件flash對器件選擇模塊的應(yīng)用,并對該模塊的設(shè)計做了詳細(xì)、全面的剖析,對仿真的技術(shù)、操作、實現(xiàn)等方面進(jìn)行了深入的探討,最后提出了一些尚存在的問題及解決方向。

立即下載
模塊化開放式電路綜合實驗(3)——有源器件應(yīng)用系統(tǒng) 模塊化開放式電路綜合實驗(3)——有源器件應(yīng)用系統(tǒng) 模塊化開放式電路綜合實驗(3)——有源器件應(yīng)用系統(tǒng)

模塊化開放式電路綜合實驗(3)——有源器件應(yīng)用系統(tǒng)

格式:pdf

大小:2.6MB

頁數(shù):6P

模塊化開放式電路綜合實驗(3)——有源器件應(yīng)用系統(tǒng) 4.6

基于運算放大器構(gòu)成有源器件,并進(jìn)一步組成簡單的應(yīng)用系統(tǒng),如基于混沌掩蓋的保密通信系統(tǒng)等。通過對此系統(tǒng)部分或完整功能的設(shè)計,以達(dá)到對集成運放相關(guān)基本實驗、有源電阻器件、有源電感器件、指定特性非線性電阻反演、特性曲線測量等基本理論和測量環(huán)節(jié)的訓(xùn)練。該系統(tǒng)由各部分功能電路組合而成,單獨進(jìn)行功能電路級實驗簡單易于實現(xiàn),而每個模塊電路性能的好壞將直接影響系統(tǒng)功能的實現(xiàn)。系統(tǒng)功能目標(biāo)驅(qū)動的綜合實驗,對于調(diào)動學(xué)生積極性、主動探索以及有效地考核實驗效果均起到很好的作用。

立即下載
基于CPLD的增量式旋轉(zhuǎn)編碼器接口電路模塊設(shè)計 基于CPLD的增量式旋轉(zhuǎn)編碼器接口電路模塊設(shè)計 基于CPLD的增量式旋轉(zhuǎn)編碼器接口電路模塊設(shè)計

基于CPLD的增量式旋轉(zhuǎn)編碼器接口電路模塊設(shè)計

格式:pdf

大?。?span id="c9yysdv" class="single-tag-height" data-v-09d85783>687KB

頁數(shù):3P

基于CPLD的增量式旋轉(zhuǎn)編碼器接口電路模塊設(shè)計 4.7

所設(shè)計的基于cpld的高精度旋轉(zhuǎn)編碼器信號處理電路模塊,能與多種cpu接口,簡單實用。該設(shè)計包括四倍頻、方向鑒別、雙向計數(shù)器、與cpu接口等電路。給出了相關(guān)vhdl源代碼、頂層連接圖以及時序仿真結(jié)果,能應(yīng)用于角度測量、位移測量、高度測量等,在控制領(lǐng)域也有廣泛應(yīng)用價值。

立即下載
基于可編程邏輯器件去除電路中抖動設(shè)計 基于可編程邏輯器件去除電路中抖動設(shè)計 基于可編程邏輯器件去除電路中抖動設(shè)計

基于可編程邏輯器件去除電路中抖動設(shè)計

格式:pdf

大?。?span id="gxnfjk5" class="single-tag-height" data-v-09d85783>80KB

頁數(shù):2P

基于可編程邏輯器件去除電路中抖動設(shè)計 4.7

隨著可編程邏輯器件的發(fā)展,在一些電路設(shè)計中,電路設(shè)計人員普遍的利用可編程器件來設(shè)計一些邏輯電路來替代一些老的器件,例如,譯碼器,時鐘發(fā)生器等等,同時,利用可編程邏輯器件針對特殊問題設(shè)計特殊電路。本文介紹一種應(yīng)用cpld解決電路中普遍存在的邊沿抖動問題,同時也適用于解決電路中的毛刺問題。

立即下載

CPLD_FPGA器件參數(shù)化開方電路的設(shè)計及應(yīng)用最新文檔

相關(guān)文檔資料 1786318 立即查看>>
LED節(jié)能燈電路設(shè)計與元器件選擇 LED節(jié)能燈電路設(shè)計與元器件選擇 LED節(jié)能燈電路設(shè)計與元器件選擇

LED節(jié)能燈電路設(shè)計與元器件選擇

格式:pdf

大?。?span id="ywwedgk" class="single-tag-height" data-v-09d85783>86KB

頁數(shù):未知

LED節(jié)能燈電路設(shè)計與元器件選擇 4.3

隨著社會的發(fā)展與科技力量的進(jìn)步,人們在照明方面的資源損耗數(shù)量也越來越大,照明所產(chǎn)生的能源消耗與環(huán)境污染問題也日漸引起了人們的重視?,F(xiàn)如今,led節(jié)能燈所采用的白色發(fā)光二極管則以其高校、節(jié)能、環(huán)保等綠色理念進(jìn)入了人們的生活,半導(dǎo)體照明產(chǎn)業(yè)商機巨大,在市場上擁有著廣闊的發(fā)展前景,特別是led節(jié)能燈的出現(xiàn)與發(fā)展,將會逐漸取代傳統(tǒng)日光燈、白熾燈來為人們的生活提供服務(wù)。本文以led節(jié)能燈的發(fā)展歷史作為切入點,簡要分析led節(jié)能燈的優(yōu)勢與設(shè)計原理。

立即下載
TVS器件的特點、電特性和主要電參數(shù)

TVS器件的特點、電特性和主要電參數(shù)

格式:pdf

大?。?span id="ct9zlyz" class="single-tag-height" data-v-09d85783>16KB

頁數(shù):6P

TVS器件的特點、電特性和主要電參數(shù) 4.6

tvs器件的特點、電特性和主要電參數(shù) 一、tvs器件的特點 瞬態(tài)(瞬變)電壓抑制二級管簡稱tvs器件,在規(guī)定的反向應(yīng)用條件下,當(dāng)承受一個高 能量的瞬時過壓脈沖時,其工作阻抗能立即降至很 低的導(dǎo)通值,允許大電流通過,并將電壓箝制到預(yù)定水平,從而有效地保護(hù)電子線路中的精 密元器件免受損壞。tvs能承受的瞬時脈沖功 率可達(dá)上千瓦,其箝位響應(yīng)時間僅為1ps(10-12s)。tvs允許的正向浪涌電流在ta=250c, t=10ms條件下,可達(dá)50~200a。 雙向tvs可在正反兩個方向吸收瞬時大脈沖功率,并把電壓箝制到預(yù)定水平,雙向tvs適用 于交流電路,單向tvs一般用于直流電路。 二、tvs器件的電特性 1、單向tvs的v-i特性 如圖1-1所示,單向tvs的正向特性與普通穩(wěn)壓二極管相同,反向擊穿拐點近似“直角” 為硬擊穿,為典型的pn結(jié)雪崩器

立即下載
電氣常用元器件及參數(shù)表_1_

電氣常用元器件及參數(shù)表_1_

格式:pdf

大小:255KB

頁數(shù):20P

電氣常用元器件及參數(shù)表_1_ 4.7

德力西常熟常熟三菱施耐德abb 型號型號型號型號型號型號型號型號 120003 232003 德力西常熟施耐德abb 型號型號型號型號型號型號型號型號 1633 21003 32253 44003 56303 常熟ls施耐德abb 型號型號型號型號型號型號型號型號 1小型斷路器63d型3dz47-cdb1-dz47-nb1-chbkc65s250 cdw1-mt系列e系列 萬能斷路器 萬能斷路器 較高級 較高級 ns-s系列 cw2 塑殼斷路器 ae nm1- 正泰 cdm1- na8- ls na1- 序號 殼架等級最大 的額定電流 序號 序號名稱 殼架等級最大 的額定電流 小型斷路器 cw1 塑殼斷路器 級數(shù) abscm2gbn 名稱 殼架等級最大 的額定電流

立即下載
基于FPGA的數(shù)字時鐘管理電路設(shè)計應(yīng)用 基于FPGA的數(shù)字時鐘管理電路設(shè)計應(yīng)用 基于FPGA的數(shù)字時鐘管理電路設(shè)計應(yīng)用

基于FPGA的數(shù)字時鐘管理電路設(shè)計應(yīng)用

格式:pdf

大?。?span id="q4ymwno" class="single-tag-height" data-v-09d85783>1.6MB

頁數(shù):4P

基于FPGA的數(shù)字時鐘管理電路設(shè)計應(yīng)用 4.5

介紹了運用現(xiàn)場可編程門陣列(fpga)進(jìn)行數(shù)字時鐘管理方法的流程和應(yīng)用。從fpga設(shè)計入手,選用了xilinx公司的virtex-ⅱ芯片系列,運用高精度數(shù)字時鐘管理電路,保證延遲時間,通過仿真,得到移相后的各個時鐘及等效時鐘,得出了測量誤差,滿足時間精度要求,可應(yīng)用于各高精度脈寬測量領(lǐng)域,能夠滿足各測量領(lǐng)域的設(shè)計要求。

立即下載
基于FPGA的數(shù)字時鐘管理電路設(shè)計應(yīng)用 基于FPGA的數(shù)字時鐘管理電路設(shè)計應(yīng)用 基于FPGA的數(shù)字時鐘管理電路設(shè)計應(yīng)用

基于FPGA的數(shù)字時鐘管理電路設(shè)計應(yīng)用

格式:pdf

大?。?span id="byjr57q" class="single-tag-height" data-v-09d85783>1.7MB

頁數(shù):4P

基于FPGA的數(shù)字時鐘管理電路設(shè)計應(yīng)用 4.4

介紹了運用現(xiàn)場可編程門陣列(fpga)進(jìn)行數(shù)字時鐘管理方法的流程和應(yīng)用。從fpga設(shè)計人手,選用了xil-公司的virtex-n芯片系列,運用高精度數(shù)字時鐘管理電路,保證延遲時間,通過仿真,得到移相后的各個時鐘及等效時鐘,得出了測量誤差,滿足時間精度要求,可應(yīng)用于各高精度脈寬測量領(lǐng)域,能夠滿足各測量領(lǐng)域的設(shè)計要求。

立即下載
基于FPGA的數(shù)字時鐘管理電路設(shè)計應(yīng)用 基于FPGA的數(shù)字時鐘管理電路設(shè)計應(yīng)用 基于FPGA的數(shù)字時鐘管理電路設(shè)計應(yīng)用

基于FPGA的數(shù)字時鐘管理電路設(shè)計應(yīng)用

格式:pdf

大?。?span id="wr4xo5c" class="single-tag-height" data-v-09d85783>1.6MB

頁數(shù):4P

基于FPGA的數(shù)字時鐘管理電路設(shè)計應(yīng)用 4.8

介紹了運用現(xiàn)場可編程門陣列(fpga)進(jìn)行數(shù)字時鐘管理方法的流程和應(yīng)用.從fpga設(shè)計入手,選用了xilinx公司的virtex-ⅱ芯片系列,運用高精度數(shù)字時鐘管理電路,保證延遲時間,通過仿真,得到移相后的各個時鐘及等效時鐘,得出了測量誤差,滿足時間精度要求,可應(yīng)用于各高精度脈寬測量領(lǐng)域,能夠滿足各測量領(lǐng)域的設(shè)計要求.

立即下載
一種應(yīng)用于高壓工藝集成電路中電源鉗位的器件結(jié)構(gòu) 一種應(yīng)用于高壓工藝集成電路中電源鉗位的器件結(jié)構(gòu) 一種應(yīng)用于高壓工藝集成電路中電源鉗位的器件結(jié)構(gòu)

一種應(yīng)用于高壓工藝集成電路中電源鉗位的器件結(jié)構(gòu)

格式:pdf

大?。?span id="shnfgdo" class="single-tag-height" data-v-09d85783>445KB

頁數(shù):2P

一種應(yīng)用于高壓工藝集成電路中電源鉗位的器件結(jié)構(gòu) 4.5

應(yīng)用于高壓工藝集成電路中電源鉗位的靜電放電保護(hù)(esd)器件結(jié)構(gòu)設(shè)計,屬于半導(dǎo)體集成電路片上靜電放電保護(hù)領(lǐng)域,本文所提出的器件結(jié)構(gòu)特別適應(yīng)于高壓集成電路中的電源鉗位(powersupplyclamping)功能,該結(jié)構(gòu)可以避免高壓工藝中電源鉗位結(jié)構(gòu)常發(fā)生的閂縮效應(yīng)(latchupeffect)。

立即下載
FPGA在時序邏輯電路設(shè)計中的應(yīng)用 FPGA在時序邏輯電路設(shè)計中的應(yīng)用 FPGA在時序邏輯電路設(shè)計中的應(yīng)用

FPGA在時序邏輯電路設(shè)計中的應(yīng)用

格式:pdf

大小:824KB

頁數(shù):4P

FPGA在時序邏輯電路設(shè)計中的應(yīng)用 4.6

介紹了fpga器件的基本結(jié)構(gòu)及設(shè)計特點,分析了采用fpga進(jìn)行電路設(shè)計的優(yōu)勢。選用altera公司的flex10k系列fpga器件epf10k10lc84-4,以交通信號燈控制系統(tǒng)為例,討論了采用fpga進(jìn)行時序邏輯電路設(shè)計的思路與方法,使用硬件描述語言veriloghdl作為輸入,給出了核心部分的主要程序代碼。最后進(jìn)行了時序波形的仿真,并對相關(guān)波形中出現(xiàn)的毛刺現(xiàn)象進(jìn)行了相應(yīng)分析。

立即下載
DSP、CPLD在電流型PWM整流器中的應(yīng)用

DSP、CPLD在電流型PWM整流器中的應(yīng)用

格式:pdf

大?。?span id="alppxzf" class="single-tag-height" data-v-09d85783>524KB

頁數(shù):5P

DSP、CPLD在電流型PWM整流器中的應(yīng)用 4.6

1 dsp、cpld在電流型pwm整流器中的應(yīng)用 馬韜,彭詠龍,石新春 (華北電力大學(xué)電氣工程學(xué)院,保定071003) 摘要:提出了一種簡單的雙閉環(huán)spwm的直接電流控制 方法,詳細(xì)分析了該電路的數(shù)學(xué)模型,并對該電路進(jìn)行了 psim仿真,最后利用dsp和cpld控制器實現(xiàn)了整流器的 全數(shù)字控制。仿真和實驗結(jié)果驗證了該控制策略的正確性和 可行性。 關(guān)鍵詞:dsp;cpld;csr;雙閉環(huán) 0引言: 從拓?fù)浣Y(jié)構(gòu)上pwm整流器可分為電壓型和電 流型兩大類。長期以來,電壓型pwm整流器 (voltagesourcerectifier——vsr)以其較低的損耗、 簡單的結(jié)構(gòu)及控制等優(yōu)點一直成為pwm整流器研 究的重點,但隨著大功率變流技術(shù)的發(fā)展特別是電 流型pwm整流器(currentsourcerectifier—csr) 在超導(dǎo)儲能中

立即下載
PCB元器件的創(chuàng)建與PCB電路板設(shè)計(13頁)完美版

PCB元器件的創(chuàng)建與PCB電路板設(shè)計(13頁)完美版

格式:pdf

大?。?span id="ul4qrc1" class="single-tag-height" data-v-09d85783>1.1MB

頁數(shù):11P

PCB元器件的創(chuàng)建與PCB電路板設(shè)計(13頁)完美版 4.8

pcb元器件的創(chuàng)建 一、實驗?zāi)康?1、了解pcb元器件庫文件的創(chuàng)建方法。 2、掌握pcb元件封裝的復(fù)制方法。 3、掌握pcb元件庫封裝的創(chuàng)建方法 二、實驗儀器 計算機dxp2004軟件 三、任務(wù) 1、新建pcb庫文件 2、制作電話接聽器中的開關(guān)、變壓器元件的pcb元器件。 3、將常用的電子元件的pcb封裝復(fù)制到新建的元件庫文件中 四、實驗過程 4.1pcb庫文件的創(chuàng)建 執(zhí)行菜單file/new/library/pcblibrary命令;或者在project工作面板中點擊右鍵,選 擇addnewtoproject/pcblibrary,新建一個pcb元件庫文件。然后保存為mylib.pcblib。 4.2創(chuàng)建新的pcb元件 4.2.1pcb元器件創(chuàng)建的相關(guān)常識 pcb元器件是指元器件的封裝形式,反映了元器件的外形和焊點的位置。p

立即下載
陳昊

職位:施工員

擅長專業(yè):土建 安裝 裝飾 市政 園林

CPLD_FPGA器件參數(shù)化開方電路的設(shè)計及應(yīng)用文輯: 是陳昊根據(jù)數(shù)聚超市為大家精心整理的相關(guān)CPLD_FPGA器件參數(shù)化開方電路的設(shè)計及應(yīng)用資料、文獻(xiàn)、知識、教程及精品數(shù)據(jù)等,方便大家下載及在線閱讀。同時,造價通平臺還為您提供材價查詢、測算、詢價、云造價、私有云高端定制等建設(shè)領(lǐng)域優(yōu)質(zhì)服務(wù)。手機版訪問: CPLD_FPGA器件參數(shù)化開方電路的設(shè)計及應(yīng)用