可重復(fù)觸發(fā)單穩(wěn)態(tài)觸發(fā)器在檢測(cè)電路中的應(yīng)用
格式:pdf
大?。?span id="khj5msg" class="single-tag-height" data-v-09d85783>1.4MB
頁數(shù):3P
人氣 :81
4.8
"555"定時(shí)器是一種數(shù)?;旌现械囊?guī)模集成電路,它使用靈活、方便,被廣泛應(yīng)用于脈沖的產(chǎn)生、整形、定時(shí)和延遲等電路中。由其構(gòu)成的可重復(fù)觸發(fā)單穩(wěn)態(tài)觸發(fā)器,能比較方便地得到持續(xù)時(shí)間更長的輸出脈沖寬度。本文介紹了由555定時(shí)器構(gòu)成的可重復(fù)觸發(fā)單穩(wěn)態(tài)觸發(fā)器的電路構(gòu)成與工作原理,以人體心律監(jiān)視電路中失落脈沖檢測(cè)為例,討論了其在信號(hào)檢測(cè)電路中的應(yīng)用,說明在實(shí)際生產(chǎn)中,只要將其各個(gè)功能加以綜合應(yīng)用,便可得到許多實(shí)用電路。
基于EDA技術(shù)的555單穩(wěn)態(tài)觸發(fā)器設(shè)計(jì)與仿真
格式:pdf
大?。?span id="ky434xn" class="single-tag-height" data-v-09d85783>116KB
頁數(shù):2P
針對(duì)目前高校教學(xué)中555單穩(wěn)態(tài)觸發(fā)器設(shè)計(jì)和調(diào)試實(shí)驗(yàn)電路中存在的問題,提出運(yùn)用先進(jìn)eda技術(shù)完成單穩(wěn)態(tài)觸發(fā)器設(shè)計(jì)和仿真研究的方法,使電路設(shè)計(jì)過程具有快捷性、高效性和準(zhǔn)確性,完成符合質(zhì)量要求的555單穩(wěn)態(tài)觸發(fā)器的設(shè)計(jì)。
基于可編程控制器單穩(wěn)態(tài)觸發(fā)器的設(shè)計(jì)與分析
格式:pdf
大小:140KB
頁數(shù):3P
基于數(shù)字電路和通信電路中,常常需要單穩(wěn)態(tài)觸發(fā)器,特別是要求延時(shí)功能時(shí)間可以調(diào)節(jié)的單穩(wěn)態(tài)觸發(fā)器,采用可編程控制器的這一特殊方法來設(shè)計(jì)這一觸發(fā)器,通過調(diào)整可編程控制器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器的時(shí)間常數(shù),巧妙地完成了這一功能。該設(shè)計(jì)具有設(shè)計(jì)簡單,完成方便,延遲精度高,延遲范圍不受限制,延遲時(shí)間用軟件就可調(diào)試,不需要對(duì)電路重新組裝的特點(diǎn)。
基于狀態(tài)轉(zhuǎn)換圖的555單穩(wěn)態(tài)觸發(fā)器設(shè)計(jì)方法
格式:pdf
大?。?span id="bncnv24" class="single-tag-height" data-v-09d85783>1.2MB
頁數(shù):6P
4.5
提出555時(shí)基電路的輸出信號(hào)與輸入信號(hào)之間具有時(shí)序特征.根據(jù)反映時(shí)序特征的狀態(tài)轉(zhuǎn)換圖及單穩(wěn)態(tài)觸發(fā)器的工作特點(diǎn),系統(tǒng)地研究了555單穩(wěn)態(tài)觸發(fā)器的設(shè)計(jì)方法,分析了外加觸發(fā)信號(hào)的輸入方式、電平幅度、持續(xù)時(shí)間要求、rc電路定時(shí)單元的接法及電容的充放電過程,并發(fā)現(xiàn)了一些新的設(shè)計(jì)方案.multisim仿真及實(shí)際硬件驗(yàn)證證明了所提出設(shè)計(jì)方案的正確性.
數(shù)字電路觸發(fā)器詳解
格式:pdf
大?。?span id="lad38u3" class="single-tag-height" data-v-09d85783>13.2MB
頁數(shù):83P
4.4
數(shù)字電路觸發(fā)器詳解
門電路和觸發(fā)器
格式:pdf
大?。?span id="1zy5ev5" class="single-tag-height" data-v-09d85783>2.0MB
頁數(shù):8P
4.6
1 第九節(jié)門電路和觸發(fā)器 電子電路通常分模擬電子電路和數(shù)字電子電路兩大類。前面介紹的放大電路屬于第 一類,電路中的工作信號(hào)是連續(xù)變化的電信號(hào)(模擬信號(hào))。數(shù)字電路的基本工作信號(hào)是 二進(jìn)制的數(shù)字信號(hào),它在時(shí)間上和數(shù)值上是離散的,即不是連續(xù)漸變的,而且只有0和 1兩個(gè)基本數(shù)字,反映在電路上就是低電平和高電平兩種狀態(tài)。因此在穩(wěn)態(tài)時(shí),電路中 的半導(dǎo)體器件都是工作在開、關(guān)狀態(tài)。數(shù)字電路是由幾種最基本的單元電路組成的。在 這些基本單元中,對(duì)元件的精度要求不高,只要在工作時(shí)能夠可靠地區(qū)分0和1兩種狀 態(tài)就可以了。數(shù)字電路中研究的主要問題是輸入信號(hào)的狀態(tài)(0或1)和輸出信號(hào)的狀態(tài) (0或1)之間的關(guān)系,即所謂邏輯關(guān)系,采用的數(shù)學(xué)工具是邏輯代數(shù)。 一、邏輯代數(shù)基礎(chǔ) 在邏輯代數(shù)中變量具有二值性,即只有兩個(gè)可能的取值“0”和“1”。 (一)基本的邏輯運(yùn)算 邏輯代數(shù)的基本
低抖動(dòng)快前沿高電壓重復(fù)率觸發(fā)器
格式:pdf
大?。?span id="zyddb2i" class="single-tag-height" data-v-09d85783>743KB
頁數(shù):6P
4.5
介紹了一種低抖動(dòng)、快前沿高電壓重復(fù)率觸發(fā)器,輸出參數(shù)為:重復(fù)率可達(dá)100pulse/s,輸出時(shí)延約225ns,抖動(dòng)約1ns,前沿約26ns,脈寬約70ns,高阻負(fù)載上電脈沖的峰值可達(dá)-40kv,重復(fù)率為50pulse/s時(shí),峰值可達(dá)-51kv,單次工作時(shí)的峰值可達(dá)-60kv。該觸發(fā)器主要由控制單元、高壓供電單元與脈沖形成單元構(gòu)成,脈沖形成單元采用了低電感電容對(duì)負(fù)載快放電的結(jié)構(gòu),建立開關(guān)為氫閘流管。實(shí)驗(yàn)發(fā)現(xiàn),氫閘流管存在微導(dǎo)通狀態(tài),開關(guān)的通道電阻及維持的時(shí)間與開關(guān)極間的電勢(shì)差有關(guān);電勢(shì)差越高,通道電阻越小,微導(dǎo)通狀態(tài)維持的時(shí)間越長。此外,氫閘流管的導(dǎo)通性能受燈絲加熱電源的影響明顯,當(dāng)加熱電壓較低時(shí),氫閘流管導(dǎo)通緩慢,延時(shí)與抖動(dòng)較大,當(dāng)加熱電壓過高時(shí),氫閘流管易于發(fā)生自擊穿。
實(shí)現(xiàn)FPGA高效動(dòng)態(tài)可重配置的觸發(fā)器電路
格式:pdf
大?。?span id="g9mhngg" class="single-tag-height" data-v-09d85783>1.2MB
頁數(shù):7P
4.4
設(shè)計(jì)了一種在現(xiàn)場可編程邏輯陣列(fpga)內(nèi)可供配置的觸發(fā)器電路結(jié)構(gòu).主要特點(diǎn)是:不需要浪費(fèi)fpga內(nèi)組合邏輯的資源,就可以獨(dú)立配置出56種全部常用類型的d觸發(fā)器電路或鎖存器電路;以fpga在配置簡單時(shí)序電路時(shí)增加50%面積的代價(jià)降低了配置為復(fù)雜時(shí)序電路時(shí)70%的延時(shí)和90%的面積.同時(shí)針對(duì)xilinxvirtex系列fpga動(dòng)態(tài)重配置速度較慢的缺點(diǎn),在觸發(fā)器電路中加入了抓捕與寫回電路;提出了通過硬件電路來實(shí)現(xiàn)重配置狀態(tài)保存和寫回的方法.與xilinxvirtex器件完全用軟件實(shí)現(xiàn)的方法相比,加快了fpga動(dòng)態(tài)重配置電路的速度.
關(guān)于數(shù)字電路中觸發(fā)器教學(xué)的幾點(diǎn)思考
格式:pdf
大小:92KB
頁數(shù):1P
4.3
觸發(fā)器作為連接組合邏輯電路和時(shí)序邏輯電路這兩部分的橋梁,在整個(gè)數(shù)字電路中起著承上啟下的作用。因而,對(duì)于觸發(fā)器的掌握顯得非常重要。本文針對(duì)觸發(fā)器的教學(xué)提出了總分式,循序漸進(jìn)、由淺入深,對(duì)比,抓住內(nèi)在聯(lián)系,把握重點(diǎn)等幾條原則,希望能給大家學(xué)習(xí)觸發(fā)器帶來幫助。
5-2電平觸發(fā)的觸發(fā)器
格式:pdf
大?。?span id="qg9jqtx" class="single-tag-height" data-v-09d85783>3.2MB
頁數(shù):13P
4.6
5-2電平觸發(fā)的觸發(fā)器
電容快放電型觸發(fā)器的電路分析與設(shè)計(jì)
格式:pdf
大小:1.1MB
頁數(shù):7P
4.3
為獲得快前沿的高電壓脈沖,分析了電容放電型觸發(fā)器的電路,利用簡化的等效電路研究了放電回路參數(shù)和氣體開關(guān)的火花通道電阻、電感對(duì)觸發(fā)脈沖上升時(shí)間的影響。分析了電壓波在高阻抗負(fù)載上形成觸發(fā)脈沖的過程,討論了不同置地元件對(duì)輸出波形的影響。在此基礎(chǔ)上,給出了快前沿的電容放電型觸發(fā)器的基本設(shè)計(jì)原則,并完成了30與100kv快前沿觸發(fā)器的設(shè)計(jì)。結(jié)果表明,30kv觸發(fā)器輸出脈沖的前沿約12ns,高阻抗負(fù)載上的幅值可達(dá)44kv;100kv觸發(fā)器輸出脈沖的前沿約10ns,高阻抗負(fù)載上的幅值可達(dá)170kv。
基于R-SET結(jié)構(gòu)的邏輯門電路和觸發(fā)器設(shè)計(jì)
格式:pdf
大?。?span id="5ia5gjn" class="single-tag-height" data-v-09d85783>491KB
頁數(shù):未知
4.8
提出一種基于單電子晶體管的新型電路結(jié)構(gòu)——r-set結(jié)構(gòu),并從r-set結(jié)構(gòu)的反相器著手對(duì)該結(jié)構(gòu)電路的工作原理和性能進(jìn)行了分析.構(gòu)造出基于r-set結(jié)構(gòu)的或非門、一位數(shù)值比較器、sr鎖存器和d觸發(fā)器.通過對(duì)各電路進(jìn)行spice仿真,驗(yàn)證了各電路的正確性.最后對(duì)r-set和互補(bǔ)型set2種結(jié)構(gòu)的d觸發(fā)器進(jìn)行性能比較,得出r-set結(jié)構(gòu)的d觸發(fā)器具有結(jié)構(gòu)簡單,功耗低,延時(shí)小的特點(diǎn).
觸發(fā)電路
格式:pdf
大?。?span id="1zukohx" class="single-tag-height" data-v-09d85783>205KB
頁數(shù):5P
4.5
觸發(fā)電路 相控觸發(fā)電路是將控制信號(hào)轉(zhuǎn)變?yōu)樵谟|發(fā)滯后角觸發(fā)可控整流器、交流調(diào)壓 器、直接降頻變頻器或有源逆變器中晶閘管的門極驅(qū)動(dòng)脈沖的電路。 大、中功率的變流器廣泛應(yīng)用的是晶體管觸發(fā)電路,其中以同步信號(hào)為鋸齒 波的觸發(fā)電路應(yīng)用最多。 晶閘管門極對(duì)觸發(fā)電路的要求: 1)、觸發(fā)信號(hào)要有一定的功率和幅值; 2)、觸發(fā)信號(hào)要有一定的寬度; 3)、觸發(fā)信號(hào)要有一定的陡度; 4)、觸發(fā)信號(hào)要有一定的移相范圍并與主電路同步。 1.同步信號(hào)為鋸齒波的觸發(fā)電路 輸出可為雙窄脈沖(適用于有兩個(gè)晶閘管同時(shí)導(dǎo)通的電路),也可為單窄 脈沖。三個(gè)基本環(huán)節(jié):脈沖的形成與放大、鋸齒波的形成和脈沖移相、同步環(huán)節(jié)。 此外,有強(qiáng)觸發(fā)和雙窄脈沖形成環(huán)節(jié). 圖1同步信號(hào)為鋸齒波的觸發(fā)電路 1)脈沖形成環(huán)節(jié) v4、v5—脈沖形成 v7、v8—脈沖放大 控制電壓uco加在v4基極上 脈沖前沿由
基于掃描D觸發(fā)器的可逆電路測(cè)試綜合方法
格式:pdf
大小:534KB
頁數(shù):8P
4.7
為了實(shí)現(xiàn)可逆邏輯電路的可測(cè)性設(shè)計(jì),充分利用可逆邏輯電路中存在的輸出引腳,提出一種可逆邏輯電路測(cè)試綜合方法.通過定義可逆邏輯門的可觀性值和可控性值的計(jì)算方法,對(duì)可逆邏輯電路的可測(cè)性進(jìn)行建模;通過插入觀察點(diǎn),制定了可逆組合邏輯電路可測(cè)性實(shí)現(xiàn)方案;通過對(duì)現(xiàn)有的d觸發(fā)器進(jìn)行改造并構(gòu)建全新的掃描d觸發(fā)器,制定了可逆時(shí)序電路的可測(cè)性邏輯實(shí)現(xiàn)方案;最后分析了掃描d觸發(fā)器的工作特點(diǎn),規(guī)范了測(cè)試步驟,建立一種可逆邏輯電路的測(cè)試綜合方法.實(shí)驗(yàn)結(jié)果表明,與現(xiàn)有方法相比,文中方法插入觀察點(diǎn)代價(jià)平均增加不到1%,但電路的可觀性平均能得到24%的改善.
基于電路定量理論的五值門電路和觸發(fā)器設(shè)計(jì)
格式:pdf
大?。?span id="kdumgdu" class="single-tag-height" data-v-09d85783>765KB
頁數(shù):5P
4.7
提出六值代數(shù),建立五值電路三要素理論(信號(hào),網(wǎng)絡(luò)和負(fù)載理論),作為定量研究五值電路的數(shù)學(xué)工具。在此基礎(chǔ)上,首先用δ展開法由五值門函數(shù)設(shè)計(jì)了五值門電路的元件級(jí)結(jié)構(gòu)。接著由d觸發(fā)器的特征方程設(shè)計(jì)了動(dòng)態(tài)和靜態(tài)五值d觸發(fā)器的二種電路結(jié)構(gòu)。計(jì)算機(jī)模擬驗(yàn)證了上述理論和依此理論設(shè)計(jì)的電路的正確性。
時(shí)鐘邊沿可控雙邊沿觸發(fā)器設(shè)計(jì)及其應(yīng)用
格式:pdf
大小:673KB
頁數(shù):6P
4.5
本文設(shè)計(jì)了時(shí)鐘邊沿可控雙邊沿觸發(fā)器,在傳統(tǒng)的雙邊沿觸發(fā)器內(nèi)部增加時(shí)鐘控制電路,實(shí)現(xiàn)對(duì)單個(gè)時(shí)鐘邊沿的控制。同時(shí),提出了基于隔態(tài)封鎖技術(shù)的時(shí)序電路設(shè)計(jì)方法,可封鎖時(shí)鐘信號(hào)中所有冗余邊沿的觸發(fā)行為。hspice模擬與能耗分析證明,本文設(shè)計(jì)的電路不僅能夠封鎖所有的冗余時(shí)鐘邊沿的觸發(fā),而且可以簡化組合電路部分的設(shè)計(jì),從而實(shí)現(xiàn)更低的系統(tǒng)功耗。
一種抗單粒子全加固D觸發(fā)器的設(shè)計(jì)
格式:pdf
大?。?span id="rigd1eu" class="single-tag-height" data-v-09d85783>1.1MB
頁數(shù):5P
4.7
采用當(dāng)前成熟的兩種抗單粒子翻轉(zhuǎn)鎖存器構(gòu)成了主從d觸發(fā)器,在d觸發(fā)器加固設(shè)計(jì)中引入了時(shí)鐘加固技術(shù),對(duì)輸出也采用了加固設(shè)計(jì)。仿真對(duì)比顯示本設(shè)計(jì)的加固效果優(yōu)于國內(nèi)同類設(shè)計(jì)。
RLC電路穩(wěn)態(tài)特性研究
格式:pdf
大?。?span id="w2gwrl3" class="single-tag-height" data-v-09d85783>144KB
頁數(shù):6P
4.4
rn=500ωcn=0.5μf f/hz10030050065080010001500 ω=2πf3141.5934084.075026.5486283.18529424.778 ab格數(shù)-0.2-0.4-0.3-0.2-0.2 ac格數(shù)23.22.522 φ實(shí)(rad)-0.62832-0.7854-0.75398-0.6283185-0.62832 φ理(rad)-0.90502-0.775-0.67216-0.5669115-0.40137 f/hz10030050065080010001500 ur峰-峰(v)2.42.62.833 ur(v)0.8485280.9192390.9899491.060660171.06066 uc峰-峰(v)21.81.51.2
基于數(shù)據(jù)選擇器和D觸發(fā)器的多輸入時(shí)序電路設(shè)計(jì)
格式:pdf
大?。?span id="xp6nfzq" class="single-tag-height" data-v-09d85783>680KB
頁數(shù):3P
4.6
為了探索多輸入時(shí)序邏輯電路的簡便實(shí)現(xiàn)方法,介紹了基于數(shù)據(jù)選擇器和d觸發(fā)器的多輸入時(shí)序邏輯電路設(shè)計(jì)技術(shù)。即將d觸發(fā)器和數(shù)據(jù)選擇器進(jìn)行組合,用觸發(fā)器的現(xiàn)態(tài)作為數(shù)據(jù)選擇器選擇輸入變量、數(shù)據(jù)選擇器的輸出函數(shù)作為觸發(fā)器的d輸入信號(hào),構(gòu)成既有存儲(chǔ)功能又有數(shù)據(jù)選擇功能的多輸入端時(shí)序網(wǎng)絡(luò)。由觸發(fā)器的現(xiàn)態(tài)選擇輸入變量、所選擇的輸入變量決定觸發(fā)器的次態(tài)轉(zhuǎn)換方向。該方法適合實(shí)現(xiàn)互斥多變量時(shí)序邏輯電路,且在設(shè)計(jì)過程中不需要進(jìn)行函數(shù)化簡。
電子工程科-同步JK觸發(fā)器的原理與特點(diǎn)
格式:pdf
大?。?span id="bvpj6ez" class="single-tag-height" data-v-09d85783>3.2MB
頁數(shù):29P
4.6
電子工程科-同步JK觸發(fā)器的原理與特點(diǎn)
一種具有掉電數(shù)據(jù)保持功能的觸發(fā)器設(shè)計(jì)
格式:pdf
大?。?span id="6pgxpjb" class="single-tag-height" data-v-09d85783>382KB
頁數(shù):未知
4.7
提出了一種用相變器件作為可擦寫存儲(chǔ)單元的具有掉電數(shù)據(jù)保持功能的觸發(fā)器電路.該觸發(fā)器由四部分組成:具有恢復(fù)掉電時(shí)數(shù)據(jù)的雙置位端觸發(fā)器dff、上電掉電監(jiān)測(cè)置位電路(poweron/offreset)、相變存儲(chǔ)單元的讀寫電路(readwrite)和reset/set信號(hào)產(chǎn)生電路,使之在掉電時(shí)能夠保存數(shù)據(jù),并在上電時(shí)完成數(shù)據(jù)恢復(fù).基于0.13μmsmic標(biāo)準(zhǔn)cmos工藝,采用candence軟件對(duì)觸發(fā)器進(jìn)行仿真,掉電速度達(dá)到0.15μs/v的情況下,上電時(shí)可以在30ns內(nèi)恢復(fù)掉電時(shí)的數(shù)據(jù)狀態(tài).
一種基于D觸發(fā)器的調(diào)制編碼板故障記憶電路設(shè)計(jì)
格式:pdf
大小:154KB
頁數(shù):2P
4.7
對(duì)于廣播發(fā)射機(jī)的日常維護(hù)工作,準(zhǔn)確的判斷發(fā)射機(jī)的故障點(diǎn)是快速處理發(fā)射機(jī)故障的先決條件。在dx-200型中波發(fā)射機(jī)中,一些故障由于故障指示瞬間消失或者故障指示不能覆蓋到給維護(hù)人員判斷故障位置、縮短處理故障的時(shí)間帶來了負(fù)擔(dān)。以調(diào)制編碼板的電源故障指示電路為載體,本文用d觸發(fā)器設(shè)計(jì)出一種穩(wěn)定可靠的故障點(diǎn)記憶電路,在實(shí)際運(yùn)行中把故障現(xiàn)場保持記憶,留給維護(hù)人員,大大提高了故障處理效率。
雙向可控硅及其觸發(fā)電路
格式:pdf
大?。?span id="yplhax6" class="single-tag-height" data-v-09d85783>1.0MB
頁數(shù):7P
4.7
雙向可控硅及其觸發(fā)電路 雙向可控硅是一種功率半導(dǎo)體器件,也稱雙向晶閘管,在單片機(jī)控制系統(tǒng)中,可作為功 率驅(qū)動(dòng)器件,由于雙向可控硅沒有反向耐壓問題,控制電路簡單,因此特別適合做交流無觸 點(diǎn)開關(guān)使用。雙向可控硅接通的一般都是一些功率較大的用電器,且連接在強(qiáng)電網(wǎng)絡(luò)中,其 觸發(fā)電路的抗干擾問題很重要,通常都是通過光電耦合器將單片機(jī)控制系統(tǒng)中的觸發(fā)信號(hào)加 載到可控硅的控制極。為減小驅(qū)動(dòng)功率和可控硅觸發(fā)時(shí)產(chǎn)生的干擾,交流電路雙向可控硅的 觸發(fā)常采用過零觸發(fā)電路。(過零觸發(fā)是指在電壓為零或零附近的瞬間接通,由于采用過零 觸發(fā),因此需要正弦交流電過零檢測(cè)電路) 雙向可控硅分為三象限、四象限可控硅,四象限可控硅其導(dǎo)通條件如下圖: 總的來說導(dǎo)通的條件就是:g極與t1之間存在一個(gè)足夠的電壓時(shí)并能夠提供足夠 的導(dǎo)通電流就可以使可控硅導(dǎo)通,這個(gè)電壓可以是正、負(fù),和t1、t2之間的電流
文輯推薦
知識(shí)推薦
百科推薦
職位:消防主管工程師
擅長專業(yè):土建 安裝 裝飾 市政 園林