時(shí)序電路實(shí)驗(yàn)仿真系統(tǒng)器件選擇模塊的設(shè)計(jì)
格式:pdf
大?。?span id="nt5zrb7" class="single-tag-height" data-v-09d85783>1.0MB
頁(yè)數(shù):3P
人氣 :64
4.7
時(shí)序電路實(shí)驗(yàn)仿真系統(tǒng)包括器件選擇、連接器件和實(shí)驗(yàn)測(cè)試三大模塊。文章首先對(duì)時(shí)序電路實(shí)驗(yàn)仿真系統(tǒng)進(jìn)行可行性的分析,然后介紹了用多媒體軟件FLASH對(duì)器件選擇模塊的應(yīng)用,并對(duì)該模塊的設(shè)計(jì)做了詳細(xì)、全面的剖析,對(duì)仿真的技術(shù)、操作、實(shí)現(xiàn)等方面進(jìn)行了深入的探討,最后提出了一些尚存在的問(wèn)題及解決方向。
時(shí)序電路的PLC程序設(shè)計(jì)
格式:pdf
大?。?span id="ltrvd37" class="single-tag-height" data-v-09d85783>415KB
頁(yè)數(shù):3P
本文從非周期性和周期性時(shí)序電路兩個(gè)方面,介紹了時(shí)序電路的plc程序設(shè)計(jì)方法。該方法思路清晰,易于掌握。
基于數(shù)據(jù)選擇器和D觸發(fā)器的多輸入時(shí)序電路設(shè)計(jì)
格式:pdf
大小:680KB
頁(yè)數(shù):3P
4.6
為了探索多輸入時(shí)序邏輯電路的簡(jiǎn)便實(shí)現(xiàn)方法,介紹了基于數(shù)據(jù)選擇器和d觸發(fā)器的多輸入時(shí)序邏輯電路設(shè)計(jì)技術(shù)。即將d觸發(fā)器和數(shù)據(jù)選擇器進(jìn)行組合,用觸發(fā)器的現(xiàn)態(tài)作為數(shù)據(jù)選擇器選擇輸入變量、數(shù)據(jù)選擇器的輸出函數(shù)作為觸發(fā)器的d輸入信號(hào),構(gòu)成既有存儲(chǔ)功能又有數(shù)據(jù)選擇功能的多輸入端時(shí)序網(wǎng)絡(luò)。由觸發(fā)器的現(xiàn)態(tài)選擇輸入變量、所選擇的輸入變量決定觸發(fā)器的次態(tài)轉(zhuǎn)換方向。該方法適合實(shí)現(xiàn)互斥多變量時(shí)序邏輯電路,且在設(shè)計(jì)過(guò)程中不需要進(jìn)行函數(shù)化簡(jiǎn)。
模塊化開(kāi)放式電路綜合實(shí)驗(yàn)(3)——有源器件應(yīng)用系統(tǒng)
格式:pdf
大?。?span id="lnvb5rj" class="single-tag-height" data-v-09d85783>2.6MB
頁(yè)數(shù):6P
4.6
基于運(yùn)算放大器構(gòu)成有源器件,并進(jìn)一步組成簡(jiǎn)單的應(yīng)用系統(tǒng),如基于混沌掩蓋的保密通信系統(tǒng)等。通過(guò)對(duì)此系統(tǒng)部分或完整功能的設(shè)計(jì),以達(dá)到對(duì)集成運(yùn)放相關(guān)基本實(shí)驗(yàn)、有源電阻器件、有源電感器件、指定特性非線性電阻反演、特性曲線測(cè)量等基本理論和測(cè)量環(huán)節(jié)的訓(xùn)練。該系統(tǒng)由各部分功能電路組合而成,單獨(dú)進(jìn)行功能電路級(jí)實(shí)驗(yàn)簡(jiǎn)單易于實(shí)現(xiàn),而每個(gè)模塊電路性能的好壞將直接影響系統(tǒng)功能的實(shí)現(xiàn)。系統(tǒng)功能目標(biāo)驅(qū)動(dòng)的綜合實(shí)驗(yàn),對(duì)于調(diào)動(dòng)學(xué)生積極性、主動(dòng)探索以及有效地考核實(shí)驗(yàn)效果均起到很好的作用。
時(shí)序電路——電子鐘的設(shè)計(jì)
格式:pdf
大?。?span id="vp1xxbx" class="single-tag-height" data-v-09d85783>191KB
頁(yè)數(shù):2P
4.7
時(shí)序邏輯電路(sequentiallogiccircuit)輸出不僅取決于當(dāng)前輸入信號(hào),而且取決于電路之前所處的狀態(tài)?;镜臅r(shí)序電路單元有觸發(fā)器(d、jk、t等觸發(fā)器)、鎖存器、計(jì)數(shù)器等。vhdl中,時(shí)序電路通過(guò)process(clk)和ifclk’eventandclk=‘1’then邊沿檢測(cè)語(yǔ)句實(shí)現(xiàn)觸發(fā)器風(fēng)格的電路;具有非完分支的if、case語(yǔ)句形成鎖存器電路。
MOS器件二次擊穿行為的電路級(jí)宏模塊建模
格式:pdf
大?。?span id="3nbzlvd" class="single-tag-height" data-v-09d85783>1.2MB
頁(yè)數(shù):4P
4.8
采用一種利用tcad仿真提取mos器件在靜電放電現(xiàn)象瞬間大電流情況下的電學(xué)參數(shù),對(duì)mos器件二次擊穿行為進(jìn)行電路級(jí)宏模塊建模。mos器件是一種重要的靜電放電防護(hù)器件,被廣泛地應(yīng)用為集成電路輸入輸出口的靜電保護(hù)器件。用tcad仿真工具對(duì)mos器件的二次擊穿進(jìn)行宏模塊建模,該模型能夠正確反映mos器件二次擊穿的深刻機(jī)理,具有良好的精確性和收斂性,這對(duì)在電路級(jí)以及系統(tǒng)級(jí)層面上仿真靜電放電防護(hù)網(wǎng)絡(luò)的抗靜電沖擊能力有重要意義。
基于FPGA的TDI-CCD時(shí)序電路設(shè)計(jì)
格式:pdf
大?。?span id="vtznrf5" class="single-tag-height" data-v-09d85783>1.5MB
頁(yè)數(shù):4P
4.7
介紹tdi-ccd的特點(diǎn)、工作原理,根據(jù)項(xiàng)目所使用的tdi-ccd的使用要求,設(shè)計(jì)一種基于altera公司的現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)ep3c25q240的tdi-ccd驅(qū)動(dòng)時(shí)序電路,驅(qū)動(dòng)時(shí)序使用vhdl語(yǔ)言編寫(xiě),在quartusⅱ平臺(tái)上進(jìn)行時(shí)序仿真,通過(guò)在硬件電路中的測(cè)試結(jié)果表明,驅(qū)動(dòng)時(shí)序滿足該款產(chǎn)品的要求。該實(shí)驗(yàn)的主要目的是驗(yàn)證這款tdi-ccd的性能,為其應(yīng)用和進(jìn)一步的性能改善獲得必要的數(shù)據(jù),以促進(jìn)國(guó)產(chǎn)ccd的發(fā)展及應(yīng)用。
基于時(shí)序電路的移位相加型8位硬件乘法器設(shè)計(jì)
格式:pdf
大?。?span id="nltph53" class="single-tag-height" data-v-09d85783>297KB
頁(yè)數(shù):2P
4.8
由八位加法器構(gòu)成的以時(shí)序邏輯方式設(shè)計(jì)的八位乘法器,具有一定的實(shí)用價(jià)值,而且由fpga構(gòu)成實(shí)驗(yàn)系統(tǒng)后,可以很容易的用asic大型集成芯片來(lái)完成,性價(jià)比高,可操作性強(qiáng)。
DSP處理器中的在電路仿真器(ICE)模塊設(shè)計(jì)
格式:pdf
大?。?span id="ldd3pzv" class="single-tag-height" data-v-09d85783>122KB
頁(yè)數(shù):4P
4.8
片上的在電路仿真器(ice)模塊,對(duì)于支持dsp系統(tǒng)的實(shí)時(shí)仿真和調(diào)試,加快系統(tǒng)開(kāi)發(fā)進(jìn)程是至關(guān)重要的。文章結(jié)合一個(gè)通用數(shù)字信號(hào)處理器medsp的開(kāi)發(fā),在基于國(guó)際標(biāo)準(zhǔn)的測(cè)試jtag接口的基礎(chǔ)上,通過(guò)擴(kuò)展部分jtag接口部分單元和medsp內(nèi)部單元的功能,在很小的代價(jià)條件下,設(shè)計(jì)了medsp處理器的片上ice模塊。仿真結(jié)果表明該模塊完全能夠?qū)崿F(xiàn)對(duì)medsp處理器的在電路仿真,而且不影響系統(tǒng)性能。
電路和器件對(duì)IGBT模塊并聯(lián)運(yùn)行的影響
格式:pdf
大?。?span id="bjnpblv" class="single-tag-height" data-v-09d85783>382KB
頁(yè)數(shù):4P
4.5
正確地確定靜態(tài)和動(dòng)態(tài)運(yùn)行的降額因子,保證了icbt模塊并聯(lián)的可靠運(yùn)行。
基于GAL的焊接電源時(shí)序電路設(shè)計(jì)
格式:pdf
大?。?span id="b5njnhr" class="single-tag-height" data-v-09d85783>361KB
頁(yè)數(shù):3P
4.5
文章介紹了焊機(jī)電源采用通用陣列邏輯gal(genericarraylogic)芯片進(jìn)行的電路功能設(shè)計(jì)、硬件設(shè)計(jì)及gal16v8芯片的工作原理及程序設(shè)計(jì)。gal是littice公司研制的一種可電改寫(xiě)、可重編程的低密度pld器件,取代了傳統(tǒng)的通用數(shù)字電路,提高了時(shí)序設(shè)計(jì)的靈活性。
數(shù)字射頻存儲(chǔ)器模塊電路設(shè)計(jì)
格式:pdf
大?。?span id="rd5vtdl" class="single-tag-height" data-v-09d85783>159KB
頁(yè)數(shù):3P
4.7
數(shù)字射頻存儲(chǔ)器(drfm)經(jīng)過(guò)近30年的發(fā)展,已成為大多數(shù)現(xiàn)代電子干擾系統(tǒng)的核心控制部件。介紹了數(shù)字射頻存儲(chǔ)器(drfm)在干擾機(jī)中的應(yīng)用,總結(jié)了drfm的工作原理、實(shí)現(xiàn)結(jié)構(gòu)、性能參數(shù)及國(guó)內(nèi)外應(yīng)用現(xiàn)狀和發(fā)展趨勢(shì),特別是在drfm的基本結(jié)構(gòu)上提出加入調(diào)相處理模塊的設(shè)想,可以優(yōu)化干擾機(jī),達(dá)到有效干擾的目的。
集成電路可制造性設(shè)計(jì)中器件參數(shù)的提取
格式:pdf
大小:275KB
頁(yè)數(shù):5P
4.5
分別采用流體力學(xué)模型和漂移擴(kuò)散模型對(duì)不同溝道長(zhǎng)度的nmosfet進(jìn)行襯底電流的提取,并以nmosfet溝道長(zhǎng)度和ldd注入峰值綜合對(duì)器件特性的影響為研究?jī)?nèi)容,介紹了集成電路可制造性設(shè)計(jì)中器件參數(shù)的優(yōu)化與提取。
千兆SFP光收發(fā)模塊電路仿真設(shè)計(jì)與分析
格式:pdf
大?。?span id="n19fzh5" class="single-tag-height" data-v-09d85783>300KB
頁(yè)數(shù):4P
4.6
在分析傳統(tǒng)電路設(shè)計(jì)存在缺陷的基礎(chǔ)上,提出了基于信號(hào)完整性的一體化設(shè)計(jì)思路,討論了高速電路的基本理論和高速電路仿真設(shè)計(jì)的基本概念。以千兆sfp光收發(fā)模塊電路為例,研究了高速電路仿真設(shè)計(jì)的基本方法,包括仿真模型及建模方法、仿真設(shè)計(jì)過(guò)程及仿真結(jié)果比較分析。研究結(jié)果表明,在高速數(shù)字電路中采用仿真設(shè)計(jì)與分析是必要的,也是有效的。
電源電路模塊
格式:pdf
大?。?span id="zn7fh5z" class="single-tag-height" data-v-09d85783>13.1MB
頁(yè)數(shù):116P
4.6
1 第1章電源電路模塊 第1節(jié)變壓器電源電路(mcu+rs485) 1.1電路名稱(chēng) 變壓器電源電路(mcu+rs485)。 1.2電路概述 變壓器輸出電源電路,是將市電利用變壓器的降壓以及后續(xù)的整流穩(wěn)壓輸出低壓直流電的功能電 源電路。本文針對(duì)公司靜止式電能表、預(yù)付費(fèi)電能表等產(chǎn)品中,普遍使用的輸出提供mcu計(jì)量和 rs485通信的兩路負(fù)載需要的變壓器電源電路作介紹。 火線line,縮寫(xiě)l 零線neutral,縮寫(xiě)n 地線earthline,縮寫(xiě)e 保護(hù)接地線protectearthingline,縮寫(xiě)pe 1.3電路圖及原理分析 1.4myn23-751k 1.5壓敏電阻:主要用途:防雷,過(guò)壓保護(hù)。如電力變壓器在進(jìn)戶端放入氧化鋅避雷器可以有效防雷, 電子設(shè)備在電網(wǎng)電源輸入端放入壓敏電阻,一但電網(wǎng)電壓升高壓敏電阻會(huì)不可恢復(fù)擊穿短
基于IPM模塊的舵機(jī)控制電路設(shè)計(jì)
格式:pdf
大?。?span id="5jv9jvf" class="single-tag-height" data-v-09d85783>98KB
頁(yè)數(shù):2P
4.7
為了實(shí)現(xiàn)水下自主式機(jī)器人的控制,設(shè)計(jì)了一種基于ipm模塊的舵機(jī)控制電路。該電路將舵機(jī)控制信號(hào)與舵機(jī)位置反饋信號(hào)比較獲得的直流偏置電壓信號(hào)作為脈寬調(diào)制芯片uc1637的輸入信號(hào)。uc1637根據(jù)輸入直流偏置電壓信號(hào)的變化輸出不同占空比的pwm信號(hào)驅(qū)動(dòng)ipm模塊內(nèi)部不同igbt的通斷,從而實(shí)現(xiàn)舵機(jī)的控制。該電路將ipm模塊和脈寬調(diào)制芯片uc1637用于舵機(jī)控制,使該電路具有成本低廉和容易實(shí)現(xiàn)的優(yōu)點(diǎn)。實(shí)驗(yàn)結(jié)果表明,該控制電路運(yùn)行穩(wěn)定,控制精度高,有很強(qiáng)的應(yīng)用推廣價(jià)值。
模塊化多混沌保密通信系統(tǒng)仿真實(shí)驗(yàn)教學(xué)平臺(tái)設(shè)計(jì)??
格式:pdf
大?。?span id="lpbdpd7" class="single-tag-height" data-v-09d85783>860KB
頁(yè)數(shù):4P
4.4
將混沌保密通信理論用于實(shí)驗(yàn)教學(xué),設(shè)計(jì)了一種模塊化多混沌保密通信系統(tǒng)仿真實(shí)驗(yàn)教學(xué)平臺(tái)。該平臺(tái)包括混沌驅(qū)動(dòng)系統(tǒng)模塊、混沌響應(yīng)系統(tǒng)模塊、加密模塊和解密模塊。以lorenz混沌系統(tǒng)為例,根據(jù)驅(qū)動(dòng)-響應(yīng)同步理論構(gòu)造出lorenz混沌驅(qū)動(dòng)系統(tǒng)模塊及其對(duì)應(yīng)的混沌響應(yīng)系統(tǒng)模塊,然后構(gòu)造加密模塊和電路模塊。用multisim仿真軟件對(duì)系統(tǒng)電路進(jìn)行仿真,仿真結(jié)果驗(yàn)證了整個(gè)系統(tǒng)電路設(shè)計(jì)的正確性。
基于可編程邏輯器件的數(shù)字電路實(shí)驗(yàn)箱設(shè)計(jì)與實(shí)現(xiàn)
格式:pdf
大小:1.9MB
頁(yè)數(shù):3P
4.5
目前,國(guó)內(nèi)眾多高校電子信息相關(guān)專(zhuān)業(yè)都設(shè)有電子技術(shù)基礎(chǔ)實(shí)驗(yàn)室,其中,數(shù)字電路實(shí)驗(yàn)室作為數(shù)字電路課程的實(shí)踐場(chǎng)所,實(shí)驗(yàn)設(shè)備使用頻繁,實(shí)驗(yàn)準(zhǔn)備及相關(guān)工作量龐大,設(shè)備維護(hù)較為麻煩。另外,傳統(tǒng)實(shí)驗(yàn)所用器件基本停產(chǎn),購(gòu)買(mǎi)麻煩,且價(jià)格高昂,損壞也比較嚴(yán)重,所以每學(xué)期都需要較多的經(jīng)費(fèi)對(duì)器件進(jìn)行更換,以保證實(shí)驗(yàn)器材正常使用。因此,文章通過(guò)可編程邏輯器件的靈活性和低成本,在單個(gè)實(shí)驗(yàn)箱上設(shè)計(jì)一塊fpga或者cpld,取代原有繁多的傳統(tǒng)器件,在設(shè)備無(wú)故障的情況下,無(wú)需進(jìn)行實(shí)驗(yàn)箱其他準(zhǔn)備工作,減少了管理人員工作量,降低了實(shí)驗(yàn)成本。
RFID讀寫(xiě)器發(fā)射模塊電路設(shè)計(jì)與實(shí)現(xiàn)
格式:pdf
大小:2.1MB
頁(yè)數(shù):6P
4.5
根據(jù)epcclass1generation2協(xié)議和fcc標(biāo)準(zhǔn),要求發(fā)射模塊的發(fā)射頻率精度為±10×10-6(10ppm),發(fā)射功率在20~30dbm之間。我們用genesis等軟件對(duì)發(fā)射模塊的各個(gè)部分電路進(jìn)行設(shè)計(jì)并繪制pcb板,利用頻譜分析儀等設(shè)備對(duì)射頻板的發(fā)射模塊進(jìn)行測(cè)試,發(fā)射功率能達(dá)到24dbm左右;單音測(cè)試時(shí)發(fā)射頻率偏差約22hz;調(diào)制信號(hào)測(cè)試時(shí)頻率偏差約3.5khz,其他指標(biāo)也符合要求。結(jié)果表明發(fā)射模塊性能良好,能很好地滿足設(shè)計(jì)指標(biāo)要求。
LED節(jié)能燈電路設(shè)計(jì)與元器件選擇
格式:pdf
大?。?span id="zln75nj" class="single-tag-height" data-v-09d85783>86KB
頁(yè)數(shù):未知
4.3
隨著社會(huì)的發(fā)展與科技力量的進(jìn)步,人們?cè)谡彰鞣矫娴馁Y源損耗數(shù)量也越來(lái)越大,照明所產(chǎn)生的能源消耗與環(huán)境污染問(wèn)題也日漸引起了人們的重視。現(xiàn)如今,led節(jié)能燈所采用的白色發(fā)光二極管則以其高校、節(jié)能、環(huán)保等綠色理念進(jìn)入了人們的生活,半導(dǎo)體照明產(chǎn)業(yè)商機(jī)巨大,在市場(chǎng)上擁有著廣闊的發(fā)展前景,特別是led節(jié)能燈的出現(xiàn)與發(fā)展,將會(huì)逐漸取代傳統(tǒng)日光燈、白熾燈來(lái)為人們的生活提供服務(wù)。本文以led節(jié)能燈的發(fā)展歷史作為切入點(diǎn),簡(jiǎn)要分析led節(jié)能燈的優(yōu)勢(shì)與設(shè)計(jì)原理。
我國(guó)OLED照明模塊能效創(chuàng)同類(lèi)器件世界紀(jì)錄
格式:pdf
大小:346KB
頁(yè)數(shù):未知
4.7
南京第壹有機(jī)光電有限公司成功制備出內(nèi)光提取ies-oled白光照明模塊,其能效達(dá)111.7im/w,創(chuàng)同類(lèi)器件世界紀(jì)錄。近日,中國(guó)高科技產(chǎn)業(yè)化研究會(huì)在北京召開(kāi)成果鑒定會(huì)認(rèn)為,該項(xiàng)目整體技術(shù)和系統(tǒng)達(dá)到國(guó)際先進(jìn)水平。為提高能效、延長(zhǎng)產(chǎn)品壽命,南京第壹公司還自主研發(fā)出優(yōu)化的含微米顆粒的外光提取材料配方,在國(guó)際上首先使用簡(jiǎn)便、廉價(jià)的涂層法,通過(guò)改進(jìn)材
我國(guó)OLED照明模塊能效創(chuàng)同類(lèi)器件世界紀(jì)錄
格式:pdf
大小:346KB
頁(yè)數(shù):未知
4.4
南京第壹有機(jī)光電有限公司成功制備出內(nèi)光提取ies-oled白光照明模塊,其能效達(dá)111.71m/w,創(chuàng)同類(lèi)器件世界紀(jì)錄。近日,中國(guó)高科技產(chǎn)業(yè)化研究會(huì)在北京召開(kāi)成果鑒定會(huì)認(rèn)為,該項(xiàng)目整體技術(shù)和系統(tǒng)達(dá)到國(guó)際先進(jìn)水平。
單相逆變器智能功率模塊應(yīng)用電路設(shè)計(jì)
格式:pdf
大?。?span id="nlj3tf9" class="single-tag-height" data-v-09d85783>58KB
頁(yè)數(shù):4P
4.7
以pm200dsa060型智能功率模塊(ipm)為例,介紹ipm的結(jié)構(gòu),給出ipm的外圍驅(qū)動(dòng)電路、保護(hù)電路和緩沖電路的設(shè)計(jì)方案,介紹pm200dsa060在單相逆變器中的應(yīng)用。
照明供配電系統(tǒng)中短路保護(hù)器件的選擇
格式:pdf
大小:351KB
頁(yè)數(shù):未知
4.8
通過(guò)對(duì)接近電源處照明配電設(shè)備實(shí)際使用情況的討論,提出了在照明供配電系統(tǒng)中,應(yīng)選用適當(dāng)?shù)臄嗦菲?使得線路安全可靠地運(yùn)行
文輯推薦
知識(shí)推薦
百科推薦
職位:土建資料員
擅長(zhǎng)專(zhuān)業(yè):土建 安裝 裝飾 市政 園林