格式:pdf
大小:992KB
頁數(shù): 5頁
實驗十三 三態(tài)門、 OC門的設計與仿真 一、實驗內容 1.在 Quartus II 中用邏輯圖和 VHDL語言設計三態(tài)門,三態(tài)門的使能端對低電平有效。 2.在 Quartus II 中用邏輯圖和 VHDL語言設計一個 OC門(集電極開路門)。 二、電路要求 三態(tài)門、 OC門的邏輯圖; 用 VHDL語言設計三態(tài)門、 OC門,用盡量多的方法來描述; 三、電路功能介紹 1.三態(tài)門,又名三態(tài)緩沖器( Tri-State Buffer ) 用途:用在總線傳輸上,有效而又靈活地控制多組數(shù)據(jù)在總線上通行,起著交通信號燈 的作用。 邏輯圖 真值表 EN A OUT 0 0 Hi-Z 0 1 Hi-Z 1 0 0 1 1 0 VHDL程序 行為描述: 結構體描述: 波形圖 2.OC門,又名集電極開路門( opndrn) 用途:集電極開路門( OC門)是一種用途廣泛的門電路。典型應用是可以實 現(xiàn)線與的功能。
三態(tài)門輸出高阻狀態(tài)時知識來自于造價通云知平臺上百萬用戶的經驗與心得交流。 注冊登錄 造價通即可以了解到相關三態(tài)門輸出高阻狀態(tài)時最新的精華知識、熱門知識、相關問答、行業(yè)資訊及精品資料下載。同時,造價通還為您提供材價查詢、測算、詢價、云造價等建設行業(yè)領域優(yōu)質服務。手機版訪問:三態(tài)門輸出高阻狀態(tài)時