第1章 射頻設(shè)計(jì)和ESD
1.1 ESD設(shè)計(jì)的基本概念
1.2 射頻ESD的基本概念
1.3 射頻ESD的主要成果
1.4 射頻ESD的關(guān)鍵專利
1.5 ESD失效機(jī)制
1.5.1 射頻CMOS ESD失效機(jī)制
1.5.2 鍺硅器件的ESD失效機(jī)制
1.5.3 硅鍺碳器件的ESD失效機(jī)制
1.5.4 砷化鎵技術(shù)ESD失效機(jī)制
1.5.5 銦鎵砷ESD失效機(jī)制
1.5.6 射頻雙極型電路ESD失效機(jī)制
1.6 射頻基礎(chǔ)
1.7 雙端口網(wǎng)絡(luò)參數(shù)
1.7.1 Z參數(shù)
1.7.2 Y參數(shù)
1.7.3 S參數(shù)
1.7.4 T參數(shù)
1.8 穩(wěn)定性:射頻設(shè)計(jì)穩(wěn)定性與ESD
1.9 器件性能退化和ESD失效
1.9.1 ESD導(dǎo)致的直流參數(shù)漂移和失效標(biāo)準(zhǔn)
1.9.2 射頻參數(shù)、ESD退化以及失效標(biāo)準(zhǔn)
1.10 射頻ESD測(cè)試
1.10.1 ESD測(cè)試模型
1.10.2 射頻最大功率失效和ESD脈沖測(cè)試方法
1.10.3 ESD導(dǎo)致的射頻退化和S參數(shù)評(píng)估測(cè)試方法
1.11 ESD測(cè)試中時(shí)域反射計(jì)(TDR)和阻抗方法學(xué)
1.11.1 時(shí)域反射(TDR)ESD測(cè)試系統(tǒng)評(píng)估
1.11.2 ESD退化系統(tǒng)級(jí)方法--眼圖測(cè)試
1.12 產(chǎn)品級(jí)ESD測(cè)試和射頻功能性參數(shù)失效
1.13 組合射頻和ESD TLP測(cè)試系統(tǒng)
1.14 小結(jié)
習(xí)題
參考文獻(xiàn)
第2章 射頻ESD設(shè)計(jì)
2.1 ESD設(shè)計(jì)方法:理想ESD網(wǎng)絡(luò)和射頻ESD設(shè)計(jì)窗口
2.1.1 理想ESD網(wǎng)絡(luò)和電流-電壓直流設(shè)計(jì)窗口
2.1.2 理想ESD網(wǎng)絡(luò)頻域設(shè)計(jì)窗口
2.2 射頻ESD設(shè)計(jì)方法:線性法
2.3 射頻ESD設(shè)?:無(wú)源元件品質(zhì)因數(shù)和品質(zhì)因素
2.4 射頻ESD設(shè)計(jì)方法:替代法
2.4.1 無(wú)源器件替代ESD網(wǎng)絡(luò)器件法
2.4.2 ESD網(wǎng)絡(luò)元件替代為無(wú)源元件
2.5 射頻ESD設(shè)計(jì)方法:匹配網(wǎng)絡(luò)和射頻ESD網(wǎng)絡(luò)
2.5.1 射頻ESD方法:匹配網(wǎng)絡(luò)轉(zhuǎn)換為ESD網(wǎng)絡(luò)
2.5.2 射頻ESD方法:ESD網(wǎng)絡(luò)轉(zhuǎn)換為匹配網(wǎng)絡(luò)
2.6 射頻ESD設(shè)計(jì)方法:電感分流器
2.7 射頻ESD 設(shè)計(jì)方法:消除法
2.7.1 品質(zhì)因數(shù)和消除法
2.7.2 電容負(fù)載的感性消除和FOM
2.7.3 消除法和ESD電路
?2.8 射頻ESD設(shè)計(jì)方法:利用LC共振的阻抗隔離技術(shù)
2.9 射頻ESD設(shè)計(jì)方法:集總與分布式負(fù)載
2.9.1 射頻ESD共面波導(dǎo)的分布負(fù)載
2.9.2 利用ABCD 矩陣進(jìn)行射頻ESD共面波導(dǎo)分布負(fù)載分析
2.10 ESD射頻設(shè)計(jì)綜合和平面圖:射頻、模擬和數(shù)字綜合
2.10.1 同一區(qū)域ESD電源鉗位(Power Clamp)的布置
2.10.2 電源線的結(jié)構(gòu)和ESD設(shè)計(jì)綜合
2.10.3 VDD到VSS電源線的保護(hù)
2.10.4 VDD到模擬VDD和VDD到射頻VCC的保護(hù)
2.10.5 內(nèi)部ESD 保護(hù)網(wǎng)絡(luò)
2.11?ESD電路和射頻焊盤(pán)整合
2.12 鍵合線焊盤(pán)下的ESD結(jié)構(gòu)
2.13 小結(jié)
習(xí)題
參考文獻(xiàn)
第3章 射頻CMOS和ESD
第4章 射頻CMOS ESD網(wǎng)絡(luò)
第5章 雙極型晶體管物理特性
第6章 鍺硅和ESD
第7章 砷化鎵工藝中的ESD
第8章 雙極型晶體管接收機(jī)電路與ESD網(wǎng)絡(luò)
第9章 射頻和ESD計(jì)算機(jī)輔助設(shè)計(jì)
第10章 可替代ESD概念:片上和片外ESD保護(hù)解決方案
參考文獻(xiàn)
名詞術(shù)語(yǔ)
本書(shū)是Steven H. Voldman教授所著的《ESD RF Technology and Circuits》的中文翻譯版,全書(shū)系統(tǒng)地介紹了射頻ESD設(shè)計(jì)的基礎(chǔ)知識(shí)及概念;射頻ESD設(shè)計(jì)合成及方法論的細(xì)節(jié),如代換、消除等射頻ESD設(shè)計(jì)方法和阻抗隔離等ESD技術(shù);RF CMOS ESD 保護(hù)元件,并分別從射頻和ESD的角度對(duì)靜電防護(hù)策略上的異同進(jìn)行了比較;RF CMOS靜電防護(hù)電路;ESD和雙極工藝;鍺硅半導(dǎo)體、碳鍺硅和靜電防護(hù);砷化鎵、銦鎵砷及其靜電防護(hù)技術(shù);雙極
作 者:(美)沃爾德曼 著出 版 社:電子工業(yè)出版社
出版時(shí)間:2011-4-1
版 次:1頁(yè) 數(shù):294字 數(shù):500000印刷時(shí)間:2011-4-1開(kāi) 本:16開(kāi)紙 張:膠版紙印 次:1I S B N:9787121132070包 裝:平裝
可以一樣可以不一樣,有時(shí)投標(biāo)文件會(huì)比招標(biāo)文件多,但內(nèi)容必須都是招標(biāo)文件要求提供的內(nèi)容。
智能家居射頻技術(shù)和ZigBee技術(shù)有什么不同?
1.zigbee總體上來(lái)說(shuō)不是以主機(jī)為中心,因?yàn)槊總€(gè)設(shè)備都是信號(hào)的跟接收器,可以組成一個(gè)穩(wěn)固的信號(hào)網(wǎng),擁有信號(hào)自修復(fù)功能,在一個(gè)區(qū)域,節(jié)點(diǎn)越多,信號(hào)越穩(wěn)定。 2.智能家居射頻射頻是以主機(jī)為中心,向外拓...
前言第一章 緒論第一節(jié) 互換性概述第二節(jié) 加工誤差和公差第三節(jié) 極限與配合標(biāo)準(zhǔn)第四節(jié) 技術(shù)測(cè)量概念第五節(jié) 本課程的性質(zhì)、任務(wù)與基本要求思考題與習(xí)題第二章 光滑孔、軸尺寸的公差與配合第一節(jié) 公差與配合的...
ESD射頻技術(shù)與電路基本簡(jiǎn)介
作 者:(美)沃爾德曼 著 出 版 社:電子工業(yè)出版社
出版時(shí)間:2011-4-1
版 次:1頁(yè) 數(shù):294字 數(shù):500000印刷時(shí)間:2011-4-1開(kāi) 本:16開(kāi)紙 張:膠版紙印 次:1I S B N:9787121132070包 裝:平裝
格式:pdf
大?。?span id="y6fpmtx" class="single-tag-height">213KB
頁(yè)數(shù): 3頁(yè)
評(píng)分: 4.5
本文介紹了一種基于霍爾效應(yīng)與射頻技術(shù)相結(jié)合的數(shù)字式預(yù)付費(fèi)電能表系統(tǒng),分析了利用霍爾效應(yīng)測(cè)量電功率的原理,簡(jiǎn)述了射頻IC卡系統(tǒng)的結(jié)構(gòu)和功能,通過(guò)硬件電路與軟件結(jié)合,構(gòu)建了一個(gè)射頻識(shí)別技術(shù)與預(yù)付費(fèi)電能表系統(tǒng)相結(jié)合的售電管理模式,并實(shí)現(xiàn)分時(shí)段計(jì)費(fèi),從而提高了電網(wǎng)效能,提高居民用電收費(fèi)的管理水平,具有很好的實(shí)用價(jià)值和現(xiàn)實(shí)意義。
格式:pdf
大?。?span id="qxs2f6w" class="single-tag-height">213KB
頁(yè)數(shù): 1頁(yè)
評(píng)分: 4.4
隨著科學(xué)技術(shù)的不斷發(fā)展,我國(guó)科技創(chuàng)新能力得到加強(qiáng),在通信技術(shù)領(lǐng)域,變的更加可靠、安全、便捷。射頻技術(shù)可根據(jù)電流頻率的高低又分為低頻電流和高頻電流兩種不同頻率的電流形式,這種技術(shù)在我國(guó)無(wú)線通信中的運(yùn)用也越來(lái)越廣泛,在此基礎(chǔ)上,本文將重點(diǎn)對(duì)當(dāng)前我國(guó)的射頻技術(shù)在無(wú)線通信中的應(yīng)用展開(kāi)分析論述。
前言
致謝
第1章ESD設(shè)計(jì)綜合
第2章ESD架構(gòu)和平面布局
第3章ESD電源網(wǎng)絡(luò)設(shè)計(jì)
第4章ESD電源鉗位
第5章ESD信號(hào)引腳網(wǎng)絡(luò)的設(shè)計(jì)與綜合
第6章保護(hù)環(huán)的設(shè)計(jì)與綜合
第7章ESD全芯片設(shè)計(jì)——集成與結(jié)構(gòu)
《ESD設(shè)計(jì)與綜合》是Steven H.Voldman博士所著的《ESD Design and Synthesis》的中文翻譯版。本書(shū)的目的在于教會(huì)讀者半導(dǎo)體芯片上ESD設(shè)計(jì)的“藝術(shù)”。全書(shū)的線索將按照如下順序:版圖布局、結(jié)構(gòu)、電源軌及電源軌的ESD網(wǎng)絡(luò)、ESD信號(hào)引腳解決方案、保護(hù)環(huán)還有一大批實(shí)現(xiàn)的實(shí)例。這條線索同其他已公開(kāi)的大部分相關(guān)資料不同,但卻更貼近實(shí)際團(tuán)隊(duì)在實(shí)現(xiàn)ESD設(shè)計(jì)過(guò)程中所采用的方法。除此之外,本書(shū)還將為讀者介紹當(dāng)下處于熱議的許多結(jié)構(gòu)和概念。同時(shí)還將展示如DRAM、SRAM、圖像處理芯片、微處理器、混合電壓到混合信號(hào)應(yīng)用,以及版圖布局等實(shí)例。最后,本書(shū)還將介紹其他資料中尚未討論過(guò)的話題,包括電源總線結(jié)構(gòu)、保護(hù)環(huán)、版圖布局。本書(shū)主要面向需要學(xué)習(xí)和參考ESD相關(guān)設(shè)計(jì)的工程師,或需要學(xué)習(xí)ESD相關(guān)知識(shí)的微電子學(xué)和集成電路設(shè)計(jì)專業(yè)高年級(jí)學(xué)生和研究生。
本書(shū)首先介紹半導(dǎo)體結(jié)構(gòu)、集成標(biāo)準(zhǔn)及ESD器件、ESD箝位設(shè)計(jì)原理以及ESD保護(hù)網(wǎng)絡(luò)設(shè)計(jì)原理,在此基礎(chǔ)上介紹單通道模擬集成電路的ESD保護(hù)以及電源管理模擬集成電路的ESD保護(hù),最后介紹系統(tǒng)的ESD保護(hù)以及系統(tǒng)對(duì)分立元件的ESD要求。 本書(shū)不僅可以作為教科書(shū)學(xué)習(xí),加深對(duì)半導(dǎo)體器件及電路ESD知識(shí)的理解,而且可以通過(guò)給出的大量例子練習(xí)以及推薦的軟件,去幫助讀者解決在實(shí)際中碰到的ESD難題,因而,本書(shū)是一本理論同應(yīng)用高度結(jié)合的工具書(shū)。本書(shū)適合從事集成電路設(shè)計(jì)及系統(tǒng)應(yīng)用的廣大科技人員閱讀,也可以作為相關(guān)領(lǐng)域研究生和大學(xué)生的教學(xué)參考書(shū)。