書????名 | 電工電子技術(shù)與EDA基礎(chǔ)(下)(第2版) | 作????者 | 段玉生、王艷丹 |
---|---|---|---|
ISBN | 9787302510031 | 定????價(jià) | 65元 |
出版社 | 清華大學(xué)出版社 | 出版時(shí)間 | 2018年10月 |
第1章半導(dǎo)體器件
1.1PN結(jié)與半導(dǎo)體二極管
1.1.1半導(dǎo)體的基本知識(shí)
1.1.2PN結(jié)的形成與單向?qū)щ娦?
1.1.3半導(dǎo)體二極管
1.1.4二極管的SPICE模型
1.1.5含二極管電路的分析
1.1.6二極管的應(yīng)用
1.2特殊二極管
1.2.1穩(wěn)壓二極管
1.2.2光電二極管
1.2.3光電池
1.2.4發(fā)光二極管
1.3半導(dǎo)體三極管
1.3.1半導(dǎo)體三極管的電流控制作用
1.3.2半導(dǎo)體三極管的特性曲線
1.3.3半導(dǎo)體三極管的主要參數(shù)
1.3.4半導(dǎo)體三極管的電路模型
1.3.5半導(dǎo)體三極管的SPICE模型
1.4場(chǎng)效應(yīng)晶體管
1.4.1結(jié)型場(chǎng)效應(yīng)管
1.4.2絕緣柵型場(chǎng)效應(yīng)管
1.4.3場(chǎng)效應(yīng)管的等效電路
1.5SPICE仿真舉例
本章小結(jié)
習(xí)題
第2章基本放大電路
2.1放大電路的主要性能指標(biāo)
2.2共射極電壓放大電路
2.2.1共射放大電路的組成與工作原理
2.2.2放大電路的分析方法
2.2.3靜態(tài)工作點(diǎn)穩(wěn)定的放大電路
2.3射極跟隨器
2.4場(chǎng)效應(yīng)管放大電路
2.5多級(jí)阻容耦合放大電路
2.5.1阻容耦合多級(jí)放大電路的分析
*2.5.2阻容耦合放大電路的頻率特性
2.6放大電路的仿真舉例
本章小結(jié)
習(xí)題
第3章差分放大、功率放大和集成運(yùn)算放大電路
3.1差分放大電路
3.1.1直接耦合電路的特殊問題
3.1.2基本差分放大電路
3.1.3雙電源長(zhǎng)尾式差動(dòng)放大電路
3.1.4恒流源式差分放大電路
3.1.5差分放大電路的輸入方式和輸出方式
3.2功率放大電路
3.2.1功率放大電路的主要技術(shù)指標(biāo)和電路特點(diǎn)
3.2.2互補(bǔ)對(duì)稱式功率放大電路
3.2.3功率管的選擇
*3.2.4變壓器耦合式功率放大電路簡(jiǎn)介
3.2.5集成功率放大器簡(jiǎn)介
3.3集成運(yùn)算放大器
3.3.1集成運(yùn)算放大器的電路結(jié)構(gòu)和性能特點(diǎn)
3.3.2集成運(yùn)算放大器的主要參數(shù)
本章小結(jié)
習(xí)題
第4章放大電路中的負(fù)反饋
4.1反饋的概念及其表示方法
4.1.1反饋支路
4.1.2負(fù)反饋的框圖表示
4.2反饋的分類及其判斷方法
4.2.1直流反饋與交流反饋
4.2.2反饋極性的判斷
4.2.3電壓反饋和電流反饋
4.2.4串聯(lián)反饋和并聯(lián)反饋
4.2.5交流負(fù)反饋的組態(tài)
4.3閉環(huán)電壓放大倍數(shù)的計(jì)算
4.3.1深度負(fù)反饋放大電路閉環(huán)電壓放大倍數(shù)的估算
*4.3.2負(fù)反饋放大電路閉環(huán)電壓放大倍數(shù)的計(jì)算
4.4負(fù)反饋對(duì)放大電路的影響
本章小結(jié)
習(xí)題
第5章集成運(yùn)算放大器的應(yīng)用
5.1集成運(yùn)算放大器的特點(diǎn)
5.2集成運(yùn)放構(gòu)成的線性處理器
5.2.1單運(yùn)放構(gòu)成的信號(hào)運(yùn)算電路
5.2.2多運(yùn)放構(gòu)成的線性電路
5.2.3有源濾波電路
5.2.4運(yùn)放線性電路的實(shí)際應(yīng)用舉例
5.2.5運(yùn)放的失調(diào)參數(shù)對(duì)放大電路的影響
5.3由集成運(yùn)放構(gòu)成的非線性處理器
5.3.1限幅器
5.3.2電壓比較器
5.4波形發(fā)生電路
5.4.1方波發(fā)生電路
5.4.2三角波發(fā)生電路
5.4.3正弦波發(fā)生電路
5.4.4應(yīng)用舉例
5.5單電源運(yùn)放的應(yīng)用
5.5.1運(yùn)放單電源供電與雙電源供電的區(qū)別
5.5.2單電源運(yùn)放交流放大電路
5.5.3單電源運(yùn)放直流放大電路
5.5.4單電源運(yùn)放波形產(chǎn)生電路
5.6運(yùn)算放大器電路的仿真分析舉例
5.6.1運(yùn)算放大器的SPICE建模
5.6.2運(yùn)算放大器電路的仿真分析舉例
本章小結(jié)
習(xí)題
第6章電源
6.1直流穩(wěn)壓電源
6.1.1整流和濾波電路
6.1.2直流穩(wěn)壓電路的工作原理
6.1.3集成穩(wěn)壓器件
6.1.4直流穩(wěn)壓電源的指標(biāo)參數(shù)
6.2晶閘管及其應(yīng)用
6.2.1晶閘管
6.2.2晶閘管可控整流電路
6.2.3晶閘管交流調(diào)壓與交流調(diào)功電路
6.3DC/DC變換器與變頻電源
6.3.1DC/DC變換器
6.3.2變頻電源
6.4電源電路的仿真
本章小結(jié)
習(xí)題
第7章數(shù)字電路基礎(chǔ)知識(shí)
7.1概述
7.2數(shù)制和二進(jìn)制碼
7.2.1數(shù)制
7.2.2二進(jìn)制碼
7.3基本邏輯關(guān)系及其表示方法
7.4邏輯代數(shù)基礎(chǔ)
7.4.1邏輯運(yùn)算規(guī)則和定理
7.4.2邏輯關(guān)系的表示方法
7.5邏輯函數(shù)的化簡(jiǎn)
7.5.1邏輯代數(shù)化簡(jiǎn)法
7.5.2卡諾圖化簡(jiǎn)法
本章小結(jié)
習(xí)題
第8章門電路
8.1概述
8.2分立元件門電路
8.2.1與門
8.2.2或門
8.2.3非門
8.2.4其他分立元件門電路
8.3TTL門電路
8.3.1TTL與非門
8.3.2TTL集電極開路與非門
8.3.3TTL三態(tài)輸出與非門
8.4CMOS門電路
8.4.1CMOS非門
8.4.2CMOS與非門
8.4.3CMOS漏極開路門
8.4.4CMOS三態(tài)輸出非門
8.4.5CMOS與TTL門電路的匹配連接
本章小結(jié)
習(xí)題
第9章組合邏輯電路
9.1概述
9.2組合邏輯電路的一般分析方法和設(shè)計(jì)方法
9.2.1組合邏輯電路的一般分析方法
9.2.2門電路構(gòu)成的組合邏輯電路的設(shè)計(jì)
9.3常用組合邏輯組件及其應(yīng)用
9.3.1加法器
9.3.2數(shù)值比較器
9.3.3編碼器
9.3.4譯碼器
9.3.5數(shù)據(jù)選擇器
*9.4數(shù)字電路中的競(jìng)爭(zhēng)冒險(xiǎn)
本章小結(jié)
習(xí)題
第10章觸發(fā)器與時(shí)序邏輯電路
10.1概述
10.2觸發(fā)器
10.2.1基本觸發(fā)器
10.2.2電平觸發(fā)器
10.2.3主從觸發(fā)器
10.2.4邊沿觸發(fā)器
10.2.5觸發(fā)器的分類及邏輯功能的轉(zhuǎn)換
10.2.6觸發(fā)器的應(yīng)用舉例
10.3時(shí)序邏輯電路的一般分析方法
10.4時(shí)序邏輯電路的一般設(shè)計(jì)方法
10.5寄存器
10.5.1數(shù)碼寄存器
10.5.2移位寄存器
10.5.3集成寄存器及其應(yīng)用
10.6計(jì)數(shù)器
10.6.1二進(jìn)制計(jì)數(shù)器
10.6.2十進(jìn)制計(jì)數(shù)器
10.6.3任意進(jìn)制(N進(jìn)制)計(jì)數(shù)器
10.7數(shù)字邏輯電路的綜合應(yīng)用舉例
10.7.1數(shù)字鐘
10.7.2動(dòng)態(tài)掃描鍵盤編碼器
本章小結(jié)
習(xí)題
第11章波形的產(chǎn)生及整形
11.1概述
11.2單脈沖的產(chǎn)生
11.3連續(xù)脈沖的產(chǎn)生
11.3.1環(huán)形振蕩器
11.3.2RC耦合式振蕩器
11.3.3石英晶體多諧振蕩器
11.4單穩(wěn)態(tài)觸發(fā)器
11.4.1積分型單穩(wěn)的工作原理
11.4.2集成單穩(wěn)及其應(yīng)用
11.5555定時(shí)器
11.5.1工作原理
11.5.2應(yīng)用舉例
11.6綜合應(yīng)用舉例
本章小結(jié)
習(xí)題
第12章數(shù)模、模數(shù)轉(zhuǎn)換
12.1概述
12.2D/A變換器
12.2.1D/A變換器的類型及工作原理
12.2.2D/A變換器的主要技術(shù)指標(biāo)
12.2.3集成D/A變換器及其應(yīng)用
12.3A/D變換器
12.3.1A/D變換器的類型及工作原理
12.3.2A/D變換器的主要技術(shù)指標(biāo)
12.3.3集成A/D變換器及其應(yīng)用
本章小結(jié)
習(xí)題
第13章半導(dǎo)體存儲(chǔ)器
13.1概述
13.2只讀存儲(chǔ)器
13.2.1掩膜只讀存儲(chǔ)器
13.2.2可一次編程只讀存儲(chǔ)器
13.2.3可重新寫入的只讀存儲(chǔ)器
13.2.4集成ROM簡(jiǎn)介
13.3隨機(jī)存儲(chǔ)器
13.3.1靜態(tài)RAM
13.3.2動(dòng)態(tài)RAM
13.4存儲(chǔ)器容量的擴(kuò)展
本章小結(jié)
習(xí)題
第14章可編程邏輯器件簡(jiǎn)介
14.1概述
14.2可編程邏輯器件的編程原理
14.2.1PLD內(nèi)部電路的一般表示法
14.2.2GAL的編程原理
14.3CPLD和FPGA的結(jié)構(gòu)和特點(diǎn)
14.3.1CPLD的結(jié)構(gòu)和特點(diǎn)
14.3.2FPGA的結(jié)構(gòu)和特點(diǎn)
14.3.3CPLD和FPGA特點(diǎn)的比較
本章小結(jié)
習(xí)題
參考文獻(xiàn)
附錄A負(fù)反饋對(duì)放大器性能的影響中公式的證明
附錄B三極管的SPICE參數(shù)
附錄C常用術(shù)語
附錄D74LS系列和4000系列數(shù)字集成電路功能列表
本套教材分上、下兩冊(cè)。本冊(cè)(下冊(cè))主要講授電子技術(shù)與相關(guān)的EDA知識(shí),包括模擬電子技術(shù)、數(shù)字電子技術(shù)的基礎(chǔ)知識(shí)等。模擬電子技術(shù)部分包括半導(dǎo)體器件的工作原理與器件模型、分立元件放大電路、差分放大電路和功率放大電路、電路中的負(fù)反饋、集成運(yùn)算放大器的應(yīng)用、直流穩(wěn)壓電路和電力電子技術(shù)基礎(chǔ)知識(shí)等,SPICE(Multisim)電路仿真以舉例的方式穿插其中; 數(shù)字電子技術(shù)部分包括數(shù)字電路的基礎(chǔ)知識(shí)、基本邏輯器件、組合邏輯電路、時(shí)序邏輯電路、脈沖波形的產(chǎn)生與整形、數(shù)/模和模/數(shù)轉(zhuǎn)換器、半導(dǎo)體存儲(chǔ)器和可編程邏輯器件等。本教材內(nèi)容面向工程應(yīng)用,同時(shí)注重基本原理和方法的講解; 軟硬結(jié)合,選材新穎,概念敘述準(zhǔn)確精練,便于讀者自學(xué)。
本套教材是根據(jù)電工電子技術(shù)的發(fā)展和電工學(xué)課程改革的需要,為高等學(xué)校理工科非電類專業(yè)本科生編寫的,也可作為高等學(xué)校理工科電類專業(yè)學(xué)生、工科高等職業(yè)院校相關(guān)專業(yè)學(xué)生的參考書。
電子電工電氣部分21世紀(jì)大學(xué)新型參考教材系列(電力電子學(xué))21世紀(jì)高等學(xué)校教材(接地)led制造技術(shù)與應(yīng)用OHM電子愛好者讀物(電子機(jī)械入門)ups不間斷電源剖析與應(yīng)用ups應(yīng)用及其維修技術(shù)ups應(yīng)用...
首先要培養(yǎng)自己的興趣,有興趣愛好才能孜孜不倦的追求學(xué)習(xí)。其次要多看,看書、看圖、看實(shí)物。第三多算,獨(dú)立完成專業(yè),用多種方法解作業(yè)。第四多干,多實(shí)踐、認(rèn)真做實(shí)驗(yàn)。
不管戶籍是那里只要人在西安.急缺小錢應(yīng)急?沒工作想分期買手機(jī)?還在發(fā)愁嗎,找我就對(duì)了,拿著身份證找我就行,缺錢的朋友也可以當(dāng)場(chǎng)折現(xiàn) 看我資料有驚喜噢~
格式:pdf
大?。?span id="2tkn5g4" class="single-tag-height">12.0MB
頁(yè)數(shù): 67頁(yè)
評(píng)分: 4.8
第5章電工電子技術(shù)
格式:pdf
大?。?span id="7wgubos" class="single-tag-height">12.0MB
頁(yè)數(shù): 9頁(yè)
評(píng)分: 4.4
1 電工電子基礎(chǔ)課程標(biāo)準(zhǔn) (2009級(jí)應(yīng)用電子專業(yè)) 專業(yè)帶頭人: 系 主 任: 教 學(xué) 中 心: 批 準(zhǔn) 日 期: 二○○八年八月 2 電工電子基礎(chǔ)課程標(biāo)準(zhǔn) 課程編碼: 課程類別: 適應(yīng)專業(yè):應(yīng)用電子專業(yè) 開設(shè)時(shí)間: 學(xué)時(shí)數(shù): 51 一、課程概述 (一)課程性質(zhì) 《電工電子基礎(chǔ)》是應(yīng)用電子專業(yè)的專業(yè)基礎(chǔ)課,它在先導(dǎo)課和 后續(xù)課之間起承上啟下的作用。 是應(yīng)用電子學(xué)生學(xué)習(xí)其它專業(yè)課程的 電學(xué)基礎(chǔ)。 (二)課程基本理念 本課程的建設(shè)采取以知識(shí)內(nèi)容的組合為基礎(chǔ)的模塊化課程建設(shè)方 式。模塊化結(jié)構(gòu)相對(duì)獨(dú)立又相互關(guān)聯(lián), 可拆拼組合適應(yīng)不同專業(yè)的需 要。本課程設(shè)置電路分析基礎(chǔ)、 電工技術(shù)基礎(chǔ)、電子技術(shù)基礎(chǔ)三個(gè)內(nèi) 容模塊。這三個(gè)模塊不僅符應(yīng)用電子專業(yè)的需要, 也是可以增設(shè)其它 模塊以滿足其它專業(yè)的需要。 讓學(xué)生系統(tǒng)掌握電工電子基礎(chǔ), 為后續(xù) 專業(yè)課程的學(xué)習(xí)打下堅(jiān)實(shí)的基礎(chǔ)。 (三)課程設(shè)計(jì)思路 本專業(yè)
第一篇 EDA技術(shù)基礎(chǔ)
第1章 概述
1.1 EDA技術(shù)的含義
1.2 EDA技術(shù)的主要內(nèi)容
1.3 EDA技術(shù)的特點(diǎn)及發(fā)展趨勢(shì)
第2章 可編程邏輯器件
2.1 概述
2.2 大規(guī)??删幊踢壿嬈骷?/p>
2.3 Altera新型系列器件簡(jiǎn)介
2.4 FPGA/CPLD器件的配置與編程
第3章 QuartusⅡ設(shè)計(jì)基礎(chǔ)
3.1 概述
3.2 QuartusⅡ的安裝與授權(quán)
3.3 QuartusⅡ設(shè)計(jì)流程
3.4 QuartusⅡ設(shè)計(jì)實(shí)例
第4章 硬件描述語言VHDL語法概要
4.1 概述
4.2 VHDL程序基本結(jié)構(gòu)
4.3 VHDL語言要素
4.4 VHDL的基本描述語句
4.5 子程序、程序包和配置
第5章 常用模塊電路的VHDL設(shè)計(jì)
5.1 常用組合邏輯電路的設(shè)計(jì)
5.2 時(shí)序邏輯電路的設(shè)計(jì)
5.3 狀態(tài)機(jī)的設(shè)計(jì)
5.4 存儲(chǔ)器的設(shè)計(jì)
第二篇 實(shí)戰(zhàn)訓(xùn)練
第6章 基礎(chǔ)訓(xùn)練
6.1 一位全加器原理圖輸入設(shè)計(jì)
6.2 譯碼顯示電路的設(shè)計(jì)
6.3 含異步清零和同步時(shí)鐘使能的4位加法計(jì)數(shù)器的設(shè)計(jì)
6.4 數(shù)控分頻器的設(shè)計(jì)
6.5 用狀態(tài)機(jī)實(shí)現(xiàn)序列檢測(cè)器的設(shè)計(jì)
6.6 簡(jiǎn)易正弦信號(hào)發(fā)送器的設(shè)計(jì)
第7章 綜合訓(xùn)練
7.1 鍵盤輸入電路的設(shè)計(jì)
7.2 動(dòng)態(tài)輸出4位十進(jìn)制頻率計(jì)的設(shè)計(jì)
7.3 數(shù)字鐘的設(shè)計(jì)
7.4 DDS信號(hào)源的設(shè)計(jì)
7.5 基于Dsp Builder使用IP Core的FIR濾波器的設(shè)計(jì)
7.6 基于NiosⅡ的SD卡音樂播放器的實(shí)現(xiàn)
·收起全部<<
《高等職業(yè)教育教學(xué)改革系列規(guī)劃教材·電子信息類:EDA技術(shù)與實(shí)踐教程(附光盤1張)》提供了參考授課計(jì)劃及自學(xué)建議;第1章概述了EDA技術(shù)的主要內(nèi)容;第2章簡(jiǎn)要介紹了FPGA/CPLD的結(jié)構(gòu)與工作原理及其配置與編程方法;第3章介紹了Quartus Ⅱ設(shè)計(jì)流程及6個(gè)設(shè)計(jì)實(shí)例;第4章介紹了硬件描述語言VHDL語法概要;第5章用VHDL給出了常用單元電路的設(shè)計(jì);第6章由淺入深精選了6個(gè)基礎(chǔ)訓(xùn)練項(xiàng)目;第7章精選了6個(gè)綜合訓(xùn)練項(xiàng)目。本教材提供的所有VHDL代碼均在Altera推廣型開發(fā)工具Quartus Ⅱ 9.0+SP1上綜合通過,部分例題給出了仿真結(jié)果,另附Quartus Ⅱ開發(fā)工具及相關(guān)資料DVD光盤一張。
《高等職業(yè)教育教學(xué)改革系列規(guī)劃教材·電子信息類:EDA技術(shù)與實(shí)踐教程(附光盤1張)》可作為各高職院校電子類、通信類及計(jì)算機(jī)類等相關(guān)專業(yè)二年級(jí)及以上學(xué)生的教材,也可作為電子技術(shù)工程技術(shù)人員的參考用書。
1.1 EDA技術(shù)及其發(fā)展歷程
1.2 EDA技術(shù)的特征和優(yōu)勢(shì)
1.2.1 EDA技術(shù)的基本特征
1.2.2 EDA技術(shù)的優(yōu)勢(shì)
1.3 EDA設(shè)計(jì)的目標(biāo)和流程
1.3.1 EDA技術(shù)的實(shí)現(xiàn)目標(biāo)
1.3.2 EDA設(shè)計(jì)流程
1.3.3 數(shù)字集成電路的設(shè)計(jì)
1.3.4 模擬集成電路的設(shè)計(jì)
1.4 EDA技術(shù)與ASIC設(shè)計(jì)
1.4.1 ASIC的特點(diǎn)與分類
1.4.2 ASIC的設(shè)計(jì)方法
1.4.3 SoC設(shè)計(jì)
1.5硬件描述語言
1.5.1 VHDI
1.5.2 VerilogHDL
1.5.3 ABEL-HDL
1.5.4 Verilog HDL和VHDL的比較
1.6 EDA設(shè)計(jì)工具
1.6.1 EDA設(shè)計(jì)工具分類
1.6.2 EDA公司與工具介紹
1.7 EDA技術(shù)的發(fā)展趨勢(shì)
習(xí)題1
2.1 概述
2.1.1 可編程邏輯器件發(fā)展歷程
2.1.2 可編程邏輯器件分類
2.1.3 可編程邏輯器件的優(yōu)勢(shì)
2.1.4 可編程邏輯器件的發(fā)展趨勢(shì)
2.2 PLD器件的基本結(jié)構(gòu)
2.2.1 基本結(jié)構(gòu)
2.2.2 電路符號(hào)
2.2.4 PLA
2.2.5 PAL
2.2.6 GAL
2.3 CPLD/PPGA的結(jié)構(gòu)特點(diǎn)
2.3.1 Lauice公司的CPLD/FPGA
2.3.2 Xilinx公司的CPLD/FPGA
2.3.3 Altera和Acrel公司的CPLD/FPGA
2.3.4 CPLD和FPGA的異同
2.4 可編程邏輯器件的基本資源
2.4.1 功能單元
2.4.2 輸入一輸出焊盤
2.4.3 布線資源
2.4.4 片內(nèi)RAM
2.5 可編程邏輯器件的編程器件
2.5.1 熔絲型開關(guān)
2.5.2 反熔絲型開關(guān)
2.5.3 浮柵編程器件
2.5.4 基于SRAM的編程器件
2.6 可編程邏輯器件的設(shè)計(jì)與開發(fā)
2.6.1 CPLD/FPGA設(shè)計(jì)流程
2.6.2 CPLD/FPGA開發(fā)工具
2.6.3 CPLD/FPGA的應(yīng)用選擇
2.7 可編程邏輯器件的測(cè)試技術(shù)
2.7.1 邊界掃描測(cè)試原理
2.7.2 IEEE 1149.1標(biāo)準(zhǔn)
2.7.3 邊界掃描策略及相關(guān)工具
習(xí)題2
3.1 Stratix高端FPGA系列
3.1.1 Stratix器件
3.1.2 StratixⅡ器件
3.2 Cyclone低成本FPGA系列
3.2.1 Cyclone器件
3.2.2 CycloneⅡ器件
3.3 ACEX 1K器件
3.4 典型CPLD器件
3.4.1 MAXⅡ器件
3.4.2 MAX 7000器件
3.5 FPGA/CPLD的配置
3.5.1 CPLD器件的配置
3.5.2 FPGA器件的配置
習(xí)題3
4.1 QuartusⅡⅡ原理圖設(shè)計(jì)
4.1.1 半加器原理圖輸入
4.1.2 半加器編譯
4.1.3 半加器仿真
4.1.4 全加器設(shè)計(jì)與仿真
4.2 Quartus Ⅱ的優(yōu)化設(shè)置
4.2.1 Setting設(shè)置
4.2.2 分析與綜合設(shè)置
4.2.3 優(yōu)化布局布線
4.2.4 使用設(shè)計(jì)助手檢查設(shè)計(jì)可靠性
4.3 Quartus Ⅱ的時(shí)序分析
4.3.1 時(shí)序設(shè)置與分析
4.3.2 時(shí)序逼近
4.4宏功能模塊設(shè)計(jì)
4.4.1 Megafumctions庫(kù)
4.4.2 Maxplus2庫(kù)
4.4.3 Primitives庫(kù)
習(xí)題4
5.1 Quartus Ⅱ的V10DL輸入設(shè)計(jì)
5.1.1 創(chuàng)建工程文件
5.!.2 編譯
5.1.3 仿真
5.2 Synplify Pro的VHDL輸入設(shè)計(jì)
5.2.1 用Synplify Pro綜合的過程
5.2.2 Synplify Pro與Quarttls Ⅱ的接口
5.3 Synplify的VHDL輸入設(shè)計(jì)
習(xí)題5
6.1 實(shí)體
6.1.1 類屬參數(shù)說明
6.1.2 端口說明
6.1.3 實(shí)體描述舉例
6.2 結(jié)構(gòu)體
6.2.1 結(jié)構(gòu)體的命名
6.2.2 結(jié)構(gòu)體信號(hào)定義語句
6.2.3 結(jié)構(gòu)體功能描述語句
6.2.4 結(jié)構(gòu)體描述方法
6.3 VHDL庫(kù)
6.3.1 庫(kù)的種類
6.3.2庫(kù)的用法
6.4 VHDL程序包
6.4.1 程序包組成和格式
6.4.2 VHDL標(biāo)準(zhǔn)程序包
6.5 配置
6.5.1 默認(rèn)配置
6.5.2 結(jié)構(gòu)體的配置
6.6 VHDL文字規(guī)則
6.6.1 標(biāo)識(shí)符
6.6.2 數(shù)字
6.6.3 字符串
6.7 VHDL數(shù)據(jù)類型
6.7.1 預(yù)定義數(shù)據(jù)類型
6.7.2 自定義數(shù)據(jù)類型
6.7.3 用戶自定義的子類型
6.7.4 數(shù)據(jù)類型的轉(zhuǎn)換
6.8 VHDL操作符
6.8.1 邏輯操作符
6.8.2 關(guān)系操作符
6.8.3 算術(shù)運(yùn)算符
6.8.4 并置操作符
6.8.5 運(yùn)算符重載
6.9 數(shù)據(jù)對(duì)象
6.9.1 常量
6.9.2 變量
習(xí)題6
7.1 順序語句
7.1.1 賦值語句
7.1.2 IF語句
7.1.3 CASE語句
7.1.4 LOOP語句
7.1.5 NEXT語句
7.1.7 WAIT語句
7.1.8 子程序調(diào)用語句
7.2 并行語句
7.2.1 并行信號(hào)賦值語句
7.2.2 進(jìn)程語句
7.2.3 并行過程調(diào)用語句
7.2.4 元器件例化語句
7.2.5 生成語句
7.3 VHDL組合邏輯電路設(shè)計(jì)
7.4 VHDL時(shí)序邏輯電路設(shè)計(jì)
7.4.1 觸發(fā)器
7.4.2 寄存器
7.4.3 計(jì)數(shù)器
7.4.4 分頻器
習(xí)題7
8.1 Ⅵ{DL行為描述方式
8.2 ⅧDL結(jié)構(gòu)化描述方式
8.3 Ⅵ{DLRTL描述方式
8.4 有限狀態(tài)機(jī)(FSM)設(shè)計(jì)
8.4.1 Moore和Mealy狀態(tài)機(jī)的選擇
8.4.2 有限狀態(tài)機(jī)的描述方式
8.4.3 有限狀態(tài)機(jī)的同步和復(fù)位
8.4.4 改進(jìn)的.Moore型有限狀態(tài)機(jī)
8.4.5 小結(jié)
習(xí)題8
9.1 ST-BUS總線接口設(shè)計(jì)
9.1.1 ST-BUS總線時(shí)序關(guān)系
9.1.2 ST-BUS總線接口實(shí)例
9.2 數(shù)字復(fù)接分接接口技術(shù)及設(shè)計(jì)
9.2.1 數(shù)字復(fù)接分接接口技術(shù)原理
9.2.2 同步數(shù)字復(fù)接分接接口設(shè)計(jì)實(shí)例
9.3 I2C接口設(shè)計(jì)
9.3.1 I2C總線工作原理
9.3.2 I2C總線接U設(shè)計(jì)實(shí)例
9.4 Uart控制器設(shè)計(jì)
9.4.1 Uart控制器原理
9.4.2 Uart控制器部分模塊代碼
習(xí)題9
10.1 偽隨機(jī)序列的產(chǎn)生、檢測(cè)設(shè)計(jì)
10.1.1 m序列的產(chǎn)生
10.1.2 m序列的性質(zhì)
10.1.3 m序列發(fā)生器的VHDL設(shè)計(jì)
10.1.4 m序列檢測(cè)電路的VHDL設(shè)計(jì)
10.2 比特同步設(shè)計(jì)
10.2.1 鎖相功能的自同步法原理
10.2.2 鎖相比特同步的EDA實(shí)現(xiàn)方法
10.3 基帶差分編碼設(shè)計(jì)
10.3.1 PSK調(diào)制和差分編碼原理
10.3.2 PSK差分編碼設(shè)計(jì)
10.4 FIR濾波器設(shè)計(jì)
10.4.1 FIR濾波器簡(jiǎn)介
10.4.2 使用MATLAB設(shè)計(jì)FIR濾波器
10.4.3 FIR濾波器的FPGA普通設(shè)計(jì)
10.4.4 FIR濾波器的并行FPGA優(yōu)化設(shè)計(jì)
習(xí)題10
附錄A EDA實(shí)驗(yàn)系統(tǒng)簡(jiǎn)介
參考文獻(xiàn)
……