二極管與門電路
如圖,若輸入端中有任意一個例如
若輸入端A,B都處于高電壓 6V,這時,D1和D2都截止,所以輸出端Y點電壓
二極管或門電路
或門電路為:
輸入與輸出電壓之間的關系表為:
從而得出或門邏輯真值表為:
P-N結(jié)的單向?qū)щ娦?/p>
利用二極管實現(xiàn)邏輯電路主要是利用了二極管的單向?qū)щ娦?,二極管之所以具有單向?qū)щ娦裕且驗橹谱鞫O管的半導體中P-N結(jié)的作用,下面首先對P-N結(jié)做一些介紹。
P-N結(jié)是在一塊半導體中,摻入施主(如硅元素)雜質(zhì),使其中一部分成為N型半導體。其余部分摻入受主雜質(zhì)(如硼元素)而成為P型半導體,當P型半導體和N型半導體這兩個區(qū)域共處一體時,這兩個區(qū)域之間的交界層就是P-N結(jié)。P-N結(jié)很薄,結(jié)中電子和空穴都很少,但在靠近N型一邊有帶正電荷的離子,靠近P型一邊有帶負電荷的離子。這是因為,在P型區(qū)中空穴的濃度大,在N型區(qū)中電子的濃度大,所以把它們結(jié)合在一起時,在它們交界的地方便要發(fā)生電子和空穴的擴散運動.由于P區(qū)有大量可以移動的空穴,N區(qū)幾乎沒有空穴,空穴就要由P區(qū)向N區(qū)擴散。同樣N區(qū)有大量的自由電子,P區(qū)幾乎沒有電子,所以電子就要由N區(qū)向P區(qū)擴散.隨著擴散的進行,P區(qū)空穴減少,出現(xiàn)了一層帶負電的粒子區(qū);N區(qū)電子減少,出現(xiàn)了一層帶正電的粒子區(qū)。結(jié)果在P-N結(jié)的邊界附近形成了一個空間電荷區(qū),P型區(qū)一邊帶負電荷的離子,N型區(qū)一邊帶正電荷的離子,因而在結(jié)中形成了很強的局部電場,方向由N區(qū)指向P區(qū)。當結(jié)上加正向電壓(即P區(qū)加電源正極,N區(qū)加電源負極如圖1)時,這時電場減弱,N區(qū)中的電子和P區(qū)中的空穴都容易通過,因而電流較大;當外加電壓相反(圖2)時,則這時電場增強,只有原N區(qū)中的少數(shù)空穴和P區(qū)中的少數(shù)電子能夠通過,因而電流很小。這就是P-N結(jié)的單向?qū)щ娦?。
圖1
圖2
二極管的單向?qū)щ娦?/p>
二極管多用半導體材料制成,由于其中P-N結(jié)單向?qū)щ娦缘淖饔?,故二極管具有單向?qū)щ娦浴?
(1)正向特性
在電子電路中,將二極管的正極接在高電位端,負極接在低電位端,二極管就會導通,這種連接方式,稱為正向偏置。導通后二極管兩端的電壓基本上保持不變(鍺管約為 0.3V,硅管約為 0.7V),稱為二極管的“正向壓降”。二極管正向?qū)妷汉艿团c高電壓相比可以近似認為為零。如圖6。
(2)反向特性
在電子電路中,二極管的正極接在低電位端,負極接在高電位端,此時二極管中幾乎沒有電流流過,此時二極管處于截止狀態(tài),這種連接方式,稱為反向偏置。
二極管邏輯電路(Diode logic circuit)是用晶體二極管作為操作開關的邏輯電路。二極管邏輯的優(yōu)點是電路簡單。但是并不是所有的邏輯功能都可以用二極管邏輯來實現(xiàn)的,二極管邏輯電路中只有邏輯與門,或門,不能實現(xiàn)非門。在幾個二極管邏輯電路級聯(lián)的時候會出現(xiàn)電壓降的問題,所以二極管邏輯電路只能單獨使用,不能級聯(lián)。二極管邏輯的使用:二極管邏輯一般是用于構(gòu)建二極管—晶體管邏輯(DTL)門電路中。
這個是不能減小的,即使你電阻加的再大,因為二極管的特性是只要兩端壓差高于0.7就導通, 你可以把電阻跟5V當一個整體看,至于你第二個問題這很明顯啊, 因為A才0.3V A肯定先通啊,A通了 后F點電壓...
如果題目不限制使用的邏輯門類型,就很容易。Y=AB+AC+BC三個二輸入端與門,輸出接入一個三輸入端或門。http://zhidao.baidu.com/question/489247413.html...
模擬電路,數(shù)字電路,邏輯電路,PLC電路的區(qū)別是什么?
模擬電路:研究用三極管等模擬器件組成的電路,研究的信號在時間上是連續(xù)的 邏輯電路:研究邏輯集成電路組成的電路,研究的信號在時間上是離散的 數(shù)字電路:一般情況下邏輯電路和數(shù)字電路合在一起稱為數(shù)字邏輯電路...
隨著現(xiàn)代科技的發(fā)展,人們的生活已經(jīng)離不開數(shù)字電路。邏輯門電路是數(shù)字電路中最基本的邏輯元件。所謂門就是一種開關,它能按照一定的條件去控制信號的通過或不通過。門電路的輸入和輸出之間存在一定的邏輯關系(因果關系),所以門電路又稱為邏輯門電路。基本邏輯關系為“與”、“或”、“非”三種。常用的有CMOS邏輯,TTL邏輯和二極管邏輯,下面是三種邏輯的比較:
(1)二極管邏輯電路優(yōu)點是電路形式簡單,工作電壓范圍不受限制,用開關管或超快恢復二極管、肖特基二極管可以達到較高的速度,但驅(qū)動能力相對較弱,功耗相對較大,輸入阻抗相對較低,綜合起來造成扇出系數(shù)很低。并且由于不能實現(xiàn)邏輯非門,不能級聯(lián),二極管邏輯的使用是很受限制的。
(2)TTL邏輯電路缺點是電路形式比二極管邏輯電路要復雜,工作電壓范圍較窄,輸入阻抗高于二極管邏輯電路但不如CMOS邏輯電路,功耗略大,優(yōu)點是速度較高,驅(qū)動能力也較強,綜合起來扇出系數(shù)中等。
(3)CMOS邏輯電路缺點是電路形式比二極管邏輯電路要復雜,工作電壓范圍寬于TTL邏輯電路但明顯小于二極管邏輯電路,優(yōu)點是速度較高,驅(qū)動能力也較強,而且輸入阻抗極高,綜合起來扇出系數(shù)最大。CMOS比TTL的噪聲容限更大,抗干擾能力,驅(qū)動負載能力更強。正由于這些優(yōu)點,CMOS的使用占據(jù)了主導地位。2100433B
格式:pdf
大?。?span id="h8frnid" class="single-tag-height">6.5MB
頁數(shù): 107頁
評分: 4.3
數(shù)字電路第5章時序邏輯電路
格式:pdf
大?。?span id="yky0iva" class="single-tag-height">6.5MB
頁數(shù): 38頁
評分: 4.7
1 20章 組合電路 20-0XX 選擇與填空題 20-1XX 畫簡題 20-2XX 畫圖題 20-3XX 分析題 20-XX 設計題 十二、 [共 8分]兩個輸入端的與門、 或門和與非門的輸入波形如圖 12 所示, 試畫出其輸出信號的波形。 解: 設與門的輸出為 F1, 或門的輸出為 F2,與非門的輸出為 F3,根據(jù)邏輯關系其輸出波形如圖所示。 20-0XX 選擇與填空題 20-001 試說明能否將 與非門、或非門、異或門當做反相器使用?如果可以, 其他輸入端應如何連接? 答案 與非門當反相器使用時,把多余輸入端接高電平 或非門當反相器使用時,把多余輸入端接低電平 A B F1 F2 F3 (a) (b) 2 異或門當反相器使用時,把多余輸入端接高電平 20-002、試比較 TTL 電路和 CMOS電路的優(yōu)、缺點。 答案 COMS 電路抗干擾能力強, 速度快,靜態(tài)損耗小,工作電壓范圍
邏輯電路是執(zhí)行基本邏輯操作的電路,它們在電子數(shù)字計算機中被大量運用。這些基本的邏輯操作是"與"、"或"、"非"以及由它們組成的復合動作。邏輯電路按其工作性質(zhì)可分為組合電路和時序電路兩大類。
任何時刻輸出信號的邏輯狀態(tài)僅取決于該時刻輸入信號的邏輯狀態(tài),而與輸入信號和輸出信號過去狀態(tài)無關的邏輯電路。由于組合邏輯電路的輸出邏輯狀態(tài)與電路的歷史情況無關,所以它的電路中不包含記憶性電路或器件。門電路是組合邏輯電路的基本單元。當前組合邏輯電路都已制成標準化、系列化的中、大規(guī)模集成電路可供選用。
任何時刻的輸出狀態(tài)不僅與該時刻的輸入有關,而且還與電路歷史狀態(tài)有關的一種數(shù)字邏輯電路。時序邏輯電路具有記憶輸入信息的功能,由于它的引入使得數(shù)字系統(tǒng)的應用大大增強。常用的有計數(shù)器、寄存器和脈沖順序分配器等。
也可以按照原件對邏輯電路進行分類,例如:電阻-晶體管邏輯電路、二極管-晶體管邏輯電路、發(fā)射極功能邏輯電路、發(fā)射極耦合邏輯電路、高閾值邏輯電路、集成注入邏輯電路、晶體管-晶體管邏輯電路。
數(shù)字邏輯電路課程內(nèi)容主要包括數(shù)字邏輯基礎、邏輯代數(shù)的基本定律和規(guī)則、邏輯代數(shù)的標準形式、組合邏輯電路的分析與設計、譯碼器、數(shù)據(jù)選擇器、數(shù)值比較器、鎖存器和觸發(fā)器應用示例、邏輯門電路、組合邏輯電路、組合邏輯功能模塊、時序邏輯電路、時序邏輯功能模塊、半導體存儲器、可編程邏輯器件、脈沖信號的產(chǎn)生與整形、數(shù)模與模數(shù)轉(zhuǎn)換等。
發(fā)射極功能邏輯電路是在發(fā)射極耦合邏輯電路基礎上的簡化電路,它在大規(guī)模集成電路中作為內(nèi)部單元電路和在與發(fā)射極耦合邏輯電路配合時,以構(gòu)成各種組合門方面顯示出速度快、結(jié)構(gòu)簡單、功耗小和功能靈活等優(yōu)點。