作 者:趙曙光 編出 版 社:西安電子科技大學出版社ISBN:9787560625416出版時間:2011-02-01版 次:1頁 數(shù):383裝 幀:平裝開 本:16開所屬分類:圖書 > 科技 > 電子與通信
《可編程器件技術原理與開發(fā)應用》講述可編程器件的地位與作用、分類與特點、技術基礎以及基于電子設計自動化(EDA)的可編程器件的開發(fā)流程和方法;可編程模擬(混合)器件的價值與作用、基本原理、支撐技術和主流系列,包括Lattice公司ispPAC系列、Anadigm公司dpASP系列、Cypress公司PSoC系列和Actel公司Fusion系列等。Altera公司新型可編程邏輯器件的架構、特點和原理;Altera可編程邏輯器件開發(fā)軟件QuartusⅡ及開發(fā)實例;Lattice公司新型可編程邏輯器件的架構、特點和原理;Lattice可編程邏輯器件開發(fā)軟件ispLEVER的使用詳解;硬件描述語言VHDL的語法要點、設計方法與實例。
《可編程器件技術原理與開發(fā)應用》內(nèi)容全、取材新、注重基礎、面向應用、深入淺出、循序漸進,既可作為相關專業(yè)本科生、研究生的教材和參考書,又可作為工程技術人員的自學參考書和技術手冊。
第1章 可編程器件原理與應用概述
1.1 可編程器件的地位與作用
1.1.1 電路的分類與特點
1.1.2 集成電路的發(fā)展與分類
1.1.3 可編程器件的作用與優(yōu)勢
1.2 可編程器件的分類與特點
1.2.1 可編程器件的分類
1.2.2 可編程邏輯器件的發(fā)展與分類
1.2.3 主要可編程器件廠商掃描
1.3 可編程器件的技術基礎
1.3.1 現(xiàn)場可編程技術
1.3.2 邊界掃描測試與在系統(tǒng)可配置技術
1.3.3 嵌入式邏輯分析技術
1.4 可編程器件的開發(fā)方法
1.4.1 電子設計自動化的產(chǎn)生與發(fā)展
1.4.2 現(xiàn)代電子設計的流程和方法
1.4.3 可編程器件的開發(fā)流程
第2章 可編程模擬(混合)器件概述
2.1 可編程模擬(混合)器件的價值與作用
2.2 可編程模擬器件的基本原理
2.2.1 可編程模擬器件的組成
2.2.2 可編程模擬器件的分類
2.2.3 可編程模擬器件的設計流程
2.3 可編程模擬器件的支撐技術
2.4 主要可編程模擬器件系列簡介
2.4.1 IMP公司EPAC系列器件
2.4.2 Motorola公司MPAA系列器件
2.4.3 FAS公司TRAC系列器件
2.4.4 Lattice公司ispPAC系列器件
2.4.5 Anadigm公司dpASP系列器件
2.5 主要可編程混合器件系列簡介
2.5.1 SIDSA公司FIPSOC系列器件
2.5.2 Cypress公司PSoC系列器件
2.5.3 Actel公司Fusion系列器件
第3章 Altera可編程邏輯系列器件
3.1 概述
3.2 MAX架構及器件系列
3.2.1 概述
3.2.2 MAX 系列器件概述
3.2.3 MAX 系列器件結構
3.2.4 MAX 系列器件配置要點
3.3 MAX Ⅱ系列器件簡介
3.4 FLEX架構及器件系列
3.4.1 概述
3.4.2 FLEX K系列器件概述
3.4.3 FLEX K系列器件結構
3.4.4 FLEX K系列器件特性與設定
3.5 APEX架構及器件系列
3.5.1 概述
3.5.2 APEX K系列器件概述
3.5.3 APEX K系列器件結構
3.6 Cyclone架構及器件系列簡介
3.6.1 Cyclone器件系列簡介
3.6.2 Cyclone Ⅱ器件系列簡介
3.7 Stratix架構及器件系列簡介
3.7.1 Stratix器件系列簡介
3.7.2 Stratix Ⅱ器件系列簡介
3.8 Stratix GX架構及器件系列簡介
3.8.1 Stratix GX器件系列簡介
3.8.2 Stratix Ⅱ GX器件系列簡介
第4章 Altera可編程邏輯器件開發(fā)軟件及開發(fā)實例
4.1 概述
4.2 Quartus Ⅱ軟件及其使用
4.2.1 概述
4.2.2 安裝
4.2.3 設計流程
4.2.4 設計項目的輸入
4.2.5 設計項目的編譯
4.2.6 設計項目的仿真驗證
4.2.7 時序分析
4.2.8 器件編程
4.2.9 基于SignalTapⅡ的硬件測試和調(diào)試
4.3 開發(fā)應用綜合實例
4.3.1 簡易頻率計
4.3.2 八音電子琴
4.3.3 簡易樂曲自動演奏器
第5章 Lattice新型可編程邏輯器件
5.1 概述
5.2 CPLD器件系列簡介
5.3 FPGA器件系列簡介
5.4 FPSC器件系列簡介
5.5 關鍵技術及其原理簡介
5.5.1 sysIO緩沖器
5.5.2 sysCLOCK電路
5.5.3 ispXP技術
5.5.4 sysDDR接口電路
5.5.5 sysDSP塊
5.5.6 sysHSI SERDES技術
5.5.7 ispLeverCORE IP核
第6章 Lattice可編程邏輯器件開發(fā)軟件
6.1 ispLEVER簡介
6.1.1 概述
6.1.2 配置選項
6.1.3 安裝
6.2 項目管理器
6.2.1 基本界面
6.2.2 基本操作
6.3 設計流程
6.4 原理圖設計描述與輸入
6.4.1 概述
6.4.2 使用原理圖編輯器
6.4.3 使用層次化導引器
6.4.4 使用符號編輯器
6.4.5 使用庫管理器
6.4.6 導入EDIF網(wǎng)表
6.5 HDL設計描述與輸入
6.5.1 ABEL-HDL設計基礎
6.5.2 HDL測試向量的編制方法
6.5.3 HDL設計文件輸入方法
6.6 原理圖與HDL混合描述與輸入
6.6.1 原理圖與HDL混合描述方法
6.6.2 混合描述設計實例
6.7 設計編譯/綜合與仿真
6.7.1 設計編譯/綜合
6.7.2 設計仿真概述
6.7.3 LLS仿真方法
6.7.4 ModelSim仿真
6.7.5 測試向量的圖形化描述方法
6.8 設計實現(xiàn)
6.8.1 基于CPLD/ispXPLD器件的設計實現(xiàn)
6.8.2 基于ispXPGA器件的設計實現(xiàn)
6.8.3 基于FPGA器件的設計實現(xiàn)
6.8.4 設計優(yōu)化方法
6.9 設計驗證
6.9.1 靜態(tài)時序分析概述
6.9.2 Performance Analyst使用要點
6.10 在系統(tǒng)器件編程
6.10.1 ISP編程的硬件連接
6.10.2 ispVM System簡介
6.10.3 ispVM System使用要點
第7章 硬件描述語言VHDL初步
7.1 概述
7.2 VHDL設計文件的基本結構
7.2.1 初識VHDL
7.2.2 實體和結構體
7.2.3 配置
7.2.4 程序包和庫
7.3 對象、類型和屬性
7.3.1 對象
7.3.2 數(shù)據(jù)類型
7.3.3 VHDL的屬性
7.4 VHDL的功能描述方法
7.4.1 并行描述語句
7.4.2 順序描述語句
7.5 VHDL的結構描述方法
7.6 過程和函數(shù)
7.7 常用單元電路的設計實例
7.7.1 組合電路
7.7.2 時序電路
參考文獻
可編程邏輯控制器實質是一種專用于工業(yè)控制的計算機,其硬件結構基本上與微型計算機相同,基本構成為:電源可編程邏輯控制器的電源在整個系統(tǒng)中起著十分重要的作用。如果沒有一個良好的、可靠的電源系統(tǒng)是無法正常工...
可編程控制器輸入指令時,可以使用編程器來寫入程序,所依據(jù)的是
梯形圖和指令表
豐煒PLC說明資料1-PLC系統(tǒng)設計及選型方法 在現(xiàn)代化的工業(yè)生產(chǎn)設備中,有大量的數(shù)字量及模擬量的控制裝置,例如電機的起停,電磁閥的開閉,產(chǎn)品的計數(shù),溫度、壓力、流量的設定與控制等,工業(yè)現(xiàn)場中的這些自...
格式:pdf
大?。?span id="ypg9xkb" class="single-tag-height">157KB
頁數(shù): 1頁
評分: 4.5
在系統(tǒng)可編程模擬器件原理及其應用
格式:pdf
大小:157KB
頁數(shù): 3頁
評分: 4.3
本文闡述了用CPLD實現(xiàn)濕度檢測的系統(tǒng)設計要求、設計思路,給出系統(tǒng)框圖,并對CPLD芯片進行模塊劃分,即控制模塊、計算模塊、顯示模塊,運用VHDL語言對上述3個模塊進行硬件描述,將程序編譯后進行仿真,結合仿真圖說明程序設計的正確性。
第1章 可編程器件原理與應用概述 1
1.1 可編程器件的地位與作用 1
1.1.1 電路的分類與特點 1
1.1.2 集成電路的發(fā)展與分類 2
1.1.3 可編程器件的作用與優(yōu)勢 3
1.2 可編程器件的分類與特點 5
1.2.1 可編程器件的分類 5
1.2.2 可編程邏輯器件的發(fā)展與分類 6
1.2.3 主要可編程器件廠商掃描 9
1.3 可編程器件的技術基礎 16
1.3.1 現(xiàn)場可編程技術 16
1.3.2 邊界掃描測試與在系統(tǒng)可配置技術 19
1.3.3 嵌入式邏輯分析技術 24
1.4 可編程器件的開發(fā)方法 28
1.4.1 電子設計自動化的產(chǎn)生與發(fā)展 28
1.4.2 現(xiàn)代電子設計的流程和方法 32
1.4.3 可編程器件的開發(fā)流程 34
第2章 可編程模擬(混合)器件概述 37
2.1 可編程模擬(混合)器件的價值與作用 37
2.2 可編程模擬器件的基本原理 39
2.2.1 可編程模擬器件的組成 39
2.2.2 可編程模擬器件的分類 40
2.2.3 可編程模擬器件的設計流程 41
2.3 可編程模擬器件的支撐技術 44
2.4 主要可編程模擬器件系列簡介 52
2.4.1 IMP公司EPAC系列器件 52
2.4.2 Motorola公司MPAA系列器件 53
2.4.3 FAS公司TRAC系列器件 56
2.4.4 Lattice公司ispPAC系列器件 57
2.4.5 Anadigm公司dpASP系列器件 60
2.5 主要可編程混合器件系列簡介 65
2.5.1 SIDSA公司FIPSOC系列器件 65
2.5.2 Cypress公司PSoC系列器件 68
2.5.3 Actel公司Fusion系列器件 72
第3章 Altera可編程邏輯系列器件 79
3.1 概述 79
3.2 MAX架構及器件系列 81
3.2.1 概述 81
3.2.2 MAX 7000系列器件概述 82
3.2.3 MAX 7000系列器件結構 84
3.2.4 MAX 7000系列器件配置要點 88
3.3 MAX Ⅱ系列器件簡介 89
3.4 FLEX架構及器件系列 94
3.4.1 概述 94
3.4.2 FLEX 10K系列器件概述 95
3.4.3 FLEX 10K系列器件結構 97
3.4.4 FLEX 10K系列器件特性與設定 103
3.5 APEX架構及器件系列 104
3.5.1 概述 104
3.5.2 APEX 20K系列器件概述 106
3.5.3 APEX 20K系列器件結構 108
3.6 Cyclone架構及器件系列簡介 114
3.6.1 Cyclone器件系列簡介 114
3.6.2 Cyclone Ⅱ器件系列簡介 120
3.7 Stratix架構及器件系列簡介 122
3.7.1 Stratix器件系列簡介 122
3.7.2 Stratix Ⅱ器件系列簡介 127
3.8 Stratix GX架構及器件系列簡介 131
3.8.1 Stratix GX器件系列簡介 132
3.8.2 Stratix Ⅱ GX器件系列簡介 136
第4章 Altera可編程邏輯器件開發(fā)軟件及開發(fā)實例 139
4.1 概述 139
4.2 Quartus Ⅱ軟件及其使用 140
4.2.1 概述 140
4.2.2 安裝 141
4.2.3 設計流程 143
4.2.4 設計項目的輸入 150
4.2.5 設計項目的編譯 166
4.2.6 設計項目的仿真驗證 172
4.2.7 時序分析 176
4.2.8 器件編程 179
4.2.9 基于SignalTapⅡ的硬件測試和調(diào)試 182
4.3 開發(fā)應用綜合實例 187
4.3.1 簡易頻率計 187
4.3.2 八音電子琴 190
4.3.3 簡易樂曲自動演奏器 192
第5章 Lattice新型可編程邏輯器件 194
5.1 概述 194
5.2 CPLD器件系列簡介 194
5.3 FPGA器件系列簡介 202
5.4 FPSC器件系列簡介 205
5.5 關鍵技術及其原理簡介 207
5.5.1 sysIO緩沖器 207
5.5.2 sysCLOCK電路 208
5.5.3 ispXP技術 209
5.5.4 sysDDR接口電路 210
5.5.5 sysDSP塊 211
5.5.6 sysHSI SERDES技術 212
5.5.7 ispLeverCORE IP核 213
第6章 Lattice可編程邏輯器件開發(fā)軟件 214
6.1 ispLEVER簡介 214
6.1.1 概述 214
6.1.2 配置選項 215
6.1.3 安裝 216
6.2 項目管理器 219
6.2.1 基本界面 219
6.2.2 基本操作 222
6.3 設計流程 227
6.4 原理圖設計描述與輸入 230
6.4.1 概述 230
6.4.2 使用原理圖編輯器 231
6.4.3 使用層次化導引器 239
6.4.4 使用符號編輯器 241
6.4.5 使用庫管理器 244
6.4.6 導入EDIF網(wǎng)表 246
6.5 HDL設計描述與輸入 246
6.5.1 ABEL-HDL設計基礎 247
6.5.2 HDL測試向量的編制方法 255
6.5.3 HDL設計文件輸入方法 263
6.6 原理圖與HDL混合描述與輸入 265
6.6.1 原理圖與HDL混合描述方法 265
6.6.2 混合描述設計實例 266
6.7 設計編譯/綜合與仿真 272
6.7.1 設計編譯/綜合 272
6.7.2 設計仿真概述 274
6.7.3 LLS仿真方法 275
6.7.4 ModelSim仿真 280
6.7.5 測試向量的圖形化描述方法 282
6.8 設計實現(xiàn) 284
6.8.1 基于CPLD/ispXPLD器件的設計實現(xiàn) 286
6.8.2 基于ispXPGA器件的設計實現(xiàn) 289
6.8.3 基于FPGA器件的設計實現(xiàn) 292
6.8.4 設計優(yōu)化方法 300
6.9 設計驗證 308
6.9.1 靜態(tài)時序分析概述 308
6.9.2 Performance Analyst使用要點 310
6.10 在系統(tǒng)器件編程 315
6.10.1 ISP編程的硬件連接 315
6.10.2 ispVM System簡介 317
6.10.3 ispVM System使用要點 317
第7章 硬件描述語言VHDL初步 326
7.1 概述 326
7.2 VHDL設計文件的基本結構 328
7.2.1 初識VHDL 328
7.2.2 實體和結構體 331
7.2.3 配置 332
7.2.4 程序包和庫 334
7.3 對象、類型和屬性 337
7.3.1 對象 337
7.3.2 數(shù)據(jù)類型 337
7.3.3 VHDL的屬性 340
7.4 VHDL的功能描述方法 343
7.4.1 并行描述語句 343
7.4.2 順序描述語句 350
7.5 VHDL的結構描述方法 354
7.6 過程和函數(shù) 358
7.7 常用單元電路的設計實例 363
7.7.1 組合電路 363
7.7.2 時序電路 366
參考文獻 382
本書內(nèi)容包括:可編程器件的地位與作用、分類與特點、技術基礎以及基于電子設計自動化(EDA)的可編程器件的開發(fā)流程和方法;可編程模擬(混合)器件的價值與作用、基本原理、支撐技術和主流系列,包括Lattice公司ispPAC系列、Anadigm公司dpASP系列、Cypress公司PSoC系列和Actel公司Fusion系列等。Altera公司新型可編程邏輯器件的架構、特點和原理;Altera可編程邏輯器件開發(fā)軟件Quartus Ⅱ及開發(fā)實例;Lattice公司新型可編程邏輯器件的架構、特點和原理;Lattice可編程邏輯器件開發(fā)軟件ispLEVER的使用詳解;硬件描述語言VHDL的語法要點、設計方法與實例。
本書內(nèi)容全、取材新、注重基礎、面向應用、深入淺出、循序漸進,既可作為相關專業(yè)本科生、研究生的教材和參考書,又可作為工程技術人員的自學參考書和技術手冊。
《過程控制技術原理與應用》以控制系統(tǒng)為主線,全面地介紹了過程動態(tài)特性、建模方法、控制器原理、計算機控制系統(tǒng)和監(jiān)控系統(tǒng),以及在線優(yōu)化控制技術。既介紹簡單控制系統(tǒng),又闡述復雜控制系統(tǒng)與先進控制技術,并分析控制方案,對控制器參數(shù)進行整定,對典型流程工業(yè)生產(chǎn)過程,如化工單元過程、煉油生產(chǎn)過程和電力生產(chǎn)過程的控制系統(tǒng)進行案例分析,并介紹其應用現(xiàn)狀和最新發(fā)展?! 哆^程控制技術原理與應用》內(nèi)容覆蓋面廣,強調(diào)理論聯(lián)系實際,不僅可以作為高校自動化專業(yè)的過程控制教材,或大學本??圃盒S嘘P專業(yè)師生的參考資料,也可供流程工業(yè)工程技術人員和管理人員自學。2100433B