第一代HyperTransport的工作頻率在200MHz-800MHz范圍,
并允許以100MHz為幅度作步進調(diào)節(jié)。
因采用DDR技術,HyperTransport的實際數(shù)據(jù)激發(fā)頻率為400MHz-1.6GHz,
最基本的2bit模式可提供100MB/s-400MB/s的傳輸帶寬。
不過,HyperTransport可支持2、4、8、16和32bit等五種通道模式,
在400MHz下,雙向4bit模式的總線帶寬為0.8GB/sec,
雙向8bit模式的總線帶寬為1.6GB/sec;
800MHz下,雙向8bit模式的總線帶寬為3.2GB/sec,
雙向16bit模式的總線帶寬為6.4GB/sec,
雙向32bit模式的總線帶寬為12.8GB/sec,
遠遠高于當時任何一種總線技術。
HyperTransport是AMD為K8平臺專門設計的高速串行總線。它的發(fā)展歷史可回溯到1999年,原名為"LDT總線"(Lightning Data Transport,閃電數(shù)據(jù)傳輸)。2001年7月,這項技術正式推出,AMD同時將它更名為HyperTransport。隨后,Broadcom、Cisco、Sun、NVIDIA、ALi、ATI、Apple、Transmeta等許多企業(yè)均決定采用這項新型總線技術,而AMD也借此組建HyperTransport開放聯(lián)盟,從而將HyperTransport推向產(chǎn)業(yè)界。
在基礎原理上,HyperTransport采用點對點的單雙工傳輸線路,引入抗干擾能力強的LVDS信號技術,命令信號、地址信號和數(shù)據(jù)信號共享一個數(shù)據(jù)路徑,支持DDR雙沿觸發(fā)技術等等,但兩者在用途上截然不同-PCI Express作為計算機的系統(tǒng)總線,而HyperTransport則被設計為兩枚芯片間的連接,連接對象可以是處理器與處理器、處理器與芯片組、芯片組的南北橋、路由器控制芯片等等,屬于計算機系統(tǒng)的內(nèi)部總線范疇。
2004年2月,HyperTransport技術聯(lián)盟(Hyper Transport Technology Consortium)又正式發(fā)布了HyperTransport 2.0規(guī)格,由于采用了Dual-data技術,使頻率成功提升到了1.0GHz、1.2GHz和1.4GHz,雙向16bit模式的總線帶寬提升到了8.0GB/sec、9.6GB/sec和11.2GB/sec。Intel 915G架構前端總線在6.4GB/sec。
目前AMD的S939 Athlon64處理器都已經(jīng)支持1Ghz Hyper-Transport總線,K8芯片組也對雙工16Bit的1GHz Hyper-Transport提供了支持,令處理器與北橋芯片的傳輸率達到8GB/s
HT200和HT150還有HT100有什么區(qū)別?有沒有HT20?。?/a>
HT200和HT150,HT100都是灰鑄鐵,HT200是珠光體基體,最低抗拉強度為200MPa,HT150是鐵素體+珠光體基體,最低抗拉強度為150MPa,HT100是鐵素體基體,最低抗拉強度為10...
6D90機芯進入工廠模式的方法: 1、進入工廠模式方法:按遙控器上的“-/--鍵”切換到三鍵輸入狀態(tài)(---),按住遙控器上的菜單鍵不放,輸入978,將會啟動本機的Servi...
創(chuàng)維29t83ht怎樣進總線: 創(chuàng)維29t83ht進入總線的方法: 1、啟動電視機; 2、操作電視機的遙控器,將遙控器對準電視機,按住“音量減”鍵,直到音量為0,此時不要松開此鍵; 3、此時再按下遙控...
2007年11月19日,AMD正式發(fā)布了HyperTransport 3.0總線規(guī)范,提供了1.8GHz、2.0GHz、2.4GHz、2.6GHz幾種頻率,最高可以支持32通道。32位通道下,單向帶寬最高可支持20.8GB/s的傳輸效率??紤]到其DDR的特性,其總線的傳輸效率可以達到史無前例的41.6GB/s。
HT 3.0的總線還支持另一項名為"Un-Ganging"的新特性,該技術可允許超傳輸總線系統(tǒng)在操作過程中對運行模式作動態(tài)調(diào)整。這項特性可以讓那些搭載SMT同步多線程技術的服務器系統(tǒng)明顯受益,包括RX780、RD780以及RD790在內(nèi)的AMD芯片組全都支持該特性。
超傳輸技術聯(lián)盟(HTC)在2008年8月19日發(fā)布了新版HyperTransport 3.1規(guī)范和HTX3規(guī)范,將這種點對點、低延遲總線技術的速度提升到了3.2GHz。
目前HT 3.0的速度最高只有2.6GHz,比如AMD的旗艦四核心處理器Phenom X4 9950 BE就是這一速度。在提速至3.2GHz后,再結合雙倍數(shù)據(jù)率(DDR),HT 3.1可提供最高每位6.4GB/s(3.2GHz X 2 因為DDR以2倍速傳輸)的數(shù)據(jù)傳輸率,32-bit帶寬可達51.2GB/s(6.4GB/s X 32bit/8X2)。
實際上,HT 3.1規(guī)范一共定義了三種速度,分別是2.8GHz、3.0GHz和3.2GHz,累計帶寬提升23%,同時在核心架構、電源管理與通信協(xié)議方面與之前版本保持一致。
超傳輸技術聯(lián)盟由AMD組建,并獲得了業(yè)界多家巨頭的支持,諸如IBM、Sun、NVIDIA、微軟、蘋果、戴爾、惠普、思科、富士通、夏普、聯(lián)想、博通、瑞薩科技等等。
市售的 Phenom II X6系列CPU,內(nèi)部集成HT4.0總線,但是目前來看,絕大多數(shù)新系列的890FX,890G,880G,870主板只提供了HT3.0總線的支持.無法完全發(fā)揮出Phenom II X6系列CPU的真實性能.
HT4.0是一種被人為定義的傳輸次數(shù)標準,是一種單位,是與硬件無關的度量單位。以前使用頻率單位,目前流行次數(shù)單位。頻率,是單位時間內(nèi)完成周期性變化的次數(shù),數(shù)據(jù)傳輸過程中CPU通過總線向外部傳輸數(shù)據(jù),外部環(huán)境也向CPU傳輸數(shù)據(jù),這樣在一秒內(nèi)進行一次叫做頻率1HZ每秒(1Hz/Second),或者2次每秒(2T/S)。傳輸次數(shù) 乘以 每次數(shù)據(jù)傳輸字節(jié) 得到 大家關注的數(shù)據(jù)傳輸帶寬,截至2014年7月20日,AMD臺式機CPU總線傳輸位寬為16位或者2字節(jié),傳輸次數(shù)為4000兆次/秒或者4GT/秒,由此計算傳輸帶寬為: 8GB/秒。
格式:pdf
大小:27KB
頁數(shù): 4頁
評分: 4.7
內(nèi)墻批灰工程施工協(xié)議 甲方: 乙方: 依照《中華人民共和國合同法》 、《中華人民共和國建筑法》 及其它有關法律、 行政法規(guī)。為了明確甲、乙雙方的權利和義務,保證安全文明施工,確保工程質(zhì) 量,按期完成施工任務,遵循平等、自愿、公平和誠實信用的原則。結合本工程 實際,經(jīng)雙方協(xié)商就本工程施工有關事項達成一致協(xié)議,簽訂本協(xié)議。 一、工程名稱:健康苑 6#、7#、10#、12#樓 二、工程地點:六安市人民醫(yī)院東側 三、承包范圍和工作內(nèi)容: 1、承包范圍:本工程的施工圖紙及施工聯(lián)系單范圍。 2、工作內(nèi)容:根據(jù)項目部或圖紙要求施工,公共部位、樓梯斜板下、墻壁 面、頂板、部份均為乳膠漆,滴水線用黑色油漆描刷。所有內(nèi)墻頂棚及墻面批灰 (廚、衛(wèi)間墻面不批灰),本工程的所有批抹灰全部工作內(nèi)容,及驗收前的衛(wèi)生 清理達到驗收要求。內(nèi)墻活動腳手架及工具自行保管,丟失自己負責。 四、承包方式、單價及付款、結算方式 1、
格式:pdf
大?。?span id="tfd59f3" class="single-tag-height">27KB
頁數(shù): 8頁
評分: 4.8
HART是高速可尋址遠程傳感器數(shù)據(jù)通路。本文介紹HART MODEM HT2012和溫/濕度數(shù)字傳感器SHT11/15的結構特性,研究了HART溫/濕度數(shù)字傳感變送器的系統(tǒng)構成,設計了AT89C51與HT2012和SHT11/15的硬件接口和HT2012與傳輸介質(zhì)的接口,給出了系統(tǒng)軟件以及數(shù)據(jù)通信的程序設計。由HT2012與單片機AT80C51和SHT11/15組成的溫/濕度數(shù)字傳感變送器,實現(xiàn)了遠程點對點溫/濕度數(shù)字的采集和傳輸,可應用于遙測遙控領域。
首先說明:HT總線技術是AMD的,而intel的總線技術只有FSB和QPI~而intel的FSB技術開始朝QPI技術過渡~
HyperTransport技術從規(guī)格上講已經(jīng)用HT1.0、HT2.0、HT3.0、HT3.1
HyperTransport是AMD為K8平臺專門設計的高速串行總線。它的發(fā)展歷史可回溯到1999年,原名為“LDT總線”(Lightning Data Transport,閃電數(shù)據(jù)傳輸)。2001年7月,這項技術正式推出,AMD同時將它更名為HyperTransport。隨后,Broadcom、Cisco、Sun、NVIDIA、ALi、ATI、Apple、Transmeta等許多企業(yè)均決定采用這項新型總線技術,而AMD也借此組建HyperTransport開放聯(lián)盟,從而將HyperTransport推向產(chǎn)業(yè)界。
在基礎原理上,HyperTransport與PCI Express非常相似,都是采用點對點的單雙工傳輸線路,引入抗干擾能力強的LVDS信號技術,命令信號、地址信號和數(shù)據(jù)信號共享一個數(shù)據(jù)路徑,支持DDR雙沿觸發(fā)技術等等,但兩者在用途上截然不同—PCI Express作為計算機的系統(tǒng)總線,而HyperTransport則被設計為兩枚芯片間的連接,連接對象可以是處理器與處理器、處理器與芯片組、芯片組的南北橋、路由器控制芯片等等,屬于計算機系統(tǒng)的內(nèi)部總線范疇。
第一代HyperTransport的工作頻率在200MHz—800MHz范圍,并允許以100MHz為幅度作步進調(diào)節(jié)。因采用DDR技術,HyperTransport的實際數(shù)據(jù)激發(fā)頻率為400MHz—1.6GHz,最基本的2bit模式可提供100MB/s—400MB/s的傳輸帶寬。不過,HyperTransport可支持2、4、8、16和32bit等五種通道模式,在400MHz下,雙向4bit模式的總線帶寬為0.8GB/sec,雙向8bit模式的總線帶寬為1.6GB/sec;800MHz下,雙向8bit模式的總線帶寬為3.2GB/sec,雙向16bit模式的總線帶寬為6.4GB/sec,雙向32bit模式的總線帶寬為12.8GB/sec,遠遠高于當時任何一種總線技術。
2004年2月,HyperTransport技術聯(lián)盟(Hyper Transport Technology Consortium)又正式發(fā)布了HyperTransport 2.0規(guī)格,由于采用了Dual-data技術,使頻率成功提升到了1.0GHz、1.2GHz和1.4GHz,雙向16bit模式的總線帶寬提升到了8.0GB/sec、9.6GB/sec和11.2GB/sec。Intel 915G架構前端總線在6.4GB/sec。
k8架構的處理器(Athlon x2 5000 等)均支持1Ghz Hyper-Transport總線,K8芯片組也對雙工16Bit的1GHz Hyper-Transport提供了支持,令處理器與北橋芯片的傳輸率達到8GB/s
2007年11月19日,AMD正式發(fā)布了HyperTransport 3.0總線規(guī)范,提供了1.8GHz、2.0GHz、2.4GHz、2.6GHz幾種頻率,最高可以支持32通道。32位通道下,單向帶寬最高可支持20.8GB/s的傳輸效率??紤]到其DDR的特性,其總線的傳輸效率可以達到史無前例的41.6GB/s。
HT 3.0的總線還支持另一項名為“Un-Ganging”的新特性,該技術可允許超傳輸總線系統(tǒng)在操作過程中對運行模式作動態(tài)調(diào)整。這項特性可以讓那些搭載SMT同步多線程技術的服務器系統(tǒng)明顯受益,包括RX780、RD780以及RD790在內(nèi)的AMD芯片組全都支持該特性。
超傳輸技術聯(lián)盟(HTC)在2008年8月19日發(fā)布了新版HyperTransport 3.1規(guī)范和HTX3規(guī)范,將這種點對點、低延遲總線技術的速度提升到了3.2GHz。
HT 3.0的速度最高只有2.6GHz,比如AMD的旗艦四核心處理器Phenom X4 9950 BE就是這一速度。在提速至3.2GHz后,再結合雙倍數(shù)據(jù)率(DDR),HT 3.1可提供最高每位6.4GHz(3.2GHz X 2 因為DDR以2倍速傳輸)的數(shù)據(jù)傳輸率,64-bit帶寬可達51.2GB/s(6.4GHz X 64bit/8)。
實際上,HT 3.1規(guī)范一共定義了三種速度,分別是2.8GHz、3.0GHz和3.2GHz,累計帶寬提升23%,同時在核心架構、電源管理與通信協(xié)議方面與之前版本保持一致。
超傳輸技術聯(lián)盟由AMD組建,并獲得了業(yè)界多家巨頭的支持,諸如IBM、Sun、NVIDIA、微軟、蘋果、戴爾、惠普、思科、富士通、夏普、聯(lián)想、博通、瑞薩科技等等。還不清楚HT 3.1何時會投入使用,有可能會在AMD的45nm Phenom中實現(xiàn)。
系統(tǒng)總線常用總線
----ISA(industrial standard architecture)總線標準是IBM 公司1984年為推出PC/AT機而建立的系統(tǒng)總線標準,所以也叫AT總線。它是對XT總線的擴展,以適應8/16位數(shù)據(jù)總線要求。它在80286至80486時代應用非常廣泛,以至于奔騰機中還保留有ISA總線插槽。ISA總線有98只引腳。
----EISA總線是1988年由Compaq等9家公司聯(lián)合推出的總線標準。它是在ISA總線的基礎上使用雙層插座,在原來ISA總線的98條信號線上又增加了98條信號線,也就是在兩條ISA信號線之間添加一條EISA信號線。在實用中,EISA總線完全兼容ISA總線信號。
----VESA( video electronics standard association)總線是 1992年由60家附件卡制造商聯(lián)合推出的一種局部總線,簡稱為VL(VESA local bus)總線。它的推出為微機系統(tǒng)總線體系結構的革新奠定了基礎。該總線系統(tǒng)考慮到CPU與主存和Cache 的直接相連,通常把這部分總線稱為CPU總線或主總線,其他設備通過VL總線與CPU總線相連,所以VL總線被稱為局部總線。它定義了32位數(shù)據(jù)線,且可通過擴展槽擴展到64 位,使用33MHz時鐘頻率,最大傳輸率達132MB/s,可與CPU同步工作。是一種高速、高效的局部總線,可支持386SX、386DX、486SX、486DX及奔騰微處理器。
----PCI(peripheral component interconnect)總線是當前最流行的總線之一,它是由Intel公司推出的一種局部總線。它定義了32位數(shù)據(jù)總線,且可擴展為64位。PCI總線主板插槽的體積比原ISA總線插槽還小,其功能比VESA、ISA有極大的改善,支持突發(fā)讀寫操作,最大傳輸速率可達132MB/s,可同時支持多組外圍設備。 PCI局部總線不能兼容現(xiàn)有的ISA、EISA、MCA(micro channel architecture)總線,但它不受制于處理器,是基于奔騰等新一代微處理器而發(fā)展的總線。
----以上所列舉的幾種系統(tǒng)總線一般都用于商用PC機中,在計算機系統(tǒng)總線中,還有另一大類為適應工業(yè)現(xiàn)場環(huán)境而設計的系統(tǒng)總線,比如STD總線、VME總線、PC/104總線等。這里僅介紹當前工業(yè)計算機的熱門總線之一--Compact PCI。
----Compact PCI的意思是"堅實的PCI",是當今第一個采用無源總線底板結構的PCI系統(tǒng),是PCI總線的電氣和軟件標準加歐式卡的工業(yè)組裝標準,是當今最新的一種工業(yè)計算機標準。 Compact PCI是在原來PCI總線基礎上改造而來,它利用PCI的優(yōu)點,提供滿足工業(yè)環(huán)境應用要求的高性能核心系統(tǒng),同時還考慮充分利用傳統(tǒng)的總線產(chǎn)品,如ISA、STD、VME或PC/104來擴充系統(tǒng)的I/O和其他功能。
----6.PCI-E總線
----PCI Express采用的也是業(yè)內(nèi)流行這種點對點串行連接,比起PCI以及更早期的計算機總線的共享并行架構,每個設備都有自己的專用連接,不需要向整個總線請求帶寬,而且可以把數(shù)據(jù)傳輸率提高到一個很高的頻率,達到PCI所不能提供的高帶寬。相對于傳統(tǒng)PCI總線在單一時間周期內(nèi)只能實現(xiàn)單向傳輸,PCI Express的雙單工連接能提供更高的傳輸速率和質(zhì)量,它們之間的差異跟半雙工和全雙工類似。
系統(tǒng)總線上傳送的信息包括數(shù)據(jù)信息、地址信息、控制信息,因此,系統(tǒng)總線包含有三種不同功能的總線,即數(shù)據(jù)總線DB(Data Bus)、地址總線AB(Address Bus)和控制總線CB(Control Bus)。
數(shù)據(jù)總線DB用于傳送數(shù)據(jù)信息。數(shù)據(jù)總線是雙向三態(tài)形式(雙向是指可以兩個方向傳輸,可以A->B也可以A<-B;三態(tài)指 0,1和第三態(tài)(tri-state)。tri-state既不是一也不是零,三態(tài)門的閉合無輸出高阻狀態(tài)。)的總線,即他既可以把CPU的數(shù)據(jù)傳送到存儲器或I/O接口等其它部件,也可以將其它部件的數(shù)據(jù)傳送到CPU。數(shù)據(jù)總線的位數(shù)是微型計算機的一個重要指標,通常與微處理的字長相一致。例如Intel 8086微處理器字長16位,其數(shù)據(jù)總線寬度也是16位。需要指出的是,數(shù)據(jù)的含義是廣義的,它可以是真正的數(shù)據(jù),也可以指令代碼或狀態(tài)信息,有時甚至是一個控制信息,因此,在實際工作中,數(shù)據(jù)總線上傳送的并不一定僅僅是真正意義上的數(shù)據(jù)。
地址總線AB是專門用來傳送地址的,由于地址只能從CPU傳向外部存儲器或I/O端口,所以地址總線總是單向三態(tài)的,這與數(shù)據(jù)總線不同。地址總線的位數(shù)決定了CPU可直接尋址的內(nèi)存空間大小,比如8位微機的地址總線為16位,則其最大可尋址空間為2^16=64KB,16位微型機的地址總線為20位,其可尋址空間為2^20=1MB。一般來說,若地址總線為n位,則可尋址空間為2^n(2的n次方)個地址空間(存儲單元)。 舉例來說:一個16位元寬度的位址總線(通常在1970年和1980年早期的8位元處理器中使用)可以尋址的內(nèi)存空間為 2 的 16 次方=65536=64 KB的地址,而一個 32位元 位址總線(通常在像現(xiàn)今 2004年 的 PC 處理器中) 可以尋址的內(nèi)存空間為4,294,967,296=4GB(前提:數(shù)據(jù)總線的寬度是8位)的位址。
注釋:位元=bit。
上面提到的2^n=X=YGB中的B其實是bit,這個結果其實是乘以可尋址的位元8bit之后得到的。
控制總線CB用來傳送控制信號和時序信號??刂菩盘栔校械氖俏⑻幚砥魉屯鎯ζ骱虸/O接口電路的,如讀/寫信號,片選信號、中斷響應信號等;也有是其它部件反饋給CPU的,比如:中斷申請信號、復位信號、總線請求信號、限備就緒信號等。因此,控制總線的傳送方向由具體控制信號而定,一般是雙向的,控制總線的位數(shù)要根據(jù)系統(tǒng)的實際控制需要而定。實際上控制總線的具體情況主要取決于CPU。