以三位二進制異步加法計數(shù)器為例,如圖8.4.1所示。該電路由3個上升沿觸發(fā)的D觸發(fā)器組成,具有以下特點:每個D觸發(fā)器輸入端接該觸發(fā)器Q 端信號,因而Q n+1=Q n,即各D觸發(fā)器均處于計數(shù)狀態(tài);計數(shù)脈沖加到最低位觸發(fā)器的C端,每個觸發(fā)器的Q 端信號接到相鄰高位的C端。
假設各觸發(fā)器均處于0態(tài),根據(jù)電路結構特點以及D觸發(fā)器工作特性,不難得到其狀態(tài)圖和時序圖,它們分別如圖8.4.2和圖8.4.3所示。其中虛線是考慮觸發(fā)器的傳輸延遲時間tpd后的波形。
由狀態(tài)圖可以清楚地看到,從初始狀態(tài)000(由清零脈沖所置)開始,每輸入一個計數(shù)脈沖,計數(shù)器的狀態(tài)按二進制遞增(加1),輸入第8個計數(shù)脈沖后,計數(shù)器又回到000狀態(tài)。因此它是23進制加計數(shù)器,也稱模八(M=8)加計數(shù)器。
從時序圖可以清楚地看到Q0,Q1,Q2的周期分別是計數(shù)脈沖(CP)周期的2倍,4倍、8倍,也就是說Q0,Q1,Q2,分別對CP波形進行了二分頻,四分頻,八分頻,因而計數(shù)器也可作為分頻器。
需要說明的是,由圖8.4.3中的虛線波形可知,在考慮各觸發(fā)器的傳輸延遲時間tpd時,對于一個n 位的二進制異步計數(shù)器來說,從一個計數(shù)脈沖(設為上升沿起作用)到來,到n 個觸發(fā)器都翻轉穩(wěn)定,需要經(jīng)歷的最長時間是ntpd ,為保證計數(shù)器的狀態(tài)能正確反應計數(shù)脈沖的個數(shù),下一個計數(shù)脈沖(上升沿)必須在ntpd 后到來,因此計數(shù)脈沖的最小周期Tmin=ntpd 。
同步計數(shù)器中,各觸發(fā)器的翻轉與時鐘脈沖同步。
同步計數(shù)器的工作速度較快,工作頻率也較高。
為了提高計數(shù)速度,可采用同步計數(shù)器,其特點是,計數(shù)脈沖同時接于各位觸發(fā)器的時鐘脈沖輸入端,當計數(shù)脈沖到來時,各觸發(fā)器同時被觸發(fā),應該翻轉的觸發(fā)器是同時翻轉的,沒有各級延遲時間的積累問題。同步計數(shù)器也可稱為并行計數(shù)器。
1.同步二進制加法計數(shù)器
(1)設計思想:
① 所有觸發(fā)器的時鐘控制端均由計數(shù)脈沖CP輸入,CP的每一個觸發(fā)沿都會使所有的觸發(fā)器狀態(tài)更新。
② 應控制觸發(fā)器的輸入端,可將觸發(fā)器接成T觸發(fā)器。
當?shù)臀徊幌蚋呶贿M位時,令高位觸發(fā)器的T=0,觸發(fā)器狀態(tài)保持不變;
當?shù)臀幌蚋呶贿M位時,令高位觸發(fā)器的T=1,觸發(fā)器翻轉,計數(shù)加1。
(2)當?shù)臀蝗?時再加1,則低位向高位進位。
1+1=1
11+1=100
111+1=1000
1111+1=10000
圖8.4.5是用JK觸發(fā)器(但已令J=K)組成的4位二進制(M=16)同步加計數(shù)器。
由圖可見,各位觸發(fā)器的時鐘脈沖輸入端接同一計數(shù)脈沖CP ,各觸發(fā)器的驅動方程分別為J0=K0=1,J1=K1=Q0、J2=K2=Q0Q1、 J3=K3=Q0Q1Q2 。
根據(jù)同步時序電路的分析方法,可得到該電路的狀態(tài)表,如表8.4.1所示。設從初態(tài)0000開始,因為J0=K0=1,所以每輸入一個計數(shù)脈沖CP,最低位觸發(fā)器FF0就翻轉一次,其他位的觸發(fā)器FFi僅在 Ji=Ki=Qi-1Qi-2……Q0=1的條件下,在CP 下降沿到來時才翻轉。
圖8.4.6是圖8.4.5電路的時序圖,其中虛線是考慮觸發(fā)器的傳輸延遲時間tpd 后的波形。由此圖可知,在同步計數(shù)器中,由于計數(shù)脈沖CP 同時作用于各個觸發(fā)器,所有觸發(fā)器的翻轉是同時進行的,都比計數(shù)脈沖CP 的作用時間滯后一個tpd ,因此其工作速度一般要比異步計數(shù)器高。
應當指出的是,同步計數(shù)器的電路結構較異步計數(shù)器復雜,需要增加一些輸入控制電路,因而其工作速度也要受這些控制電路的傳輸延遲時間的限制。
2.同步二進制減法計數(shù)器
(1)設計思想:
① 所有觸發(fā)器的時鐘控制端均由計數(shù)脈沖CP輸入,CP的每一個觸發(fā)沿都會使所有的觸發(fā)器狀態(tài)更新。
② 應控制觸發(fā)器的輸入端,可將觸發(fā)器接成T觸發(fā)器。
當?shù)臀徊幌蚋呶唤栉粫r,令高位觸發(fā)器的T=0,觸發(fā)器狀態(tài)保持不變;
當?shù)臀幌蚋呶唤栉粫r,令高位觸發(fā)器的T=1,觸發(fā)器翻轉,計數(shù)減1。
(2)觸發(fā)器的翻轉條件是:當?shù)臀挥|發(fā)器的Q端全1時再減1,則低位向高位借位。
10-1=1
100-1=11
1000-1=111
10000-1=1111
3.同步二進制可逆計數(shù)器
將加法和減法計數(shù)器綜合起來,由控制門進行轉換,可得到可逆計數(shù)器。
S為加/減控制端
S=1時,加法計數(shù)
S=0時,減法計數(shù)
實際應用中,有時要求一個計數(shù)器即能作加計數(shù)又能作減計數(shù)。同時兼有加和減兩種計數(shù)功能的計數(shù)器稱為可逆計數(shù)器。
4位二進制同步可逆計數(shù)器如圖8.4.7所示,它是在前面介紹的4位二進制同步加和減計數(shù)器的基礎上,增加一控制電路構成的。由圖可知,各觸發(fā)器的驅動方程分別為
當加/減控制信號X=1時,F(xiàn)F1-FF3中的各J、K 端分別與低位各觸發(fā)器的Q 端接通,進行加計數(shù);當X=0時,各J、K 端分別與低位各觸發(fā)器的Q 端接通,進行減計數(shù),實現(xiàn)了可逆計數(shù)器的功能。
異步計數(shù)器的計數(shù)脈沖沒有加到所有觸發(fā)器的CP端。當計數(shù)脈沖到來時,各觸發(fā)器的翻轉時刻不同。分析時,要特別注意各觸發(fā)器翻轉所對應的有效時鐘條件。異步二進制計數(shù)器是計數(shù)器中最基本最簡單的電路,它一般由接成計數(shù)型的觸發(fā)器連接而成,計數(shù)脈沖加到最低位觸發(fā)器的CP端,低位觸發(fā)器的輸出Q作為相鄰高位觸發(fā)器的時鐘脈沖。
1.異步二進制加法計數(shù)器
必須滿足二進制加法原則:逢二進一(1+1=10,即Q由1→0時有進位。)
組成二進制加法計數(shù)器時,各觸發(fā)器應當滿足:
① 每輸入一個計數(shù)脈沖,觸發(fā)器應當翻轉一次(即用T′觸發(fā)器);
② 當?shù)臀挥|發(fā)器由1變?yōu)?時,應輸出一個進位信號加到相鄰高位觸發(fā)器的計數(shù)輸入端。
2.異步二進制減法計數(shù)器
必須滿足二進制數(shù)的減法運算規(guī)則:0-1不夠減,應向相鄰高位借位,即10-1=1。
組成二進制減法計數(shù)器時,各觸發(fā)器應當滿足:
① 每輸入一個計數(shù)脈沖,觸發(fā)器應當翻轉一次(即用T′觸發(fā)器);
② 當?shù)臀挥|發(fā)器由0變?yōu)?時,應輸出一個借位信號加到相鄰高位觸發(fā)器的計數(shù)輸入端。
圖中顯示的是3位二進制異步減計數(shù)器的邏輯圖和狀態(tài)圖。從初態(tài)000開始,在第一個計數(shù)脈沖作用后,觸發(fā)器FF0由0翻轉為1(Q0的借位信號),此上升沿使FF1也由0翻轉為1(Q1的借位信號),這個上升沿又使FF2 由0翻轉為1,即計數(shù)器由000變成了111狀態(tài)。在這一過程中,Q0向Q1進行了借位,Q1向Q2進行了借位。此后,每輸入1個計數(shù)脈沖,計數(shù)器的狀態(tài)按二進制遞減(減1)。輸入第8個計數(shù)脈沖后,計數(shù)器又回到000狀態(tài),完成一次循環(huán)。因此,該計數(shù)器是23進制(模8)異步減計數(shù)器,它同樣具有分頻作用。
綜上所述,可對二進制異步計數(shù)器歸納出以下兩點:
(1)n位二進制異步計數(shù)器由n個處于計數(shù)工作狀態(tài)(對于D 觸發(fā)器,使Di=Qin;對于JK 觸發(fā)器,使Ji=Ki=1) 的觸發(fā)器組成。各觸發(fā)器之間的連接方式由加、減計數(shù)方式及觸發(fā)器的觸發(fā)方式?jīng)Q定。對于加計數(shù)器,若用上升沿觸發(fā)的觸發(fā)器組成,則應將低位觸發(fā)器的Q 端與相鄰高一位觸發(fā)器的時鐘脈沖輸入端相連(即進位信號應從觸發(fā)器的Q 端引出);若用下降沿觸發(fā)的觸發(fā)器組成,則應將低位觸發(fā)器的Q 端與相鄰高一位觸發(fā)器的時鐘脈沖輸入端連接。對于減計數(shù)器,各觸發(fā)器的連接方式則相反。
(2)在二進制異步計數(shù)器中,高位觸發(fā)器的狀態(tài)翻轉必須在低一位觸發(fā)器產(chǎn)生進位信號(加計數(shù))或借位信號(減計數(shù))之后才能實現(xiàn)。故又稱這種類型的計數(shù)器為串行計數(shù)器。也正因為如此,異步計數(shù)器的工作速度較低。
有電路嗎?
二進制碼譯碼器特點:二進制碼譯碼器也稱最小項譯碼器,N中取一譯碼器,最小項譯碼器一般是將二進制碼譯為十進制碼。簡介:二進制譯碼器是一種由編碼的輸入信號觸發(fā)后選擇一條輸出線信號有效的器件。通常情況下,輸...
其實定時器和計數(shù)器的原理都是一樣的,都是“數(shù)”脈沖,有些人強行的認為,定時器是定時的,計數(shù)器是計數(shù)的,那就不對了。一般來說,定時器使用的是內(nèi)部時鐘(有時候也是用外部基準時鐘,但情況比較少),因為時鐘穩(wěn)...
計數(shù)器:用以統(tǒng)計輸入時鐘脈沖CP個數(shù)的電路。
計數(shù)器的分類:
1.按計數(shù)進制分
二進制計數(shù)器:按二進制數(shù)運算規(guī)律進行計數(shù)的電路稱作二進制計數(shù)器。
十進制計數(shù)器:按十進制數(shù)運算規(guī)律進行計數(shù)的電路稱作十進制計數(shù)器。
任意進制計數(shù)器:二進制計數(shù)器和十進制計數(shù)器之外的其它進制計數(shù)器統(tǒng)稱為任意進制計數(shù)器。
二進制計數(shù)器是結構最簡單的計數(shù)器,但應用很廣。
2.按數(shù)字的變化規(guī)律
加法計數(shù)器:隨著計數(shù)脈沖的輸入作遞增計數(shù)的電路稱作加法計數(shù)器。
減法計數(shù)器:隨著計數(shù)脈沖的輸入作遞減計數(shù)的電路稱作減法計數(shù)器。
加/減計數(shù)器:在加/減控制信號作用下,可遞增計數(shù),也可遞減計數(shù)的電路,稱作加/減計數(shù)器,又稱可逆計數(shù)器。
也有特殊情況,不作加/減,其狀態(tài)可在外觸發(fā)控制下循環(huán)進行特殊跳轉,狀態(tài)轉換圖中構成封閉的計數(shù)環(huán)。
3.按計數(shù)器中觸發(fā)器翻轉是否同步分
異步計數(shù)器:計數(shù)脈沖只加到部分觸發(fā)器的時鐘脈沖輸入端上,而其它觸發(fā)器的觸發(fā)信號則由電路內(nèi)部提供,應翻轉的觸發(fā)器狀態(tài)更新有先有后的計數(shù)器,稱作異步計數(shù)器。
同步計數(shù)器:計數(shù)脈沖同時加到所有觸發(fā)器的時鐘信號輸入端,使應翻轉的觸發(fā)器同時翻轉的計數(shù)器,稱作同步計數(shù)器。
格式:pdf
大?。?span id="lqmm8q5" class="single-tag-height">657KB
頁數(shù): 5頁
評分: 4.6
介紹一種中心頻率在f_0=6GHz的二進制四等分平面微波功率分配器的設計理論、軟件仿真與工藝制作等方面的內(nèi)容,電路性能實測值同軟件驗證的結果一致。該種功率分配器結構形式簡單、性能良好,常用于微波電路中的功率分配與合成方面。
格式:pdf
大?。?span id="5h3n8ou" class="single-tag-height">657KB
頁數(shù): 1頁
評分: 4.8
電梯五方對講二進制撥碼表 序號 編碼 撥號 1 1 10000000 2 10 01000000 3 11 11000000 4 100 00100000 5 101 10100000 6 110 01100000 7 111 11100000 8 1000 00010000 9 1001 10010000 10 1010 01010000 11 1011 11010000 12 1100 00110000 13 1101 10110000 14 1110 01110000 15 1111 11110000 16 10000 00001000 17 10001 10001000 18 10010 01001000 19 10011 11001000 20 10100 00101000 21 10101 10101000 22 10110 01101
用karnaugh化簡也是限制在位數(shù)比較少的情況。
所以我們需要的是一種通用的計數(shù)方式,最笨辦法就是設計一個二進制計數(shù)器binary counter,通過它來計數(shù),然后利用binary -gray的編碼就可以得到對應的格雷碼計數(shù)器,在如今fpga資源那么充裕的情況下,我們學習這樣完全可以了,相信二進制計數(shù)器大家都會設計,那么接下來的編碼器也不是問題,這樣就解決了。
當然這不是一個好的方法,希望高人們說說自己的思路。
學習嘛,一起進步。
第1章 Proteus快速入門 1
1.1 Proteus整體功能預覽 1
1.1.1 集成化的電路虛擬仿真軟件—— Proteus 1
1.1.2 Proteus VSM仿真與分析 3
1.1.3 Proteus ARES的應用預覽功能 8
1.2 Proteus跟我做 8
1.2.1 Proteus軟件的安裝與運行 8
1.2.2 一階動態(tài)電路的設計與仿真 9
1.2.3 異步四位二進制計數(shù)器的設計及仿真 19
1.2.4 89C51與8255接口電路的調(diào)試及仿真 25
第2章 Proteus ISIS的原理圖設計 27
2.1 Proteus ISIS編輯環(huán)境 28
2.1.1 Proteus ISIS編輯環(huán)境簡介 28
2.1.2 進入Proteus ISIS編輯環(huán)境 33
2.2 Proteus ISIS的編輯環(huán)境設置 35
2.2.1 選擇模板 35
2.2.2 選擇圖紙 38
2.2.3 設置文本編輯器 38
2.2.4 設置格點 38
2.3 Proteus ISIS的系統(tǒng)參數(shù)設置 39
2.3.1 設置BOM 39
2.3.2 設置系統(tǒng)運行環(huán)境 40
2.3.3 設置路徑 41
2.3.4 設置鍵盤快捷方式 42
2.3.5 設置Animation選項 43
2.3.6 設置仿真器選項 44
2.4 一般電路原理圖設計 44
2.4.1 電路原理圖的設計流程 44
2.4.2 電路原理圖的設計方法和步驟 45
2.5 Proteus電路繪圖工具的使用 50
2.6 Proteus ISIS的庫元件認識 60
2.6.1 庫元件的分類 61
2.6.2 各子類介紹 62
第3章 Proteus的虛擬仿真工具 71
3.1 激勵源 71
3.1.1 直流信號發(fā)生器 72
3.1.2 正弦波信號發(fā)生器 73
3.1.3 脈沖發(fā)生器 75
3.1.4 指數(shù)脈沖發(fā)生器 77
3.1.5 單頻率調(diào)頻波發(fā)生器 79
3.1.6 分段線性激勵源 80
3.1.7 FILE信號發(fā)生器 82
3.1.8 音頻信號發(fā)生器 83
3.1.9 數(shù)字單穩(wěn)態(tài)邏輯電平發(fā)生器 85
3.1.10 數(shù)字單邊沿信號發(fā)生器 86
3.1.11 單周期數(shù)字脈沖發(fā)生器 87
3.1.12 數(shù)字時鐘信號發(fā)生器 88
3.1.13 數(shù)字模式信號發(fā)生器 89
3.2 虛擬儀器 91
3.2.1 示波器 91
3.2.2 邏輯分析儀 93
3.2.3 計數(shù)器/定時器 95
3.2.4 虛擬終端 97
3.2.5 SPI調(diào)試器 98
3.2.6 I2C調(diào)試器 100
3.2.7 信號發(fā)生器 102
3.2.8 模式發(fā)生器 103
3.2.9 電壓表和電流表 106
3.3 圖表仿真 107
第4章 電子技術綜合設計 113
4.1 直流可調(diào)穩(wěn)壓電源的設計 113
4.2 四路彩燈 118
4.2.1 核心器件74LS194簡介 118
4.2.2 題目分析與設計 120
4.2.3 仿真 122
4.2.4 擴展電路 123
4.3 八路搶答器 124
4.3.1 核心器件74LS148簡介 125
4.3.2 題目分析與設計 126
4.4 數(shù)字鐘 128
4.4.1 核心器件74LS90簡介 129
4.4.2 分步設計與仿真 130
4.5 音樂教室控制臺 137
4.5.1 核心器件74LS190簡介 137
4.5.2 題目分析與設計 137
第5章 MCS-51單片機接口基礎 145
5.1 匯編源程序的建立與編譯 145
5.1.1 Proteus中的源程序設計與編譯 145
5.1.2 Keil μVision中的源程序設計與編譯 148
5.2 Proteus與單片機電路的交互式仿真與調(diào)試 156
5.2.1 加載目標代碼 156
5.2.2 單片機系統(tǒng)的Proteus交互仿真 157
5.2.3 調(diào)試菜單與調(diào)試窗口 157
5.2.4 觀察窗口 159
5.3 應用I/O口輸入/輸出 161
5.3.1 Proteus電路設計 161
5.3.2 源程序設計 162
5.3.3 Proteus調(diào)試與仿真 163
5.3.4 總結與提示 164
5.4 4×4矩陣式鍵盤識別技術 164
5.4.1 Proteus電路設計 164
5.4.2 源程序設計 165
5.4.3 Proteus調(diào)試與仿真 167
5.4.4 總結與提示 167
5.5 動態(tài)掃描顯示 167
5.5.1 Proteus電路設計 167
5.5.2 源程序設計 168
5.5.3 Proteus調(diào)試與仿真 170
5.5.4 總結與提示 170
5.6 8×8點陣LED顯示 170
5.6.1 Proteus電路設計 170
5.6.2 源程序設計 172
5.6.3 Proteus設計與仿真 173
5.6.4 總結與提示 174
5.7 I/O口的擴展 174
5.7.1 Proteus電路設計 174
5.7.2 源程序設計 175
5.7.3 Proteus調(diào)試與仿真 176
5.7.4 總結與提示 177
5.8 定時器/計數(shù)器實驗 177
5.8.1 Proteus電路設計 177
5.8.2 源程序設計 178
5.8.3 Proteus設計與仿真 179
5.8.4 總結與提示 179
5.9 外部數(shù)據(jù)存儲器擴展 179
5.9.1 Proteus電路設計 179
5.9.2 源程序設計 180
5.9.3 Proteus調(diào)試與仿真 181
5.9.4 總結與提示 181
5.10 外部中斷實驗 182
5.10.1 Proteus電路設計 183
5.10.2 源程序設計 184
5.10.3 Proteus調(diào)試與仿真 185
5.10.4 總結與提示 185
5.11 單片機與PC機間的串行通信 185
5.11.1 Proteus電路設計 186
5.11.2 源程序設計 188
5.11.3 Proteus調(diào)試與仿真 189
5.11.4 總結與提示 190
5.12 單片機與步進電機的接口技術 191
5.12.1 Proteus電路設計 191
5.12.2 源程序設計 192
5.12.3 Proteus調(diào)試與仿真 193
5.12.4 總結與提示 193
5.13 單片機與直流電動機的接口技術 194
5.13.1 Proteus電路設計 194
5.13.2 源程序設計 195
5.13.3 Proteus調(diào)試與仿真 196
5.13.4 總結與提示 197
5.14 基于DAC0832數(shù)模轉換器的數(shù)控電源 197
5.14.1 Proteus電路設計 197
5.14.2 源程序設計 198
5.14.3 Proteus調(diào)試與仿真 199
5.14.4 總結與提示 200
5.15 基于ADC0808模數(shù)轉換器的數(shù)字電壓表 200
5.15.1 Proteus電路設計 200
5.15.2 源程序設計 201
5.15.3 Proteus調(diào)試與仿真 205
5.15.4 總結與提示 206
第6章 AT89C51單片機綜合設計 207
6.1 單片機間的多機通信 207
6.1.1 Proteus電路設計 207
6.1.2 源程序設計 209
6.1.3 Proteus調(diào)試與仿真 212
6.1.4 總結與提示 213
6.2 I2C總線應用技術 213
6.2.1 Proteus電路設計 214
6.2.2 源程序設計 215
6.2.3 Proteus調(diào)試與仿真 219
6.2.4 用I2C調(diào)試器監(jiān)視I2C總線 219
6.2.5 總結與提示 220
6.3 基于單片機控制的電子萬年歷 220
6.3.1 設計任務及要求 220
6.3.2 設計背景 221
6.3.3 電路設計 221
6.3.4 系統(tǒng)硬件實現(xiàn) 229
6.3.5 系統(tǒng)軟件實現(xiàn) 231
6.4 基于DS18B20的水溫控制系統(tǒng) 237
6.4.1 Proteus電路設計 238
6.4.2 源程序清單 239
6.4.3 Proteus調(diào)試與仿真 244
6.5 基于單片機的24×24點陣LED漢字顯示 244
6.5.1 設計任務及要求 244
6.5.2 設計背景簡介 245
6.5.3 電路設計 245
6.5.4 系統(tǒng)硬件實現(xiàn) 246
6.5.5 系統(tǒng)軟件實現(xiàn) 249
6.5.6 系統(tǒng)仿真 253
第7章 其他類型單片機系統(tǒng)的Proteus設計與仿真 255
7.1 PIC單片機與字符液晶顯示器的接口 255
7.1.1 Proteus電路設計 255
7.1.2 源程序清單 257
7.1.3 Proteus調(diào)試與仿真 260
7.2 PIC單片機間的串口通信 261
7.2.1 Proteus電路設計 261
7.2.2 源程序清單 262
7.2.3 Proteus調(diào)試與仿真 265
7.3 AVR單片機AD轉換 266
7.3.1 Proteus電路設計 266
7.3.2 源程序清單 268
7.3.3 Proteus調(diào)試與仿真 270
7.4 基于AVR單片機的直流電機控制電路 271
7.4.1 Proteus電路設計 271
7.4.2 源程序清單 273
7.4.3 Proteus調(diào)試與仿真 279
7.5 ARM入門介紹 280
7.5.1 Proteus電路設計 281
7.5.2 源程序清單 282
7.5.3 Proteus調(diào)試與仿真 284
第8章 Proteus ISIS的元件制作和層次原理圖設計 287
8.1 原理圖元件制作 287
8.2 元件的編輯 292
8.3 利用其他人制作的元件 296
8.4 層次原理圖設計 298
8.5 模塊元器件的設計 303
8.6 網(wǎng)絡表文件的生成 310
8.6.1 網(wǎng)絡的相關概念 310
8.6.2 網(wǎng)絡表的生成 315
8.7 電氣規(guī)則檢查 316
8.8 元件報表 316
第9章 Proteus ARES的PCB設計 319
9.1 Proteus ARES編輯環(huán)境 319
9.1.1 Proteus ARES工具箱圖標按鈕 320
9.1.2 Proteus ARES菜單欄 321
9.2 印制電路板(PCB)設計流程 322
9.3 為元件指定封裝 323
9.4 元件封裝的創(chuàng)建 324
9.4.1 放置焊盤 325
9.4.2 分配引腳編號 327
9.4.3 添加元件邊框 327
9.4.4 元件封裝保存 328
9.5 網(wǎng)絡表的導入 329
9.6 系統(tǒng)參數(shù)設置 331
9.6.1 設置電路板的工作層 331
9.6.2 環(huán)境設置 333
9.6.3 柵格設置 333
9.6.4 路徑設置 334
9.7 編輯界面設置 334
9.8 布局與調(diào)整 335
9.8.1 自動布局 336
9.8.2 手工布局 337
9.8.3 調(diào)整元件標注 339
9.9 設計規(guī)則的設置 340
9.9.1 設置設計規(guī)則 340
9.9.2 設置默認設計規(guī)則 341
9.10 布線 342
9.10.1 手工布線 342
9.10.2 自動布線 344
9.10.3 自動整理 345
9.11 設計規(guī)則檢測 347
9.12 后期處理及輸出 348
9.12.1 PCB敷銅 348
9.12.2 PCB的三維顯示 349
9.12.3 PCB的輸出 350
9.13 多層PCB電路板的設計 351
參考文獻 3552100433B
第1章 數(shù)字電子技術實驗
1.1 基礎實驗
1.1.1 基本門電路的邏輯功能
1.1.2 TTL與非門參數(shù)測試及復合電路邏輯功能
1.1.3 加法器邏輯功能
1.1.4 譯碼器與編碼器
1.1.5 觸發(fā)器
1.1.6 兩位二進制計數(shù)器
1.1.7 中規(guī)模集成計數(shù)器
1.1.8 5時基電路
1.2 綜合實驗
1.2.1 譯碼器與編碼器的應用
1.2.2 序列信號發(fā)生器
1.2.3 小規(guī)模十進制計數(shù)器
1.2.4 三位搶答器
1.2.5 中規(guī)模24進制計數(shù)器
1.2.6 中規(guī)模定時器
1.2.7 脈寬、占空比可調(diào)脈沖波發(fā)生器
1.2.8 報警電路
1.3 設計型實驗
1.3.1 三變量的判決電路
1.3.2 汽車尾燈控制電路
1.3.3 分頻器
1.3.4 八位順序脈沖發(fā)生器
1.3.5 s定時器
1.3.6 位雙向循環(huán)彩燈控制器
第2章 數(shù)字電子技術專題實訓
2.1 通用計時器安裝與調(diào)試
2.1.1 通用計時器安裝與調(diào)試實訓任務
2.1.2 電路工作原理
2.1.3 實習內(nèi)容及步驟
2.1.4 專題實習報告要求
2.1.5 主要集成電路功能表
2.2 智力競賽搶答器
2.2.1 智力競賽搶答器實訓任務
2.2.2 電路工作原理
2.2.3 電路安裝與功能測試
2.3 交通燈控制電路
2.3.1 交通燈控制電路實訓任務
2.3.2 電路原理框圖、原理圖及裝配圖
2.3.3 時間設定及信號燈顯示方式
2.3.4 實習要求
第3章 Multisim 計算機虛擬仿真技術簡介
3.1 Multisim 基本界面介紹與設置
3.1.1 Multisim 基本界面介紹
3.1.2 Multisim 基本界面設置
3.2 調(diào)用元器件和連接元器件操作
3.2.1 調(diào)用元器件操作
3.2.2 連接元器件操作
3.3 數(shù)字電路中常用的虛擬儀器調(diào)用和設置
3.3.1 數(shù)字萬用表
3.3.2 函數(shù)信號發(fā)生器
3.3.3 雙通道示波器
3.3.4 數(shù)字頻率計
3.3.5 字信號發(fā)生器
3.3.6 邏輯分析儀
3.3.7 邏輯轉換儀
3.4 Multisim10在數(shù)字電路中的虛擬仿真
3.4.1 組合邏輯電路仿真
3.4.2 時序邏輯電路仿真
3.4.3 脈沖波形的產(chǎn)生與變換電路仿真
3.4.4 綜合電路的仿真
第4章 數(shù)字電子技術課程設計
4.1 數(shù)字電路系統(tǒng)的設計
4.1.1 數(shù)字系統(tǒng)的組成
4.1.2 數(shù)字系統(tǒng)的設計步驟
4.1.3 數(shù)字系統(tǒng)的設計舉例
4.2 數(shù)字電路設計課題
4.2.1 序列信號發(fā)生器
4.2.2 病房呼叫系統(tǒng)
4.2.3 數(shù)字密碼鎖
4.2.4 簡易數(shù)字頻率計
4.2.5 數(shù)字脈沖周期測量儀
4.2.6 交通燈控制器
4.2.7 拔河游戲機
4.2.8 路智力競賽搶答器
4.2.9 彩燈控制器
4.2.10 多功能數(shù)字鐘
4.2.11 家用電風扇控制電路
4.2.12 簡易直流數(shù)字電壓表
附錄
附錄1 常用集成計數(shù)器進位、借位信號時序圖
附錄2 常用數(shù)字集成電路外引線圖
附錄3 常用數(shù)字集成電路按類型、型號、功能分類檢索表
附錄4 TTL數(shù)字集成電路分類、推薦工作條件
附錄5Multisim元件庫中元件的中文譯意參考資料
參考文獻 2100433B