《數(shù)字邏輯與數(shù)字集成電路(第2版)》是2005年出版的圖書(shū),作者是王爾乾。
書(shū)????名 | 數(shù)字邏輯與數(shù)字集成電路(第2版) | ISBN | 9787302050360 |
---|---|---|---|
出版時(shí)間 | 2005-6-24 | 裝????幀 | 平裝 |
第1章數(shù)制和編碼1
1.1數(shù)制1
1.1.1二進(jìn)制1
1.1.2八進(jìn)制2
1.1.3十六進(jìn)制2
1.1.4二進(jìn)制與八進(jìn)制、十六進(jìn)制之間的轉(zhuǎn)換2
1.1.5二進(jìn)制與十進(jìn)制之間的轉(zhuǎn)換3
1.2編碼5
1.2.1帶符號(hào)的二進(jìn)制數(shù)的編碼5
1.2.2帶小數(shù)點(diǎn)的數(shù)的編碼8
1.2.3十進(jìn)制數(shù)的二進(jìn)制編碼10
1.2.4格雷碼11
1.2.5字符編碼12
習(xí)題13第2章邏輯代數(shù)及邏輯函數(shù)的化簡(jiǎn)15
2.1邏輯代數(shù)的基本原理15
2.1.1邏輯代數(shù)的基本運(yùn)算15
2.1.2邏輯代數(shù)的基本公式、規(guī)則、附加公式16
2.1.3基本邏輯電路20
2.2邏輯函數(shù)的化簡(jiǎn)
習(xí)題51第3章集成門(mén)電路與觸發(fā)器55
3.1集成邏輯電路的分類55
3.2正邏輯和負(fù)邏輯的概念56
3.3TTL門(mén)電路
3.4觸發(fā)器70
3.4.1基本R\|S觸發(fā)器70
3.4.2電位觸發(fā)方式的觸發(fā)器71
3.4.3邊沿觸發(fā)方式的觸發(fā)器73
3.4.4比較電位觸發(fā)器和邊沿觸發(fā)器76
3.4.5主\|從觸發(fā)方式的觸發(fā)器77
3.5觸發(fā)器的開(kāi)關(guān)特性及時(shí)鐘偏移81
3.6TTL系列86
習(xí)題90第4章組合邏輯電路101
4.1譯碼器101
4.1.1變量譯碼器101
4.1.2碼制變換譯碼器110
4.1.3顯示譯碼器114
4.2數(shù)據(jù)選擇器117
4.2.1原理117
4.2.2常見(jiàn)的數(shù)據(jù)選擇器118
4.2.3數(shù)據(jù)選擇器的應(yīng)用120
4.3編碼器125
4.4數(shù)字比較器127
4.4.1并行比較器的原理127
4.4.2"分段比較"的原理129
4.5算術(shù)邏輯運(yùn)算單元131
4.5.1一位加法器131
4.5.24位串行進(jìn)位加法器133
4.5.34位并行進(jìn)位加法器134
4.5.416位并行進(jìn)位加法器138
4.5.6超前進(jìn)位擴(kuò)展器146
4.6奇偶檢測(cè)電路148
4.6.1原理148
4.6.2奇偶檢測(cè)電路149
4.6.3奇偶檢測(cè)電路的應(yīng)用和擴(kuò)展150
4.7組合邏輯電路中的競(jìng)爭(zhēng)和險(xiǎn)象151
4.8集成化組合邏輯電路的開(kāi)關(guān)參數(shù)154
4.8.1譯碼器的開(kāi)關(guān)參數(shù)154
4.8.2數(shù)據(jù)選擇器的開(kāi)關(guān)參數(shù)154
4.8.3算術(shù)邏輯運(yùn)算單元的開(kāi)關(guān)參數(shù)155
4.9組合邏輯電路的測(cè)試155
習(xí)題158第5章同步時(shí)序電路166
5.1同步時(shí)序電路的結(jié)構(gòu)166
5.2激勵(lì)表、狀態(tài)表及狀態(tài)圖168
5.3同步時(shí)序電路的分析170
5.4同步時(shí)序電路的設(shè)計(jì)173
5.4.1原始狀態(tài)表的構(gòu)成174
5.4.2狀態(tài)表的簡(jiǎn)化175
5.4.3狀態(tài)分配、求激勵(lì)函數(shù)與輸出函數(shù)180
5.4.4不完全確定狀態(tài)的同步時(shí)序電路的設(shè)計(jì)181
5.4.5設(shè)計(jì)舉例184
5.5集成化的同步時(shí)序電路188
5.5.1寄存器188
5.5.2移位寄存器194
5.5.3寄存器和移位寄存器的應(yīng)用201
5.5.4同步計(jì)數(shù)器206
5.6同步時(shí)序電路的測(cè)試223
習(xí)題225第6章異步時(shí)序電路236
6.1脈沖異步電路236
6.1.1脈沖異步電路的分析與設(shè)計(jì)236
6.1.2集成化的脈沖異步電路239
6.2電位異步電路243
6.2.1電位異步電路的分析244
6.2.2電位異步電路的設(shè)計(jì)245
6.3異步時(shí)序電路的競(jìng)爭(zhēng)與冒險(xiǎn)現(xiàn)象250
6.3.1競(jìng)爭(zhēng)現(xiàn)象250
6.3.2冒險(xiǎn)現(xiàn)象253
習(xí)題255第7章可編程邏輯電路258
7.1只讀存儲(chǔ)器259
7.2可編程序邏輯陣列266
7.3可編程序陣列邏輯275
7.4通用陣列邏輯279
7.5可編程門(mén)陣列285
習(xí)題290參考文獻(xiàn)293
作者:王爾乾ISBN:
印次:2-7
模擬集成電路與數(shù)字集成電路設(shè)計(jì)的差別
模擬集成電路與數(shù)字集成電路設(shè)計(jì)差別很大,主要為以下方面:1 用到的背景知識(shí)不同,數(shù)字目前主要是CMOS邏輯設(shè)計(jì),模擬的則偏向于實(shí)現(xiàn)某個(gè)功能的器件。2 設(shè)計(jì)流程不同,數(shù)字集成電路設(shè)計(jì)輸入為RTL,模擬設(shè)...
如何一步步的自學(xué)數(shù)字集成電路設(shè)計(jì)
要一步步的自學(xué)數(shù)字集成電路設(shè)計(jì)需要:要學(xué)會(huì)半導(dǎo)體物理,拉扎維或者艾倫,然后看對(duì)應(yīng)數(shù)字ic設(shè)計(jì)或者模擬ic設(shè)計(jì)的書(shū),最后是版圖。下載學(xué)習(xí)的軟件maxplus或者quartus。畫(huà)版圖的tan...
應(yīng)該選擇A、B、D答案吧。因?yàn)槲⑻幚砥鳌?nèi)存、微控制器都是數(shù)字集成電路組成的。
格式:pdf
大小:573KB
頁(yè)數(shù): 4頁(yè)
評(píng)分: 4.7
在納米工藝的數(shù)字集成電路電源版圖設(shè)計(jì)中,根據(jù)芯片布局合理進(jìn)行電源布局、電源個(gè)數(shù)以及電源布線等方面設(shè)計(jì),確保每一個(gè)電壓域都有完整的電源網(wǎng)絡(luò)。在電源分析時(shí)從電壓降、功耗及電遷移評(píng)估分析,使設(shè)計(jì)好的電源網(wǎng)絡(luò)符合電源預(yù)算規(guī)劃。在可靠性設(shè)計(jì)時(shí)采取布線優(yōu)化、添加去耦電容、優(yōu)化封裝設(shè)計(jì)等方法,提高電源抗干擾能力,從而降低電壓降、提高電源的完整性和可靠性。
格式:pdf
大?。?span id="yec2qm0" class="single-tag-height">573KB
頁(yè)數(shù): 3頁(yè)
評(píng)分: 4.3
本文探討了將專用集成電路設(shè)計(jì)技術(shù)納入微電子專業(yè)數(shù)字集成電路本科教學(xué)的重要性和可行性。分析了數(shù)字集成電路教學(xué)的現(xiàn)狀,比較了不同數(shù)字集成電路課程的教學(xué)內(nèi)容,提出一個(gè)以三門(mén)課為核心的數(shù)字集成電路教學(xué)體系。本文重點(diǎn)介紹了新的專用集成電路設(shè)計(jì)技術(shù)課,詳細(xì)描述了理論部分和實(shí)驗(yàn)部分的教學(xué)內(nèi)容及其參考資料,最后給出了課程的實(shí)施情況。
可將數(shù)字邏輯電路分成組合邏輯電路和時(shí)序邏輯電路兩大類。在組合邏輯電路中,任意時(shí)刻的輸出僅取決于當(dāng)時(shí)的輸入,而與電路以前的工作狀態(tài)無(wú)關(guān)。最常用的組合邏輯電路有編碼器、譯碼器、數(shù)據(jù)選擇器、多路分配器、數(shù)值比較器、全加器、奇偶校驗(yàn)器等。在時(shí)序邏輯電路中,任意時(shí)刻的輸出不僅取決于該時(shí)刻的輸入,還與電路原來(lái)的狀態(tài)有關(guān)。因此,時(shí)序邏輯電路必須有記憶功能,必含有存儲(chǔ)單元電路。最常用的時(shí)序邏輯電路有寄存器、移位寄存器、計(jì)數(shù)器等。
具體的組合邏輯電路和時(shí)序邏輯電路不勝枚舉。由于它們的應(yīng)用十分廣泛,所以都有標(biāo)準(zhǔn)化、系列化的集成電路產(chǎn)品,通常把這些產(chǎn)品叫做通用集成電路。與此相對(duì)應(yīng)地把那些為專門(mén)用途而設(shè)計(jì)制作的集成電路叫做專用集成電路(ASIC)。
《數(shù)字集成電路:電路、系統(tǒng)與設(shè)計(jì)》:自《數(shù)字集成電路:電路、系統(tǒng)與設(shè)計(jì)(第2版)》第一版于1996年出版以來(lái),CMOS制造工藝?yán)^續(xù)以驚人的速度向前推進(jìn),工藝特征尺寸越來(lái)越小,而電路也變得越來(lái)越復(fù)雜,這對(duì)設(shè)計(jì)者的設(shè)計(jì)技術(shù)提出了新的挑戰(zhàn)。器件在進(jìn)入深亞微米范圍后有了很大的不同,從而帶來(lái)了許多影響數(shù)字集成電路的成本、性能、功耗和可靠性的新問(wèn)題?!稊?shù)字集成電路:電路、系統(tǒng)與設(shè)計(jì)(第2版)》第二版反映了進(jìn)入深亞微米范圍后所引起的數(shù)字集成電路領(lǐng)域的深刻變化和新進(jìn)展,特別是深亞微米晶體管效應(yīng)、互連、信號(hào)完整性、高性能與低功耗設(shè)計(jì)、時(shí)序及時(shí)鐘分布等,起著越來(lái)越重要的作用。與第一版相比,這個(gè)版本更全面集中地介紹了CMOS集成電路。
《數(shù)字集成電路:電路、系統(tǒng)與設(shè)計(jì)》是美國(guó)加州大學(xué)伯克利分校經(jīng)典教材?!稊?shù)字集成電路:電路、系統(tǒng)與設(shè)計(jì)(第2版)》分三部分:基本單元、電路設(shè)計(jì)和系統(tǒng)設(shè)計(jì)。在對(duì)MOS器件和連線的特性做了簡(jiǎn)要介紹之后,深入分析了反相器,并逐步將這些知識(shí)延伸到組合邏輯電路、時(shí)序邏輯電路、控制器、運(yùn)算電路及存儲(chǔ)器這些復(fù)雜數(shù)字電路與系統(tǒng)的設(shè)計(jì)中。《數(shù)字集成電路:電路、系統(tǒng)與設(shè)計(jì)(第2版)》以0.25微米CMOS工藝的實(shí)際電路為例,討論了深亞微米器件效應(yīng)、電路最優(yōu)化、互連線建模和優(yōu)化、信號(hào)完整性、時(shí)序分析、時(shí)鐘分配、高性能和低功耗設(shè)計(jì)、設(shè)計(jì)驗(yàn)證、芯片測(cè)試和可測(cè)性設(shè)計(jì)等主題,著重探討了深亞微米數(shù)字集成電路設(shè)計(jì)面臨的挑戰(zhàn)和啟示。
《數(shù)字集成電路:電路、系統(tǒng)與設(shè)計(jì)》可作為高等院校電子科學(xué)與技術(shù)、電子與信息工程、計(jì)算機(jī)科學(xué)與技術(shù)等專業(yè)高年級(jí)本科生和研究生有關(guān)數(shù)字集成電路設(shè)計(jì)方面課程的教科書(shū),也可作為從事這一領(lǐng)域的工程技術(shù)人員的參考書(shū)。