第1章鎖相環(huán)導(dǎo)論1
1.1鎖相環(huán)的工作原理簡(jiǎn)述1
1.2鎖相環(huán)在射頻頻率合成器中的應(yīng)用3
1.3相位噪聲4
1.4頻率合成器的其他重要指標(biāo)8
1.4.1鎖定時(shí)間和鎖定頻率范圍8
1.4.2雜散8
1.4.3時(shí)鐘抖動(dòng)10
參考文獻(xiàn)10
第2章鎖相環(huán)系統(tǒng)基本原理11
2.1鎖相環(huán)的基本結(jié)構(gòu)和子模塊11
2.2一類鎖相環(huán)13
2.3二類鎖相環(huán)15
2.4鎖相環(huán)離散時(shí)間采樣系統(tǒng)特性18
參考文獻(xiàn)20
第3章鎖相環(huán)基本模塊電路21
3.1鑒頻鑒相器21
3.2電荷泵設(shè)計(jì)23
3.2.1電荷泵的工作原理23
3.2.2電荷泵的非理想特性和盲區(qū)24
3.2.3由電荷泵誤差造成的鎖相環(huán)輸入靜態(tài)相位差25
3.2.4常用電荷泵設(shè)計(jì)實(shí)例27
3.3分頻器設(shè)計(jì)29
3.3.1雙模分頻器的工作原理29
3.3.2雙模預(yù)定標(biāo)器30
3.3.3分頻器電路設(shè)計(jì)32
3.3.4可編程計(jì)數(shù)器34
3.3.5多模預(yù)定標(biāo)器和多模分頻器37
3.4環(huán)路濾波器38CMOS集成鎖相環(huán)電路設(shè)計(jì)
參考文獻(xiàn)39
第4章鎖相環(huán)噪聲分析40
4.1噪聲基礎(chǔ)40
4.1.1器件噪聲40
4.1.2噪聲隨機(jī)過(guò)程及其功率頻譜密度41
4.1.3離散時(shí)間系統(tǒng)噪聲和kT/C噪聲42
4.2時(shí)鐘緩沖器和分頻器相位噪聲44
4.3電荷泵噪聲47
4.4鎖相環(huán)噪聲源及傳遞函數(shù)48
參考文獻(xiàn)51
第5章鎖相環(huán)架構(gòu)及差分積分調(diào)制器原理52
5.1整數(shù)型鎖相環(huán)52
5.2欠采樣整數(shù)型鎖相環(huán)53
5.3分?jǐn)?shù)型鎖相環(huán)55
5.4差分積分調(diào)制器原理56
5.5差分積分調(diào)制器噪聲整形57
參考文獻(xiàn)60
第6章差分積分調(diào)制器設(shè)計(jì)61
6.1差分積分調(diào)制器主要結(jié)構(gòu)類型61
6.2差分積分調(diào)制器的選擇和性能指標(biāo)62
6.3差分積分調(diào)制器設(shè)計(jì)步驟63
參考文獻(xiàn)65
第7章DSM分?jǐn)?shù)型鎖相環(huán)設(shè)計(jì)66
7.1差分積分調(diào)制器噪聲在鎖相環(huán)中的傳遞函數(shù)66
7.2鎖相環(huán)線性度和DSM噪聲混疊68
7.3通過(guò)改變電荷泵工作條件來(lái)提高線性度69
7.4分?jǐn)?shù)型鎖相環(huán)的DSM噪聲補(bǔ)償71
7.5最小二乘法及其在DSM噪聲補(bǔ)償中的應(yīng)用73
參考文獻(xiàn)76
第8章全數(shù)字鎖相環(huán)77
8.1全數(shù)字鎖相環(huán)結(jié)構(gòu)77
8.2數(shù)字環(huán)路濾波器的實(shí)現(xiàn)81
8.3時(shí)間/相位數(shù)字轉(zhuǎn)換器82
8.4噪聲整形時(shí)間數(shù)字轉(zhuǎn)換器85
8.5數(shù)字控制振蕩器87
8.6二進(jìn)制鑒相器全數(shù)字鎖相環(huán)88
8.7全數(shù)字鎖相環(huán)和模擬鎖相環(huán)的比較89
參考文獻(xiàn)90
第9章鎖相環(huán)相位調(diào)制92
9.1兩點(diǎn)相位調(diào)制基本原理92
9.2模擬鎖相環(huán)實(shí)現(xiàn)兩點(diǎn)相位調(diào)制95
9.3數(shù)字鎖相環(huán)實(shí)現(xiàn)兩點(diǎn)相位調(diào)制96
9.4偏置鎖相環(huán)相位調(diào)制97
參考文獻(xiàn)98
第10章振蕩器和相位噪聲99
10.1振蕩器基礎(chǔ)99
10.2振蕩器相位噪聲機(jī)制103
10.2.1線性時(shí)不變相位噪聲模型103
10.2.2線性時(shí)變相位噪聲模型104
10.2.3基于時(shí)變相位模型降低相位噪聲的方法107
10.2.4振蕩器相位噪聲的精確模型109
10.3電感電容振蕩器設(shè)計(jì)110
10.3.1考比茲振蕩器和哈特利振蕩器110
10.3.2負(fù)跨導(dǎo)振蕩器111
10.4振蕩器注入鎖定和牽引114
參考文獻(xiàn)118
第11章環(huán)振蕩器和時(shí)鐘抖動(dòng)119
11.1環(huán)振蕩器設(shè)計(jì)119
11.2相位噪聲和時(shí)鐘抖動(dòng)121
11.3環(huán)振蕩器周期抖動(dòng)和相位噪聲124
參考文獻(xiàn)126
第12章基于延遲鎖定環(huán)的頻率合成128
12.1延遲鎖定環(huán)基本原理128
12.2基于時(shí)鐘沿組合的頻率合成129
12.3倍乘延遲鎖定環(huán)132
參考文獻(xiàn)133
第13章頻率合成器設(shè)計(jì)中的實(shí)用問(wèn)題134
13.1參考雜散機(jī)理和抑制方法135
13.2分?jǐn)?shù)雜散機(jī)理和抑制方法138
13.3壓控振蕩器的實(shí)用設(shè)計(jì)140
第14章時(shí)鐘和數(shù)據(jù)恢復(fù)142
14.1時(shí)鐘數(shù)據(jù)恢復(fù)在有線數(shù)據(jù)通信中的應(yīng)用142
14.2時(shí)鐘數(shù)據(jù)恢復(fù)中的時(shí)鐘抖動(dòng)144
14.3時(shí)鐘數(shù)據(jù)恢復(fù)系統(tǒng)基本結(jié)構(gòu)146
14.3.1基于二類鎖相環(huán)的時(shí)鐘數(shù)據(jù)恢復(fù)146
14.3.2基于延遲相位鎖定的時(shí)鐘數(shù)據(jù)恢復(fù)148
14.4時(shí)鐘數(shù)據(jù)恢復(fù)電路子模塊電路設(shè)計(jì)149
14.4.1線性鑒相器150
14.4.2二進(jìn)制鑒相器152
14.4.3半速率線性鑒相器和半速率二進(jìn)制鑒相器154
14.4.4鑒頻器155
14.4.5電荷泵157
14.5時(shí)鐘數(shù)據(jù)恢復(fù)系統(tǒng)架構(gòu)158
14.6基于數(shù)字相位轉(zhuǎn)換器的數(shù)字時(shí)鐘數(shù)據(jù)恢復(fù)系統(tǒng)159
參考文獻(xiàn)160
附錄主要專業(yè)術(shù)語(yǔ)中英對(duì)照表162
第1章
簡(jiǎn)單介紹鎖相環(huán)的基本結(jié)構(gòu)和工作原理,然后詳細(xì)討論鎖相環(huán)應(yīng)用于射頻頻率合成器的主要性能指標(biāo),尤其強(qiáng)調(diào)的是相位噪聲的概念和在接收與發(fā)射器應(yīng)用中的指標(biāo)推導(dǎo),其他主要指標(biāo)包括雜散、鎖定時(shí)間、時(shí)鐘抖動(dòng)等。
第2章
基于經(jīng)典控制理論和小信號(hào)線性模型,詳細(xì)講述了一類和二類鎖相環(huán)系統(tǒng)原理和環(huán)路傳遞函數(shù),通過(guò)相位裕量和根軌跡討論環(huán)路穩(wěn)定性;最后指出鎖相環(huán)本質(zhì)上是一個(gè)離散時(shí)間和連續(xù)時(shí)間系統(tǒng)的混合體,并給出了兩者之間界面的頻域響應(yīng),包括離散采樣和零階保持。
第3章
深入到鎖相環(huán)各個(gè)子模塊的CMOS晶體管級(jí)電路設(shè)計(jì),重點(diǎn)討論了電荷泵的非理想性以及應(yīng)用最為廣泛的幾種CMOS電荷泵設(shè)計(jì)方法,詳細(xì)介紹了分頻器、主要的雙模預(yù)定標(biāo)器、多模預(yù)定標(biāo)器和高速可編程計(jì)數(shù)器的結(jié)構(gòu)原理和晶體管級(jí)電路設(shè)計(jì)。
第4章
將重點(diǎn)轉(zhuǎn)向鎖相環(huán)噪聲分析,首先介紹了各種器件噪聲源,然后更進(jìn)一步深入討論噪聲隨機(jī)過(guò)程和離散時(shí)間系統(tǒng)噪聲的一些本質(zhì)特性,通過(guò)討論時(shí)鐘緩沖器和分頻器噪聲,引入噪聲離散采樣和噪聲混疊的概念;在介紹電荷泵電流噪聲及其開(kāi)關(guān)調(diào)制之后,討論鎖相環(huán)中各個(gè)噪聲源到輸出相位噪聲的噪聲傳遞函數(shù),并分析了鎖相環(huán)設(shè)計(jì)參數(shù)和輸出噪聲的關(guān)系。
第5~7章
以應(yīng)用最為廣泛的基于差分積分調(diào)制器 (DSM) 的分?jǐn)?shù)型鎖相環(huán)設(shè)計(jì)為主要對(duì)象。第5章首先從整數(shù)鎖相環(huán)的缺點(diǎn)引入分?jǐn)?shù)鎖相環(huán)的概念,通過(guò)例子詳細(xì)介紹DSM 鎖相環(huán)的工作原理,尤其是DSM噪聲整形和DSM噪聲在鎖相環(huán)中的傳遞過(guò)程。第5章同時(shí)還介紹了較為新穎的欠采樣整數(shù)型鎖相環(huán)的原理和設(shè)計(jì)。第6章深入介紹DSM本身的設(shè)計(jì)要求和方法,包括DSM常用的結(jié)構(gòu)類型、重要設(shè)計(jì)指標(biāo)和具體設(shè)計(jì)步驟。第7章則轉(zhuǎn)向高級(jí)寬帶低噪聲分?jǐn)?shù)鎖相環(huán)的設(shè)計(jì)方法,尤其是DSM噪聲補(bǔ)償?shù)南到y(tǒng)設(shè)計(jì)。同時(shí)指出鎖相環(huán)模塊,包括電荷泵和分頻器非線性和DSM噪聲混疊的關(guān)系,以及提高鎖相環(huán)線性度的主要方法。最后詳細(xì)介紹了應(yīng)用廣泛的最小二乘法自校準(zhǔn)算法在鎖相環(huán)DSM噪聲補(bǔ)償應(yīng)用中的實(shí)現(xiàn)。
第8章
介紹近年出現(xiàn)的全數(shù)字鎖相環(huán)的概念和設(shè)計(jì),分別介紹時(shí)間數(shù)字轉(zhuǎn)換器在前向通道和反饋回路兩種不同的全數(shù)字鎖相環(huán)結(jié)構(gòu),并指出其優(yōu)缺點(diǎn)。子電路著重講述了時(shí)間數(shù)字轉(zhuǎn)換器和數(shù)字控制振蕩器的電路設(shè)計(jì),包括較為新穎的具有噪聲整形的時(shí)間數(shù)字轉(zhuǎn)換器設(shè)計(jì)。在該章還介紹了基于二進(jìn)制鑒相器的全數(shù)字鎖相環(huán)(bangbang鎖相環(huán)) 的原理。最后對(duì)全數(shù)字鎖相環(huán)和經(jīng)典模擬鎖相環(huán)的優(yōu)缺點(diǎn)進(jìn)行了比較。
第9章
結(jié)合前面幾章中介紹的鎖相環(huán)結(jié)構(gòu),著重講述鎖相環(huán)在相位調(diào)制中的應(yīng)用,引入了兩點(diǎn)相位調(diào)制的概念和系統(tǒng)設(shè)計(jì),給出了在模擬鎖相環(huán)和全數(shù)字鎖相環(huán)中的實(shí)現(xiàn)方法。另外還介紹了以模擬偏置鎖相環(huán)實(shí)現(xiàn)相位調(diào)制的方法。
章10章和第11章
以振蕩器設(shè)計(jì)為重點(diǎn)。第10章首先介紹了振蕩器基本原理和電容、電感器件原理,討論了品質(zhì)因子的幾個(gè)本質(zhì)定義;然后基于線性反饋模型和廣義品質(zhì)因子定義,給出了經(jīng)典線性時(shí)不變相位噪聲模型;詳細(xì)討論了線性時(shí)變振蕩器相位噪聲模型,尤其是時(shí)變?cè)肼暫蜁r(shí)變?cè)肼暤较辔粋鬟f函數(shù)的概念,并給出相應(yīng)的降低相位噪聲的設(shè)計(jì)方法;以負(fù)跨導(dǎo)振蕩器為主要的電容電感振蕩器的例子,結(jié)合相位噪聲理論來(lái)討論其設(shè)計(jì)方法;最后指出線性時(shí)變相位噪聲模型的局限性,并給出了相位噪聲的精確模型。作為較高級(jí)的內(nèi)容,本章介紹了注入鎖定和注入牽引的概念和原理。在第11章中,則將注意力轉(zhuǎn)向環(huán)振蕩器的設(shè)計(jì),同時(shí)通過(guò)對(duì)環(huán)振蕩器相位噪聲的基本物理分析,給出其相位噪聲性能的特性;同時(shí)介紹了振蕩器頻域相位噪聲和時(shí)域時(shí)鐘抖動(dòng)之間的本質(zhì)聯(lián)系和換算方法。
第12章著重介紹基于延遲鎖定環(huán)的頻率合成器。首先介紹了延遲鎖定環(huán)的原理特性,包括環(huán)路傳遞函數(shù)的推導(dǎo);然后著重介紹了時(shí)鐘沿組合產(chǎn)生時(shí)鐘的方法,包括產(chǎn)生分?jǐn)?shù)頻率的方法,并提出通用的基于DSM的時(shí)鐘沿組合,產(chǎn)生分?jǐn)?shù)頻率的頻率發(fā)生器;最后講述倍乘延遲鎖定環(huán)的概念和原理。
第13章
將重點(diǎn)放在鎖相環(huán)和頻率合成器的實(shí)用設(shè)計(jì),著重講述了在實(shí)際工業(yè)量產(chǎn)的鎖相環(huán)設(shè)計(jì)中,對(duì)參考雜散和分?jǐn)?shù)雜散的有效抑制方法, 包括版圖設(shè)計(jì)、電源和地線的正確連接方法、片外電源的隔離、分?jǐn)?shù)雜散的機(jī)理和辨別方法等;同時(shí)也介紹了振蕩器在實(shí)際生產(chǎn)中的設(shè)計(jì)要求,包括電源隔離、粗調(diào)開(kāi)關(guān)電容的設(shè)計(jì)、振蕩器頻率的溫度漂移等。
第14章
將時(shí)鐘和數(shù)據(jù)恢復(fù)電路從其他鎖相環(huán)應(yīng)用中分立出來(lái)單獨(dú)討論。首先介紹了時(shí)鐘數(shù)據(jù)恢復(fù)電路在有線通信中的應(yīng)用背景;然后討論了時(shí)鐘數(shù)據(jù)恢復(fù)鎖相環(huán)環(huán)路的基本原理,介紹了主要性能指標(biāo)和環(huán)路特性;接著深入介紹各個(gè)子模塊的電路設(shè)計(jì)細(xì)節(jié),包括線性鑒相器、二進(jìn)制鑒相器、半速率鑒相器、四相位鑒頻器和電荷泵;最后以全數(shù)字時(shí)鐘數(shù)據(jù)恢復(fù)電路為例,講解了主要的數(shù)據(jù)恢復(fù)系統(tǒng)架構(gòu)形式。
在附錄中,列出鎖相環(huán)設(shè)計(jì)中用到的主要術(shù)語(yǔ)的中英文對(duì)照,既可避免術(shù)語(yǔ)翻譯的歧義,也方便讀者查閱英文參考文獻(xiàn)時(shí)與本書(shū)內(nèi)容對(duì)照比較。
本書(shū)是筆者在國(guó)內(nèi)和國(guó)外學(xué)習(xí)工作多年,尤其是近10年在美國(guó)高通公司射頻模擬集成電路設(shè)計(jì)部從事一線設(shè)計(jì)工作的經(jīng)驗(yàn)所得,以及基于筆者在加州大學(xué)圣地亞哥分校教授鎖相環(huán)設(shè)計(jì)課程的講義材料。僅希望本書(shū)能對(duì)全國(guó)廣大集成電路設(shè)計(jì)人員和院校學(xué)生研究人員的工作學(xué)習(xí)提供一些參考和幫助。由于寫(xiě)作時(shí)間倉(cāng)促以及作者學(xué)識(shí)所限,疏漏不足之處還望讀者指正。
2013年5月于美國(guó)加州圣地亞哥市
鎖相環(huán)設(shè)計(jì)是現(xiàn)代集成電路設(shè)計(jì)中的一個(gè)重要課題,在射頻無(wú)線通信、高速有線通信、光纖通信以及高性能數(shù)字電路等領(lǐng)域中都占有重要的地位。而且,鎖相環(huán)作為電路設(shè)計(jì)理論中最重要的混合信號(hào)負(fù)反饋系統(tǒng)之一,是一個(gè)合格的射頻及混合信號(hào)集成電路設(shè)計(jì)師必須了解和掌握的一項(xiàng)電路設(shè)計(jì)專業(yè)知識(shí)。頻率合成器是鎖相環(huán)在通信電路中最重要的應(yīng)用,在任何一個(gè)無(wú)線接收發(fā)射器中都可以找到多個(gè)頻率合成器。了解和掌握頻率合成器性能指標(biāo)、系統(tǒng)和電路單元設(shè)計(jì),是一名通信集成電路設(shè)計(jì)師必備的專業(yè)素養(yǎng)。鎖相環(huán)的另一個(gè)重要應(yīng)用是時(shí)鐘和數(shù)據(jù)恢復(fù),主要應(yīng)用于高速有線通信,包括光纖通信和金屬導(dǎo)線通信。
近20年以來(lái),隨著無(wú)線通信設(shè)備、無(wú)線智能終端的普及和高速互聯(lián)網(wǎng)絡(luò)的發(fā)展,包括頻率合成器和時(shí)鐘恢復(fù)電路在內(nèi)的通信電路設(shè)計(jì)技術(shù)都取得了長(zhǎng)足的進(jìn)步,尤其是基于大規(guī)模量產(chǎn)和較低成本CMOS工藝的射頻集成電路設(shè)計(jì)已經(jīng)成為工業(yè)界的主流。任何實(shí)用的射頻電路設(shè)計(jì)的知識(shí),都應(yīng)該是基于CMOS工藝和器件的實(shí)現(xiàn)。
隨著中國(guó)30多年飛速的發(fā)展,國(guó)內(nèi)已經(jīng)形成了對(duì)無(wú)線通信設(shè)備和終端具有巨大需求的市場(chǎng)。相應(yīng)地,在國(guó)內(nèi)出現(xiàn)了許多本土和來(lái)自海外的射頻集成電路設(shè)計(jì)和生產(chǎn)廠商,射頻集成電路設(shè)計(jì)的水準(zhǔn)和對(duì)這方面人才的需求也大幅上升。但是在此方面的教學(xué)和專業(yè)培訓(xùn)卻相對(duì)滯后,尤其是大學(xué)教科書(shū),還是停留在翻譯國(guó)外教材或沿用老化的教材,和其他相關(guān)領(lǐng)域如計(jì)算機(jī)教材形成很大的反差。隨著中國(guó)集成電路設(shè)計(jì)產(chǎn)業(yè)的發(fā)展壯大,據(jù)筆者了解,廣大的設(shè)計(jì)人員苦于沒(méi)有一本跟上學(xué)科前沿、選材契合設(shè)計(jì)實(shí)踐的中文參考書(shū)。
即便在國(guó)外已有的參考書(shū)中,大部分已出版多年,雖然會(huì)在再版時(shí)更新和補(bǔ)充一些新的內(nèi)容,但仍無(wú)法跟上技術(shù)的進(jìn)步。比如很多關(guān)于鎖相環(huán)的參考書(shū)是基于反饋控制理論來(lái)講述的,包含了大量的控制理論,卻沒(méi)有結(jié)合集成電路設(shè)計(jì)。還有很多鎖相環(huán)的參考書(shū)選材過(guò)于龐雜,涵蓋了大量的控制理論和通信信號(hào)處理,等等,和鎖相環(huán)集成電路的設(shè)計(jì)基本沒(méi)有任何直接的聯(lián)系。另外一類鎖相環(huán)參考書(shū)則選題非常狹窄和專業(yè),比如只講述全數(shù)字鎖相環(huán)等非常專門(mén)的知識(shí),這類參考書(shū)通常是由某博士論文直接改編或一組專業(yè)論文編纂而來(lái)的,很難針對(duì)廣大的集成電路設(shè)計(jì)人員和院校中的研究人員。CMOS集成鎖相環(huán)電路設(shè)計(jì)前言[1][2][2]本書(shū)以鎖相環(huán)及鎖相環(huán)在射頻頻率合成器和時(shí)鐘恢復(fù)中的應(yīng)用為主題,以集成CMOS為電路實(shí)現(xiàn)方法,詳細(xì)討論從基礎(chǔ)原理、系統(tǒng)考量和晶體管級(jí)電路設(shè)計(jì)細(xì)節(jié)到實(shí)際設(shè)計(jì)生產(chǎn)中遇到的實(shí)際問(wèn)題,盡力給廣大工業(yè)界集成電路設(shè)計(jì)人員和院校研究機(jī)構(gòu)研究人員和研究生提供一本原理清晰透徹、設(shè)計(jì)講解詳細(xì)豐富、內(nèi)容前沿實(shí)用的集成電路設(shè)計(jì)參考書(shū)。
從選材來(lái)看,從鎖相環(huán)負(fù)反饋原理出發(fā),先介紹鎖相環(huán)及頻率合成器在通信電路中的應(yīng)用和性能,然后由鎖相環(huán)基本結(jié)構(gòu)、主要模塊電路設(shè)計(jì)細(xì)節(jié)逐漸深入到基于差分積分調(diào)制器的分?jǐn)?shù)型鎖相環(huán)設(shè)計(jì),包括其核心的差分積分調(diào)制器設(shè)計(jì),接著擴(kuò)展到最前沿的全數(shù)字鎖相環(huán)設(shè)計(jì)和基于鎖相環(huán)的相位調(diào)制。在鎖相環(huán)設(shè)計(jì)之外,專門(mén)介紹壓控振蕩器的設(shè)計(jì),包括電容電感振蕩器和環(huán)振蕩器設(shè)計(jì);此外介紹了基于延遲鎖定環(huán)的頻率合成器,最后指出在實(shí)際鎖相環(huán)設(shè)計(jì)生產(chǎn)中的問(wèn)題。由于時(shí)鐘和數(shù)據(jù)恢復(fù)電路設(shè)計(jì)較為獨(dú)立,自成一體,在第14章中單獨(dú)進(jìn)行介紹。從其在高速有線通信中的應(yīng)用背景出發(fā),先介紹其主要設(shè)計(jì)指標(biāo)、基本環(huán)路結(jié)構(gòu),然后講解基本子電路模塊,包括全速率和半速率線性和二進(jìn)制鑒相器、鑒頻器和電荷泵等,最后以基于相位內(nèi)插值的數(shù)字時(shí)鐘恢復(fù)電路結(jié)束。
這書(shū)有的是。
模擬cmos集成電路設(shè)計(jì)簡(jiǎn)編版怎么樣
還是買(mǎi)正常版的吧,教材一般都買(mǎi)正常版的,亞馬遜買(mǎi)買(mǎi)也差不了多少錢(qián)
cmos模擬集成電路設(shè)計(jì) 這本書(shū)是模擬集成電路設(shè)計(jì)方面的書(shū),需要具備半導(dǎo)體物理及器件以及基本的模電知識(shí)作為基礎(chǔ),要深入的話需要信號(hào)與系統(tǒng)和數(shù)學(xué)方面的扎實(shí)功底。 &n...
本書(shū)以CMOS鎖相環(huán)及其在射頻頻率合成器和時(shí)鐘恢復(fù)中的應(yīng)用為主題,詳細(xì)討論了相關(guān)基礎(chǔ)原理、系統(tǒng)考量和晶體管級(jí)實(shí)用電路設(shè)計(jì)。
全書(shū)共14章。第1~4章介紹了頻率合成器應(yīng)用和性能指標(biāo),鎖相環(huán)的基本結(jié)構(gòu)原理,子模塊電路設(shè)計(jì)和噪聲;第5~7章討論了差分積分調(diào)制分?jǐn)?shù)線鎖相環(huán)設(shè)計(jì);第8~9章講述全數(shù)字鎖相環(huán)設(shè)計(jì)和相位調(diào)制。第10~11章介紹振蕩器設(shè)計(jì)、相位噪聲和抖動(dòng);第12章講述了延遲鎖定環(huán);第13章討論了實(shí)用鎖相環(huán)設(shè)計(jì);第14章講述了時(shí)鐘和數(shù)據(jù)恢復(fù)電路設(shè)計(jì)。
本書(shū)系統(tǒng)介紹了CMOS集成鎖相環(huán)設(shè)計(jì)的各個(gè)方面,可以作為高等院校工科微納電子、集成電路設(shè)計(jì)、通信與電子系統(tǒng)等專業(yè)高年級(jí)本科和研究生教材,同時(shí)可作為模擬混合電路設(shè)計(jì)、射頻通信電路系統(tǒng)設(shè)計(jì)人員的參考書(shū)。
格式:pdf
大?。?span id="ywg4sue" class="single-tag-height">574KB
頁(yè)數(shù): 4頁(yè)
評(píng)分: 4.5
本文分析了在雙相激磁單相輸出的鑒相型感應(yīng)同步器測(cè)角系統(tǒng)中激磁信號(hào)的鎖相環(huán)電路。重點(diǎn)分析了壓控移相器的性能。
格式:pdf
大?。?span id="wawum62" class="single-tag-height">574KB
頁(yè)數(shù): 4頁(yè)
評(píng)分: 4.4
鎖相同步技術(shù)是保障并網(wǎng)裝置正常運(yùn)行的一個(gè)重要因素,本文綜述了當(dāng)前主要的單相鎖相環(huán)系統(tǒng)及其控制。結(jié)合三相鎖相環(huán)的控制方法,對(duì)幾種常見(jiàn)的鑒相器改進(jìn)方案,如虛擬乘法器鑒相、微分法構(gòu)造虛擬兩相鑒相及FIR構(gòu)造虛擬兩相鑒相法,進(jìn)行了理論分析、MATLAB建模、仿真分析,并基于DSP實(shí)驗(yàn)平臺(tái)進(jìn)行了實(shí)驗(yàn)驗(yàn)證。
《CMOS集成電路設(shè)計(jì)手冊(cè)(第3版·模擬電路篇)》是IEEE微電子系統(tǒng)經(jīng)典圖書(shū)、電子與計(jì)算機(jī)工程領(lǐng)域獲獎(jiǎng)作?!禖MOS集成電路設(shè)計(jì)手冊(cè)(第3版·模擬電路篇)》是CMOS集成電路設(shè)計(jì)領(lǐng)域的權(quán)威書(shū)籍,特色鮮明:
深入討論了模擬和數(shù)字晶體管級(jí)的設(shè)計(jì)技術(shù);
結(jié)合使用了CMOSedu.com(提供了許多計(jì)算機(jī)輔助設(shè)計(jì)工具的應(yīng)用案例)的在線資源
詳細(xì)討論了鎖相環(huán)和延遲鎖相環(huán)、混合信號(hào)電路、數(shù)據(jù)轉(zhuǎn)換器以及電路噪聲
給出實(shí)際工藝參數(shù)、設(shè)計(jì)規(guī)則和版圖實(shí)例
給出上百個(gè)設(shè)計(jì)實(shí)例、相關(guān)討論以及章后習(xí)題
揭示了晶體管級(jí)設(shè)計(jì)中所需要考慮的各方面要求
R.Jacob(Jake)Baker是一位工程師、教育家以及發(fā)明家。他有超過(guò)20年的工程經(jīng)驗(yàn)并在集成電路設(shè)計(jì)領(lǐng)域擁有超過(guò)200項(xiàng)的專利。Jake也是多本電路設(shè)計(jì)圖書(shū)的作者。
CMOS集成電路設(shè)計(jì)手冊(cè)(第3版·基礎(chǔ)篇)榮獲美國(guó)工程教育協(xié)會(huì)獎(jiǎng)
CMOS集成電路設(shè)計(jì)手冊(cè)(第3版·基礎(chǔ)篇)是CMOS集成電路設(shè)計(jì)領(lǐng)域的權(quán)威書(shū)籍,有著以下的優(yōu)點(diǎn)
1. 專門(mén)討論了CMOS集成電路設(shè)計(jì)的基礎(chǔ)知識(shí)。
2. 詳細(xì)討論了CMOS集成電路的結(jié)構(gòu)、工藝以及相關(guān)的電參數(shù)知識(shí)。
3. 理論知識(shí)的討論深入淺出,有利于讀者理解。
4. 對(duì)書(shū)中涵蓋的內(nèi)容,作者做了較為詳細(xì)的描述,細(xì)致入微,有助于讀者打下堅(jiān)實(shí)的理論的基礎(chǔ)。
本書(shū)從系統(tǒng)級(jí)芯片(SOC)設(shè)計(jì)的需要出發(fā),介紹CMOS模擬集成電路和CMOS數(shù)字集成電路的設(shè)計(jì),內(nèi)容包括:集成電路設(shè)計(jì)概論;CMOS工藝及版圖;MOS晶體管與CMOS模擬電路基礎(chǔ);COMS數(shù)字電路中的基本門(mén)電路;模擬系統(tǒng)設(shè)計(jì);數(shù)字系統(tǒng)設(shè)計(jì);硬件描述語(yǔ)言VHDL基礎(chǔ)。 本書(shū)可作為高等理工院校電子、通信、計(jì)算機(jī)等專業(yè)高年級(jí)本科生及碩士研究生教材,也可供從事CMOS集成電路設(shè)計(jì)工作的科研人員參考。