《FPGA技術(shù)開發(fā)(高級篇)》系統(tǒng)介紹了利用EDA軟件開發(fā)FPGA的基本流程,F(xiàn)PGA高級開發(fā)技術(shù)以及FPGA發(fā)展的趨勢等。全書內(nèi)容主要包括第三方EDA軟件介紹;xilinx公司開發(fā)軟件ISE簡介;利用嵌入式邏輯分析儀調(diào)試FPGA的方法與技巧;FPGA底層開發(fā)技術(shù)--源語、約束與偽指令的設(shè)計;對Xilinx公司IP軟核與嵌入式硬件資源的介紹;結(jié)合開發(fā)實例詳細(xì)介紹FPGA在通信系統(tǒng)中的應(yīng)用等。
書名 | FPGA技術(shù)開發(fā) | 出版社 | 國防工業(yè)出版社 |
---|---|---|---|
頁數(shù) | 249頁 | 開本 | 16 |
品牌 | 國防工業(yè)出版社 | 作者 | 李洪濤 顧陳 |
出版日期 | 2013年9月1日 | 語種 | 簡體中文 |
ISBN | 7118089036 |
技術(shù)服務(wù)合同和技術(shù)開發(fā)合同的區(qū)別
技術(shù)服務(wù)合同是指當(dāng)事人一方以技術(shù)知識為另一方解決特定技術(shù)問題所訂立的合同。技術(shù)服務(wù)合同中包括技術(shù)培訓(xùn)合同和技術(shù)中介合同。技術(shù)培訓(xùn)合同是指當(dāng)事人一方委托另一方對指定的專業(yè)技術(shù)人員進(jìn)行特定項目的技術(shù)指導(dǎo)和...
東營經(jīng)濟(jì)技術(shù)開發(fā)區(qū)的近期規(guī)劃
“城市東擴(kuò)”——— 這是東營新階段確定的城市發(fā)展戰(zhàn)略。今年是黃河三角洲高效生態(tài)經(jīng)濟(jì)區(qū)建設(shè)的開局之年,東營經(jīng)濟(jì)開發(fā)區(qū)今年重點推進(jìn)科技公園港灣建設(shè)項目、悅來湖整體開發(fā)項目、企業(yè)總部區(qū)項目、府前街南片項目、...
國內(nèi)外企業(yè)利用低溫等離子體技術(shù)在環(huán)保方面開發(fā)出了“低溫等離子體有機(jī)廢氣凈化設(shè)備”、“低溫等離子體廢水凈化設(shè)備”及“低溫等離子體汽車尾氣凈化技術(shù)”。1、低溫等離子體在保鮮、殺菌、除臭等方面產(chǎn)品開發(fā),目前...
格式:docx
大?。?span id="34tenz8" class="single-tag-height">18KB
頁數(shù): 未知
評分: 3
技術(shù)開發(fā)合同—— 合同登記編號為十四位,左起第一、二位為公歷年代號,第三、四位為省、自治區(qū)、直轄市編碼,第五、六位為地、市編碼,第七、八位為合同登記點編號,第九至十四位為合同登記序號,以上編號不足位的補(bǔ)零。各地區(qū)編碼按GB2260-84規(guī)定填寫。
格式:doc
大?。?span id="3b9dxjj" class="single-tag-height">18KB
頁數(shù): 11頁
評分: 4.6
技術(shù)開發(fā)合同 項目名稱: 委 托 方(甲方): 研究開發(fā)方(乙方): 填寫說明 一、“合同登記編號”的填寫方法: 合同登記編號為十四位,左起第一、二位為公歷年代號,第三、四位為省、自治區(qū)、直轄市編碼,第五、六位為地、市編碼,第七、八位為合同登記點編號,第九至十四位為合同登記序號,以上編號不足位的補(bǔ)零。各地區(qū)編碼按GB2260-84規(guī)定填寫。 二、技術(shù)開發(fā)合同是指當(dāng)事人之間就新技術(shù)、新工藝和新工藝的新材料及其系統(tǒng)的研究開發(fā)所訂立的合同。技術(shù)開發(fā)合同包括委托開發(fā)合同的合作開發(fā)合同。 三、計劃內(nèi)項目應(yīng)填寫國務(wù)院
基本特點
1),用戶不需要投片生產(chǎn),就能得到合用的芯片。
2)FPGA可做其它全定制或半定制ASIC電路的中試樣片。
3)FPGA。
4)FPGA是ASIC電路中的器件之一。
5) FPGA,可以與CMOS、TTL電平兼容。
可以說,F(xiàn)PGA芯片是小批量系統(tǒng)提高系統(tǒng)集成度、可靠性的最佳選擇之一。
FPGA是由存放在片內(nèi)RAM中的程序來設(shè)置其工作狀態(tài)的,因此,工作時需要對片內(nèi)的RAM進(jìn)行編程。用戶可以根據(jù)不同的配置模式,采用不同的編程方式。
加電時,F(xiàn)PGA芯片將EPROM中數(shù)據(jù)讀入片內(nèi)編程RAM中,配置完成后,F(xiàn)PGA進(jìn)入工作狀態(tài)。掉電后,F(xiàn)PGA恢復(fù)成白片,內(nèi)部邏輯關(guān)系消失,因此,F(xiàn)PGA能夠反復(fù)使用。FPGA的編程無須專用的FPGA編程器,只須用通用的EPROM、PROM編程器即可。當(dāng)需要修改FPGA功能時,只需換一片EPROM即可。這樣,同一片F(xiàn)PGA,不同的編程數(shù)據(jù),可以產(chǎn)生不同的電路功能。因此,F(xiàn)PGA的使用非常靈活。
具有 100k 系統(tǒng)門 1/13 英寸 CMOS VGA (640x480) 彩色攝像機(jī)模塊的 Xilinx Spartan 3E FPGA
用于圖形/視頻緩沖器的 1MB 異步 10nsec SRAM
用于提高 LCD 性能的存儲器映射 LCD I/F
用于存儲配置數(shù)據(jù)的 1KB I2C 存儲器
用于 FPGA 編程的標(biāo)準(zhǔn) 1 x 6 和 2 x 5 接頭
8 個 FPGA 測試板(可提供 3 個 I/O 和 5 個輸入)為用戶提供了靈活的功能
8 個 FPGA 測試板可提供 5 個輸入和 3 個 I/O,便于用戶在 GPM D16-A12 模式下以 50MHz 的頻率進(jìn)行 EPI
第1章FPGA概述
1.1FPGA的發(fā)展歷程
1.2FPGA的基本原理
1.2.1基于查找表的FPGA的基本結(jié)構(gòu)及邏輯實現(xiàn)原理
1.2.2基于乘積項的FPGA的基本結(jié)構(gòu)及邏輯實現(xiàn)原理
1.2.3FPGA的配置應(yīng)用
1.3FPGA的設(shè)計方法
1.4FPGA的設(shè)計流程
1.4.1基于"自頂向下"設(shè)計方法的FPGA設(shè)計流程
1.4.2基于"自頂向下"設(shè)計流程的優(yōu)點
1.5總結(jié)與結(jié)論
第2章硬件描述語言入門
2.1VHDL入門
2.1.1VHDL的模塊組織
2.1.2基本的數(shù)據(jù)類型及常量、變量、信號
2.1.3運(yùn)算符及表達(dá)式
2.1.4VHDL基本語句
2.1.5典型電路的設(shè)計
2.2VerilogHDL入門
2.2.1VerilogHDL模塊的結(jié)構(gòu)
2.2.2基本的數(shù)據(jù)類型及常量、變量
2.2.3運(yùn)算符及表達(dá)式
2.2.4語句
2.2.5典型電路的設(shè)計
2.2.6小結(jié)
2.3總結(jié)與結(jié)論
第3章簡單電路的HDL設(shè)計
3.1基本組合邏輯運(yùn)算
3.1.1與運(yùn)算
3.1.2或運(yùn)算
3.1.3異或運(yùn)算
3.1.4與非運(yùn)算
3.1.5二選一多路選擇器
3.1.6兩位比較器
3.2基本時序器件--寄存器
3.2.1D觸發(fā)器
3.2.2T觸發(fā)器
3.2.3J-K觸發(fā)器
3.2.4時序器件--移位寄存器
3.3簡單數(shù)學(xué)運(yùn)算
3.3.14位加法器
3.3.24位計數(shù)器
3.3.34位乘法器
3.4總結(jié)與結(jié)論
第4章FPGA的同步設(shè)計
4.1同步的定義
4.2同步部件
4.2.1基本的同步部件
4.2.2同步清除D型觸發(fā)器
4.2.3E型觸發(fā)器
4.2.4T型觸發(fā)器
4.2.5同步R-S觸發(fā)器
4.2.6R型觸發(fā)器
4.3狀態(tài)產(chǎn)生
4.3.1狀態(tài)的無條件執(zhí)行
4.3.2狀態(tài)的有條件執(zhí)行
4.4中央允許產(chǎn)生器
4.5同步清除
4.6時鐘歪斜的清除
4.7異步接口
4.7.1互相同步的系統(tǒng)
4.7.2互相異步的系統(tǒng)
4.7.3同步系統(tǒng)的異步輸入
4.7.4握手發(fā)送數(shù)據(jù)的安全性
4.7.5微處理器存儲器映射中的FPGA
4.7.6亞穩(wěn)定性
4.7.7小結(jié)
4.8總結(jié)與結(jié)論
第5章常見的FPGA設(shè)計實例
……
第6章FPGA的配置與編程
第7章3DES算法的FPGA實現(xiàn)及其在3DES-PCI安全卡中的應(yīng)用
第8章FPGA發(fā)展趨勢
附錄1世界著名的FPGA廠商
附錄2常用的FPGA開發(fā)工具
參考文獻(xiàn)