內(nèi)容簡介
包括:半導(dǎo)體集成電路;UNIX操作系統(tǒng)和Cadence軟件;VirtHOSO版圖編輯器;CMOS數(shù)字電路版圖設(shè)計(jì);版圖驗(yàn)證;版圖驗(yàn)證規(guī)則文件的編寫;外圍器件及阻容元件版圖設(shè)計(jì);CMOS模擬集成電路的版圖設(shè)計(jì);鋁柵CMOS和雙極集成電路的版圖設(shè)計(jì)。同時(shí)附錄介紹了幾個版圖設(shè)計(jì)規(guī)則、驗(yàn)證文件和編寫驗(yàn)證文件常用的命令等。 本書具有以下特點(diǎn): (1)以培養(yǎng)學(xué)生的職業(yè)技能為原則來設(shè)計(jì)結(jié)構(gòu)、內(nèi)容和形式。 (2)基礎(chǔ)知識以“必需、夠用”為度,強(qiáng)調(diào)專業(yè)技術(shù)應(yīng)用能力的訓(xùn)練。 (3)對基本理論和方法的論述多以圖表形式來表達(dá),便于易學(xué)易懂,并增加相關(guān)技術(shù)在生產(chǎn)中的應(yīng)用實(shí)例,降低讀者閱讀難度。 (4)提供電子教案增值服務(wù)。 《集成電路版圖設(shè)計(jì)教程》可以作為高職高專及本科層次學(xué)生集成電路版圖設(shè)計(jì)課程的教材或參考書,或作為版圖設(shè)計(jì)培訓(xùn)班的教材,也可供從事集成電路版圖設(shè)計(jì)的在職人員參考。2100433B
電路圖有兩種,一種是說明模擬電子電路工作原理的。它用各種圖形符號表示電阻器、電容器、開關(guān)、晶體管等實(shí)物,用線條把元器件和單元電路按工作原理的關(guān)系連接起來。這種圖長期以來就一直被叫做電路圖。另一種是說明...
集成電路布圖設(shè)計(jì)是指集成電路中至少有一個是有源元件的兩個以上元件和部分或者全部互連線路的三維配置,或者為制造集成電路而準(zhǔn)備的上述三維配置。通俗地說,它就是確定用以制造集成電路的電子元件在一個傳導(dǎo)材料中...
恩,這個我問過一些知識產(chǎn)權(quán)公司,他們告訴我說這只會在打官司的時(shí)候用到,平時(shí)對個人或單位的話只能有些名氣上的作用。這邊老板告訴我們,國外也差不多類似,沒有太嚴(yán)格的要求,基本都是為打官司。有些東西都是不申...
格式:pdf
大小:573KB
頁數(shù): 4頁
評分: 4.7
在納米工藝的數(shù)字集成電路電源版圖設(shè)計(jì)中,根據(jù)芯片布局合理進(jìn)行電源布局、電源個數(shù)以及電源布線等方面設(shè)計(jì),確保每一個電壓域都有完整的電源網(wǎng)絡(luò)。在電源分析時(shí)從電壓降、功耗及電遷移評估分析,使設(shè)計(jì)好的電源網(wǎng)絡(luò)符合電源預(yù)算規(guī)劃。在可靠性設(shè)計(jì)時(shí)采取布線優(yōu)化、添加去耦電容、優(yōu)化封裝設(shè)計(jì)等方法,提高電源抗干擾能力,從而降低電壓降、提高電源的完整性和可靠性。
格式:pdf
大小:573KB
頁數(shù): 5頁
評分: 4.6
CMOS差分放大器是現(xiàn)代集成電路設(shè)計(jì)中一個非常重要的電路結(jié)構(gòu).由于CMOS差分放大器對其版圖設(shè)計(jì)以及晶體管尺寸非常敏感,CMOS差分放大器設(shè)計(jì)是模擬電路設(shè)計(jì)的一個難題.本文利用PowerchipSemiconductorCorp的L110-N工藝實(shí)現(xiàn)了不同結(jié)構(gòu)以及不同尺寸的CMOS差分放大器的電路圖和版圖設(shè)計(jì),并利用HSPICE對這些設(shè)計(jì)進(jìn)行了后仿真,得到了不同尺寸和版圖結(jié)構(gòu)下性能對比結(jié)果,對相關(guān)領(lǐng)域集成電路設(shè)計(jì)有很好的指導(dǎo)意義.
《集成電路版圖設(shè)計(jì)(第2版)》適合作為高等院校微電子技術(shù)專業(yè)和集成電路設(shè)計(jì)專業(yè)版圖設(shè)計(jì)課程的教材,也可作為集成電路版圖設(shè)計(jì)者的參考書。
《現(xiàn)代集成電路版圖設(shè)計(jì)》以實(shí)用和權(quán)威的觀點(diǎn)系統(tǒng)地介紹了CMOS集成電路版圖設(shè)計(jì)的基本概念、設(shè)計(jì)理念和各種方法技巧,還包括當(dāng)今流行的幾種基本設(shè)計(jì)流程,專用模塊的版圖設(shè)計(jì)技巧,版圖設(shè)計(jì)的高級技術(shù)和深層次概念,版圖設(shè)計(jì)的基本工具類型、工具的特性和典型用法。
《現(xiàn)代集成電路版圖設(shè)計(jì)》注重理論與工程實(shí)踐的結(jié)合,書中提供了大量實(shí)例來幫助讀者正確理解版圖設(shè)計(jì)的基本概念和關(guān)鍵設(shè)計(jì)理念,生動形象,簡明易懂,可讀性強(qiáng)。
無論對版圖設(shè)計(jì)工程師,還是對電路設(shè)計(jì)工程師、CAD人員、學(xué)習(xí)IC設(shè)計(jì)的學(xué)生,《現(xiàn)代集成電路版圖設(shè)計(jì)》都是一本非常不錯的參考指南和培訓(xùn)教程。
集成電路版圖是設(shè)計(jì)與集成電路工藝之間必不可少的環(huán)節(jié)。本書從半導(dǎo)體器件的理論基礎(chǔ)入手,在講授集成電路制造工藝的基礎(chǔ)上,循序漸進(jìn)地介紹了集成電路版圖設(shè)計(jì)的基本原理與方法。
以介紹集成電路版圖設(shè)計(jì)為主的本書,主要內(nèi)容包括半導(dǎo)體器件和集成電路工藝的基本知識,集成電路常用器件的版圖設(shè)計(jì)方法,流行版圖設(shè)計(jì)軟件的使用方法,版圖驗(yàn)證的流程以及集成電路版圖實(shí)例等。
《集成電路版圖設(shè)計(jì)(第2版)》適合作為高等院校微電子技術(shù)專業(yè)和集成電路設(shè)計(jì)專業(yè)版圖設(shè)計(jì)課程的教材,也可作為集成電路版圖設(shè)計(jì)者的參考書。