中文名 | 低電壓差分信號 | 外文名 | Low-Voltage Differential Signaling |
---|---|---|---|
簡????稱 | LVDS | 特????性 | 低功耗、低誤碼率等 |
應(yīng)用領(lǐng)域 | 測控系統(tǒng)等 | 所屬領(lǐng)域 | 電子技術(shù) |
LVDS的基本工作原理圖示于圖1。其源端驅(qū)動器由一個恒流源(通常約為3.5mA,最大不超過4mA)驅(qū)動一對差分信號線組成。接收端的接收器本身為高直流輸入阻抗,所以幾乎全部的驅(qū)動電流都流經(jīng)100Ω的終端匹配電阻,并在接收器輸入端產(chǎn)生約350mV的電壓。當(dāng)源端驅(qū)動狀態(tài)反轉(zhuǎn)變化時,流經(jīng)匹配電阻的電流方向改變,于是在接收端產(chǎn)生高低邏輯狀態(tài)的變化。
為適應(yīng)共模電壓的在寬范圍內(nèi)的變化,一般情況下,LVDS的接收器輸入級還包括一個自動電平調(diào)整電路,該電路將共模電壓調(diào)整為一固定值,其后面是一個Schmitt觸發(fā)器,而且,為防止Scdhmitt觸發(fā)器不穩(wěn)定,設(shè)計有一定的回滯特性,Schmitt后級才是差分放大器。
LVDS之所以成為目前高速I/O接口的首選信號形式來解決高速數(shù)據(jù)傳輸?shù)南拗?,就是因為它在傳輸速度、功耗、抗噪聲、EMI等方面具有優(yōu)勢。
①高速傳輸能力。在ANS/EIA/EIA-64定義中的LVDS標(biāo)準(zhǔn),理論極限速率為1.923Gbps,恒流源模式、低擺幅輸出的工作模式?jīng)Q定著IVDS具有高速驅(qū)動能力。
②低功耗特性。LVDS器件是用CMOS工藝實現(xiàn)的,而CMOS能夠提供較低的靜態(tài)功耗;當(dāng)恒流源的驅(qū)動電流為3.5mA,負(fù)載(100Ω終端匹配)的功耗僅為1.225mW;LVDS的功耗是恒定的,不像CMOS收發(fā)器的動態(tài)功耗那樣相對頻率而上升。恒流源模式的驅(qū)動設(shè)計降低了系統(tǒng)功耗,并極大地降低了頻率成分對功耗的影響。雖然當(dāng)速率較低時,CMOS的功耗比LVDS小,但是隨著頻率的提高,CMOS的功耗將逐漸增加,最終需要消耗比LVDS更多的功率。通常,當(dāng)頻率等于200MSps時,LVDS和CMOS的功耗大致相同。
③供電電壓低。隨著集成電路的發(fā)展和對更高數(shù)據(jù)速率的要求,低壓供電成為急需。降低供電電壓不僅減少了高密度集成電路的功率消耗,而且減少了芯片內(nèi)部的散熱壓力,有助于提高集成度。LVDS的驅(qū)動器和接收器不依賴于特定的供電電壓特性,這決定了它在這方面占據(jù)上峰。
④較強的抗噪聲能力。差分信號固有的優(yōu)點就是噪聲以共模的方式在一對差分線上耦合出現(xiàn),并在接收器中相減,從而可消除噪聲,所以LVDS具有較強的抗共模噪聲能力。
⑤有效地抑制電磁干擾。由于差分信號的極性相反,它們對外輻射的電磁場可以相互抵消,耦合得越緊密,泄放到外界的電磁能量就越少,即降低了EMI。
⑥時序定位精確。由于差分信號的開關(guān)變化是位于兩個信號的交點。而不像普通單端信號依靠高低兩個閥值電壓判斷,因而受工藝,溫度的影響小,能降低時序上的誤差,有利于高速數(shù)字信號的有效傳輸。
⑦適應(yīng)地平面電壓變化范圍大。LVDS接收器可以承受至少士1V的驅(qū)動器與接收器之間的地的電壓變化。由于IVDS驅(qū)動器典型的偏置電壓為 1.2V,地的電壓變化、驅(qū)動器的偏置電壓以及輕度耦合到的噪聲之和,在接收器的輸入端,相對于驅(qū)動器的地是共模電壓。當(dāng)擺幅不超過400mV時,這個共模范圍是 0.2V~ 2.2V,進而,一般情況下,接收器的輸入電壓范圍可在0V~ 2.4V內(nèi)變化。
正是因為LVDS具有上述的主要特點,才使得HyperTansport(by AMD),Irfiniband(ly Intel),PCI-Express(by Intel)等第三代I/O總線標(biāo)準(zhǔn)(3G IO)不約而同地將低壓差分信號(IVDS)作為下一代高速信號電平標(biāo)準(zhǔn)。
LVDS(Low Voltage Differential Signaling)是一種低振幅差分信號技術(shù)。它使用幅度非常低的信號(約350mV)通過一對差分PCB走線或平衡電纜傳輸數(shù)據(jù)。它能以高達數(shù)千Mbps的速度傳送串行數(shù)據(jù)。由于電壓信號幅度較低,而且采用恒流源模式驅(qū)動,故只產(chǎn)生極低的噪聲,消耗非常小的功率,甚至不論頻率高低功耗都幾乎不變。此外,由于LVDS以差分方式傳送數(shù)據(jù),所以不易受共模噪音影響。
LVDS最早是由美國國家半導(dǎo)體公司(National Semiconductor)提出的一種高速信號傳輸電平,此后,LVDS在下列兩個標(biāo)準(zhǔn)中作了定義:IEEEP1996.3(1996年3月通過),主要面向SCI(Scalable Coherent Interface).定義了LVDS的電特性,還定義了SCI協(xié)議中包交換時的編碼;ANS/EIA/EIA-644(1995年11月通過),主要定義了LVDS的電特性,并建議了最大傳輸速率及理論極限速率等參數(shù)。通常提到的LVDS標(biāo)準(zhǔn)是指后者。2001年ANS/EIA/EIA-644標(biāo)準(zhǔn)已重新修訂發(fā)表。
LVDS的典型工作原理如右下圖所示。最基本的LVDS器件就是LVDS驅(qū)動器和接收器。LVDS的驅(qū)動器由驅(qū)動差分線對的電流源組成,電流通常為3.5 mA。LVDS接收器具有很高的輸入阻抗,因此驅(qū)動器輸出...
LVDS(Low Voltage Differential Signaling)即低壓差分信號傳輸,是一種滿足當(dāng)今高性能數(shù)據(jù)傳輸應(yīng)用的新型技術(shù)。由于其可使系統(tǒng)供電電壓低至 2V,因此它還能滿足未來應(yīng)用...
查了資料后,給你推薦幾個屏幕,作為參考! 21.5寸廣視角1920x1080 屏 價格998元 7寸WINCE 工業(yè)平板屏幕 &...
隨著電子設(shè)計技術(shù)的不斷進步,高速率信號的互連及寬帶信道的應(yīng)用與日俱增,所需傳送的數(shù)據(jù)量越來越大,速度越來越快。目前,存在的點對點物理層接口如RS-422、RS-485、SCSI以及其它數(shù)據(jù)傳輸標(biāo)準(zhǔn),由于在速度、噪聲、EMI/EMC、功耗、成本等方面所固有的限制,使其越來越難以勝任實際應(yīng)用。同樣隨著軍事電子技術(shù)的發(fā)展,在空間通信領(lǐng)域,如跟蹤與數(shù)據(jù)中繼衛(wèi)星系統(tǒng)(TDSS)中,為了實現(xiàn)高速數(shù)據(jù)中繼和測距、測速.必須首先解決傳輸速率高、占用帶寬寬所帶來的問題;在雷達應(yīng)用領(lǐng)域,各種新體制雷達的出現(xiàn)以及在寬帶偵收、電子對抗等不同領(lǐng)域的應(yīng)用同樣不可避免地面臨高速數(shù)據(jù)的采集和傳輸問題;因此,采用新的I/O接口技術(shù)來解決數(shù)據(jù)傳輸這一瓶頸問題顯得日益突出。LVDS以其固有的低電壓、低功耗和有利于高速傳輸?shù)忍攸c,越來越成為寬帶高速系統(tǒng)設(shè)計的首選接口標(biāo)準(zhǔn)。目前,LVDS技術(shù)在通信領(lǐng)域的應(yīng)用更是日益普及,尤其是在基站、大型交換機以及其它高速數(shù)據(jù)傳輸系統(tǒng)中,LVDS正在發(fā)揮著不可替代的作用。
在雷達應(yīng)用領(lǐng)域,隨著技術(shù)的發(fā)展,新體制雷達如DBF體制雷達、相控陣?yán)走_等的出現(xiàn)和普及,所需處理的信號帶寬和信號通道數(shù)大幅度增加,面臨著大數(shù)據(jù)量的傳輸問題。因此采用的新的技術(shù)解決I/O接口問題成為必然趨勢,LVDS這種高速低功耗接口標(biāo)準(zhǔn)使解決這一傳輸瓶頸問題成為可能。所以,目前LVDS技術(shù)在高速雷達及高速接收系統(tǒng)中應(yīng)用非常廣泛;利用LVDS技術(shù)實現(xiàn)點對點的單板互聯(lián),系統(tǒng)結(jié)構(gòu)可擴展性非常好,實現(xiàn)了線卡及各個分系統(tǒng)的高集成度,并且完全能滿足數(shù)據(jù)的采集和傳輸?shù)囊蟆?
在民用方面,這種技術(shù)可支持高速數(shù)據(jù)傳送,最適用于基站、交換器、加/減多路轉(zhuǎn)換器等通信結(jié)構(gòu)應(yīng)用方案,機頂盒和家庭/企業(yè)視頻鏈路等消費產(chǎn)品應(yīng)用方案以及醫(yī)療用超聲波影像設(shè)備與數(shù)字影印機等,確保系統(tǒng)分區(qū)操作可以發(fā)揮更大的靈活性。系統(tǒng)設(shè)計工程師可以利用LVDS技術(shù)將模擬及數(shù)字信號處理區(qū)段設(shè)于不同的電路板,然后利用電纜或底板傳送A/D轉(zhuǎn)換器輸出的數(shù)字?jǐn)?shù)據(jù),以確保結(jié)構(gòu)設(shè)計可以發(fā)揮更大的靈活性。目前,各類高速AD轉(zhuǎn)換器基本上都選擇使用LVDS信號作為采樣數(shù)據(jù)的輸出格式,其輸出形式多為并行輸出。同時,支持IWDS與其它電平互換的專用芯片和LVDS降速專用芯片也是層出不窮,主要以MAXM、NI以及TI等幾家國外公司為代表。
另外,在測控系統(tǒng)的高速數(shù)傳、SAR雷達偵察接收和高速數(shù)字圖像傳輸應(yīng)用中,LVDS都有非常廣闊的應(yīng)用空間。尤其是最近和未來數(shù)年,航空航天、軍事、通信等部門對體制靈活的高碼率通信系統(tǒng)的需求持續(xù)增長。一方面,傳統(tǒng)通信系統(tǒng)的核心,濾波器、混頻器等諸多環(huán)節(jié)由于多是采用模擬器件實現(xiàn),在系統(tǒng)的可靠性、靈活性、升級維護等方面都受到了極大的制約,另一方面,近20年來、微電子技術(shù)、集成電路、數(shù)字通信理論等高速發(fā)展、為采用數(shù)字方式實現(xiàn)高碼率通信系統(tǒng)的諸多環(huán)節(jié)提供了可能。根據(jù)目前所獲得的資料,國外已經(jīng)研制成功多款性能卓越,靈活多用的全數(shù)字高碼率基帶信號處理機。在這樣大的背景之下,作為致力于發(fā)展我國的軍事電子技術(shù),尤其是專注于航天測控領(lǐng)域相關(guān)技術(shù)和產(chǎn)品的研究和開發(fā)的單位,目前,我們已在高碼率數(shù)傳技術(shù)的研究過程中取得重大突破,其中應(yīng)用的關(guān)鍵技術(shù)之一就是LVDS技術(shù) 。2100433B
格式:pdf
大?。?span id="awberuh" class="single-tag-height">763KB
頁數(shù): 18頁
評分: 4.8
www.ti.com FEATURES DESCRIPTION 3 2 4 5 (TOP VIEW) 1V CC GND Z D Y SN65LVDS1 DBV Package 3 2 4 5 (TOP VIEW) 1V CC GND A R B SN65LVDS2 and SN65LVDT2 DBV Package VCC D NC GND Z Y NC NC SN65LVDS1 D Package (TOP VIEW) 1 2 3 4 8 7 6 5 B A NC NC VCC R NC GND SN65LVDS2 and SN65LVDT2 D Package (TOP VIEW) 1 2 3 4 8 7 6 5 PART NUMBER INTEGRATED TERMINATION PACKAGE SOT23-5 PACKAGE MARKING SN65LVDS1DBV SN65LV
格式:pdf
大?。?span id="qyvl65d" class="single-tag-height">763KB
頁數(shù): 4頁
評分: 4.5
提出了一種用于多點數(shù)據(jù)傳輸?shù)腂LVDS(Bus low voltage differential signal)驅(qū)動器電路設(shè)計。設(shè)計中將電壓模式驅(qū)動器電路和雙電流源模式驅(qū)動器電路相結(jié)合實現(xiàn)多點數(shù)據(jù)傳輸,既充分利用了LVDS技術(shù)高速、低功耗和低噪聲的優(yōu)點,又解決了傳統(tǒng)的LVDS驅(qū)動器電路只能用于點對點應(yīng)用,不能用于總線數(shù)據(jù)傳輸?shù)膯栴}。仿真結(jié)果表明,該BLVDS驅(qū)動器電路的傳輸速率可達100Mbps,電氣性能指標(biāo)符合TIA/EIA-899協(xié)議標(biāo)準(zhǔn)的要求。
BLVDS是是基于LVDS 技術(shù)的總線接口電路的一個新系列,專門用于實現(xiàn)多點電纜或背板應(yīng)用。具備大約250mV 的低壓差分信號以及快速的過渡時間。 產(chǎn)品有兩種類型,可以為所有總線配置提供最優(yōu)化的接口器件。BLVDS是在LVDS 基礎(chǔ)上面發(fā)展起來的,總線LVDS (BLVDS) 是基于LVDS 技術(shù)的總線接口電路的一個新系列,專門用于實現(xiàn)多點電纜或背板應(yīng)用。它不同于標(biāo)準(zhǔn)的LVDS,提供增強的驅(qū)動電流,以處理多點應(yīng)用中所需的雙重傳輸。
BLVDS 具備大約250mV 的低壓差分信號以及快速的過渡時間。這可以讓產(chǎn)品達到自100 Mbps 至超過1Gbps 的高數(shù)據(jù)傳輸速率。此外,低電壓擺幅可以降低功耗和噪聲至最小化。差分?jǐn)?shù)據(jù)傳輸配置提供有源總線的 /-1V 共模范圍和熱插拔器件。
BLVDS 產(chǎn)品有兩種類型,可以為所有總線配置提供最優(yōu)化的接口器件。兩個系列分別是線路驅(qū)動器和接收器和串行器/解串器芯片組。
BLVDS 可以解決高速總線設(shè)計中面臨的許多挑戰(zhàn)。BLVDS 無需特殊的終端上拉軌。它無需有源終端器件,利用常見的供電軌(3.3V 或5V),采用簡單的終端配置,使接口器件的功耗最小化,產(chǎn)生很少的噪聲,支持業(yè)務(wù)卡熱插拔和以100 Mbps 的速率驅(qū)動重載多點總線。
在液晶顯示器中,LVDS接口電路包括兩部分,即驅(qū)動板側(cè)的LVDS輸出接口電路(LVDS發(fā)送器)和液晶面板側(cè)的LVDS輸入接口電路(LVDS接收器)。LVDS發(fā)送器將驅(qū)動板主控芯片輸出的TTL電平并行RGB數(shù)據(jù)信號和控制信號轉(zhuǎn)換成低電壓串行LVDS信號,然后通過驅(qū)動板與液晶面板之間的柔性電纜(排線)將信號傳送到液晶面板側(cè)的LVDS接收器,LVDS接收器再將串行信號轉(zhuǎn)換為TTL電平的并行信號,送往液晶屏?xí)r序控制與行列驅(qū)動電路。圖1所示為LVDS接口電路的組成示意圖。
在數(shù)據(jù)傳輸過程中,還必須有時鐘信號的參與,LVDS接口無論傳輸數(shù)據(jù)還是傳輸時鐘,都采用差分信號對的形式進行傳輸。所謂信號對,是指LVDS接口電路中,每一個數(shù)據(jù)傳輸通道或時鐘傳輸通道的輸出都為兩個信號(正輸出端和負(fù)輸出端)。
需要說明的是,不同的液晶顯示器,其驅(qū)動板上的LVDS發(fā)送器不盡相同,有些LVDS發(fā)送器為一片或兩片獨立的芯片(如DS90C383),有些則集成在主控芯片中(如主控芯片gm5221內(nèi)部就集成了LVDS發(fā)送器)。
在液晶顯示器中,LVDS接口電路包括兩部分,即驅(qū)動板側(cè)的LVDS輸出接口電路(LVDS發(fā)送器)和液晶面板側(cè)的LVDS輸入接口電路(LVDS接收器)。LVDS發(fā)送器將驅(qū)動板主控芯片輸出的17L電平并行RGB數(shù)據(jù)信號和控制信號轉(zhuǎn)換成低電壓串行LVDS信號,然后通過驅(qū)動板與液晶面板之間的柔性電纜(排線)將信號傳送到液晶面板側(cè)的LVDS接收器,LVDS接收器再將串行信號轉(zhuǎn)換為TTL電平的并行信號,送往液晶屏?xí)r序控制與行列驅(qū)動電路。圖1所示為LVDS接口電路的組成示意圖。
圖1LVDS接口電路的組成示意圖
在數(shù)據(jù)傳輸過程中,還必須有時鐘信號的參與,LVDS接口無論傳輸數(shù)據(jù)還是傳輸時鐘,都采用差分信號對的形式進行傳輸。所謂信號對,是指LVDS接口電路中,每一個數(shù)據(jù)傳輸通道或時鐘傳輸通道的輸出都為兩個信號(正輸出端和負(fù)輸出端)。
需要說明的是,不同的液晶顯示器,其驅(qū)動板上的LVDS發(fā)送器不盡相同,有些LVDS發(fā)送器為一片或兩片獨立的芯片(如DS90C383),有些則集成在主控芯片中(如主控芯片gm5221內(nèi)部就集成了LVDS發(fā)送器)。