第一章 vhdl設(shè)計(jì)基礎(chǔ)
第一節(jié) vhdl設(shè)計(jì)入門
實(shí)例1-1 行為描述模式
實(shí)例1-2 數(shù)據(jù)流描述模式
實(shí)例1-3 結(jié)構(gòu)描述模式
第二節(jié) vhdl的框架結(jié)構(gòu)
實(shí)例1-4 vhdl的基本框架結(jié)構(gòu)
實(shí)例1-5 vhdl的較復(fù)雜的框架結(jié)構(gòu)
第二章 用vhdl設(shè)計(jì)組合電路
第一節(jié) 建立組合電路的方法
實(shí)例2-1 借助真值表設(shè)計(jì)組合電路
實(shí)例2-2 用vhdl的邏輯表達(dá)式設(shè)計(jì)組合電路
實(shí)例2-3 用vhdl的算數(shù)表達(dá)式設(shè)計(jì)組合電路
第二節(jié) 描述組合電路的vhdl程序?qū)嵗?/p>
實(shí)例2-4 基本邏輯門
實(shí)例2-5 用oc門實(shí)現(xiàn)線與功能
實(shí)例2-6 帶使能端的三態(tài)門
實(shí)例2-7 三選一數(shù)據(jù)選擇器
實(shí)例2-8 四選一數(shù)據(jù)選擇器(1)
實(shí)例2-9 四選一數(shù)據(jù)選擇器(2)
實(shí)例2-10 芯片內(nèi)兩個(gè)節(jié)點(diǎn)相接
實(shí)例2-11 3線-8線譯碼器
實(shí)例2-12 共陰極七段數(shù)碼顯示驅(qū)動(dòng)電路
實(shí)例2-13 優(yōu)先編碼器
實(shí)例2-14 比較器
實(shí)例2-15 二十進(jìn)制bcd譯碼器
實(shí)例2-16 并行奇校驗(yàn)電路
實(shí)例2-17 補(bǔ)碼生成電路
實(shí)例2-18 全減法器
實(shí)例2-19 移位器
實(shí)例2-20 只讀存儲(chǔ)器
實(shí)例2-21 并行奇校驗(yàn)發(fā)生器
第三章 用vhdl設(shè)計(jì)時(shí)序電路
第一節(jié) 時(shí)序電路的基本要素
實(shí)例3-1 對(duì)觸發(fā)器及時(shí)鐘信號(hào)的vhdl描述(1)
實(shí)例3-2 對(duì)觸發(fā)器及時(shí)鐘信號(hào)的vhdl描述(2)
實(shí)例3-3 對(duì)觸發(fā)器及時(shí)鐘信號(hào)的vhdl描述(3)
實(shí)例3-4 對(duì)觸發(fā)器及時(shí)鐘信號(hào)的vhdl描述(4)
實(shí)例3-5 對(duì)觸發(fā)器及時(shí)鐘信號(hào)的vhdl描述(5)
實(shí)例3-6 對(duì)觸發(fā)器及時(shí)鐘信號(hào)的vhdl描述(6)
實(shí)例3-7 鎖存器
第二節(jié) 移存器
實(shí)例3-8 串人串出移存器(1)
實(shí)例3-9 串人串出移存器(2)
實(shí)例3-10 串人串出移存器(3)
實(shí)例3-11 串人串出雙向移存器
實(shí)例3-12 串人并出移存器
實(shí)例3-13 并人串出移存器
第三節(jié) 計(jì)數(shù)器
實(shí)例3-14 一熱態(tài)位編碼計(jì)數(shù)器
實(shí)例3-15 4位移存器型扭環(huán)計(jì)數(shù)器
實(shí)例3-16 七進(jìn)移存器型計(jì)數(shù)器
實(shí)例3-17 二進(jìn)制(m=16)計(jì)數(shù)器
實(shí)例3-18 60進(jìn)計(jì)數(shù)器
實(shí)例3-19 bcd碼60進(jìn)異步計(jì)數(shù)器
實(shí)例3-20 bcd碼60進(jìn)同步計(jì)數(shù)器
實(shí)例3-21 用vhdl描述中小規(guī)模集成電路74ls169
實(shí)例3-22 模值可變計(jì)數(shù)器
實(shí)例3-23 指定起始狀態(tài)的計(jì)數(shù)器
第四節(jié) 狀態(tài)機(jī)應(yīng)用
實(shí)例3-24 序列信號(hào)發(fā)生器
實(shí)例3-25 告警器
實(shí)例3-26 樓梯照明燈控制器
實(shí)例3-27 循環(huán)彩燈控制器
第四章 用電路圖輸入方法設(shè)計(jì)數(shù)字電路
實(shí)例4-1 tffe觸發(fā)器
實(shí)例4-2 冒險(xiǎn)電路
實(shí)例4-3 74169計(jì)數(shù)器的應(yīng)用
實(shí)例4-4 與門陣列控制器
實(shí)例4-5 參數(shù)型宏功能與門
實(shí)例4-6 序列發(fā)生器
第五章 資源調(diào)用與特色電路
第一節(jié) 資源調(diào)用
實(shí)例5-1 不用調(diào)庫(kù)令調(diào)用自制器件
實(shí)例5-2 使用調(diào)庫(kù)、調(diào)包令調(diào)用程序包中的自制器件
實(shí)例5-3 使用調(diào)庫(kù)、調(diào)包令調(diào)用程序包中定義的函數(shù)
實(shí)例5-4 使用調(diào)庫(kù)、調(diào)包命令調(diào)用軟件包中定義的子程序
實(shí)例5-5 為支持不同數(shù)據(jù)類型進(jìn)行運(yùn)算,調(diào)用庫(kù)系統(tǒng)程序包
實(shí)例5-6 在結(jié)構(gòu)體內(nèi)定義一個(gè)子程序(過(guò)程)
實(shí)例5-7 調(diào)用ahera公司的庫(kù)元件dff(d觸發(fā)器)和74151b(選擇器)
第二節(jié) 特色電路
實(shí)例5-8 計(jì)數(shù)器型防抖動(dòng)電路(1)
實(shí)例5-9 計(jì)數(shù)器型防抖動(dòng)電路(2)
實(shí)例5-10 采樣型防抖動(dòng)微分電路
實(shí)例5-11 積分分頻器
實(shí)例5-12 4x4鍵盤輸入電路
實(shí)例5-13 串行偶校驗(yàn)器
第六章 數(shù)字系統(tǒng)課題
課題6-1 帶數(shù)字顯示的秒表
課題6-2 8x8發(fā)光點(diǎn)陣逐點(diǎn)掃描顯示裝置
課題6-3 彩燈閃爍裝置
課題6-4 搶答器
課題6-5 密碼鎖
課題6-6 數(shù)字頻率計(jì)
附錄
附錄1 vhdl、max+plusⅡ知識(shí)問(wèn)答
附錄2 集成電路
附錄3 集成電路主要性能參數(shù)
附錄4 vhdl術(shù)語(yǔ)漢英對(duì)照
附錄5 數(shù)字電路術(shù)語(yǔ)漢英對(duì)照
參考文獻(xiàn)
本書是數(shù)字電路電子設(shè)計(jì)自動(dòng)化(EDA)入門的工具書,其內(nèi)容主要包括:用VHDL設(shè)計(jì)的基本組合電路、時(shí)序電路、數(shù)字綜合電路、電路圖輸入法要領(lǐng)概述、實(shí)用VHDL語(yǔ)句等;附錄部分介紹了VHDL基本知識(shí)和基本術(shù)語(yǔ),中小規(guī)模集成電路等 。
本書提供的所有程序代碼都經(jīng)過(guò)MAX+plus Ⅱ9.23軟件和PLD器件的編譯、仿真、下載和實(shí)際測(cè)量,可以作為進(jìn)一步開(kāi)發(fā)的參考。大部分實(shí)例電路都是在設(shè)計(jì)數(shù)字電路時(shí)經(jīng)常使用的電路;本書為那些想快速步入EDA設(shè)計(jì)大門的讀者提供了一個(gè)仿制、借鑒、156 研究、創(chuàng)新的良好工作平臺(tái)。
版 次:1
定 價(jià):¥17.0元
第2版前言第1版前言第1章 土方工程1.1 土的分類與工程性質(zhì)1.2 場(chǎng)地平整、土方量計(jì)算與土方調(diào)配1.3 基坑土方開(kāi)挖準(zhǔn)備與降排水1.4 基坑邊坡與坑壁支護(hù)1.5 土方工程的機(jī)械化施工復(fù)習(xí)思考題第2...
建筑設(shè)計(jì)資料集(一)1 常用數(shù)據(jù)2 人體尺度3 模數(shù)4 制圖圖例5 透視·陰影6 色彩7 形態(tài)構(gòu)成8 標(biāo)志9 樓梯10 電梯11 防火12 防爆13 防輻射14 防腐蝕15 無(wú)障礙設(shè)計(jì)16 經(jīng)濟(jì)17 ...
第一篇 綜合篇第一章 綠色建筑的理念與實(shí)踐第二章 綠色建筑評(píng)價(jià)標(biāo)識(shí)總體情況第三章 發(fā)揮“資源”優(yōu)勢(shì),推進(jìn)綠色建筑發(fā)展第四章 綠色建筑委員會(huì)國(guó)際合作情況第五章 上海世博會(huì)園區(qū)生態(tài)規(guī)劃設(shè)計(jì)的研究與實(shí)踐第六...
格式:pdf
大?。?span id="o6vnanp" class="single-tag-height">546KB
頁(yè)數(shù): 40頁(yè)
評(píng)分: 4.3
柜號(hào) 序號(hào) G1 1 G1 2 G1 3 G2 4 G2 5 G2 6 G2 7 G2 8 G2 9 G1 10 G2 11 G2 12 G2 13 G2 14 G1 15 G1 16 G1 17 G2 18 G2 19 G2 20 G1 21 G3 22 G3 23 G3 24 G3 25 G3 26 G3 27 G1 28 G1 29 G3 30 G3 31 G2 32 G2 33 G2 34 G2 35 G2 36 G2 37 G2 38 下右 39 下右 40 下右 41 下右 42 下右 43 下右 44 下右 45 下右 46 下右 47 下右 48 下右 49 下右 50 下右 51 下右 52 下右 53 下左 54 下左 55 下左 56 下左 57 下左 58 下左 59 下左 60 下左 61 下左 62 下左 63 下左 64 下左 65 下左 66 下左 67 下
格式:pdf
大?。?span id="1gx5a5c" class="single-tag-height">546KB
頁(yè)數(shù): 5頁(yè)
評(píng)分: 4.7
1 工程常用圖書目錄(電氣、給排水、暖通、結(jié)構(gòu)、建筑) 序號(hào) 圖書編號(hào) 圖書名稱 價(jià)格(元) 備注 JTJ-工程 -24 2009JSCS-5 全國(guó)民用建筑工程設(shè)計(jì)技術(shù)措施-電氣 128 JTJ-工程 -25 2009JSCS-3 全國(guó)民用建筑工程設(shè)計(jì)技術(shù)措施-給水排水 136 JTJ-工程 -26 2009JSCS-4 全國(guó)民用建筑工程設(shè)計(jì)技術(shù)措施-暖通空調(diào) ?動(dòng)力 98 JTJ-工程 -27 2009JSCS-2 全國(guó)民用建筑工程設(shè)計(jì)技術(shù)措施-結(jié)構(gòu)(結(jié)構(gòu)體系) 48 JTJ-工程 -28 2007JSCS-KR 全國(guó)民用建筑工程設(shè)計(jì)技術(shù)措施 節(jié)能專篇-暖通空調(diào) ?動(dòng)力 54 JTJ-工程 -29 11G101-1 混凝土結(jié)構(gòu)施工圖平面整體表示方法制圖規(guī)則和構(gòu)造詳圖(現(xiàn)澆混凝土框架、剪力墻、框架 -剪力墻、框 支剪力墻結(jié)構(gòu)、現(xiàn)澆混凝土樓面與屋面板) 69 代替 00G101
《數(shù)字電路EDA設(shè)計(jì)(第2版)》以提高高校學(xué)生的數(shù)字電子系統(tǒng)工程設(shè)計(jì)能力為宗旨,對(duì)EDA技術(shù)基本知識(shí)、可編程邏輯器件的原理、硬件描述語(yǔ)言及其編程方法和數(shù)字電路EDA設(shè)計(jì)方法作了系統(tǒng)介紹?!稊?shù)字電路EDA設(shè)計(jì)(第2版)》的特點(diǎn)是語(yǔ)言精練,實(shí)例豐富,深入淺出,注重實(shí)用,適合廣大高職院校學(xué)生的特點(diǎn)和教學(xué)改革方向。《數(shù)字電路EDA設(shè)計(jì)(第2版)》共分6章,第1章為緒論,介紹EDA技術(shù)的基本知識(shí);第2章以國(guó)內(nèi)市場(chǎng)占有率最高的兩類芯片,即Altera公司和Xilinx公司的典型芯片為例,介紹了CPLD與FPGA的基本原理;第3章介紹數(shù)字電路EDA開(kāi)發(fā)工具,包含目前業(yè)界常用的工具軟件ModelSim與QuartusⅡ的使用,以及二者聯(lián)合使用的方法;第4章介紹了VHDL基本語(yǔ)法,并以具體實(shí)例解析VHDL的編程思想。第5章介紹基本邏輯電路的EDA實(shí)現(xiàn)方法,從語(yǔ)言編程、軟件仿真、硬件驗(yàn)證三大步驟,對(duì)各類基本邏輯電路的EDA實(shí)現(xiàn)方法作了詳細(xì)的闡述;第6章是典型數(shù)字系統(tǒng)設(shè)計(jì),通過(guò)豐富實(shí)用的典型案例介紹多種數(shù)字系統(tǒng)的設(shè)計(jì)方法。
《數(shù)字電路EDA設(shè)計(jì)(第2版)》可作為高等職業(yè)院校電子類、通信類、電氣類、計(jì)算機(jī)技術(shù)類等工科專業(yè)學(xué)生的數(shù)字邏輯電路、VHDL程序設(shè)計(jì)、EDA技術(shù)等相關(guān)課程的教材或相應(yīng)實(shí)驗(yàn)課程的指導(dǎo)書,也可供從事數(shù)字電子系統(tǒng)設(shè)計(jì)的專業(yè)技術(shù)人員參考。
《數(shù)字電路EDA設(shè)計(jì)(第2版)》配有電子教案,有需要者可登錄出版社網(wǎng)站下載。
《EDA技術(shù)及應(yīng)用:VHDL版(第3版)》內(nèi)容分為五個(gè)部分,前四部分為正文,共七章,第五部分為附錄。第一部分概括地闡述了EDA技術(shù)及應(yīng)用的有關(guān)問(wèn)題(第1章);第二部分比較全面地介紹了EDA技術(shù)的主要內(nèi)容,包括EDA的物質(zhì)基礎(chǔ)--Lattice、Altera和Xilinx公司主流大規(guī)模可編程邏輯器件FPGA/CPL.D的品種規(guī)格、性能參數(shù)、組成結(jié)構(gòu)及原理(第2章),EDA的主流表達(dá)方式--VHDL,的編程基礎(chǔ)(第3章),EDA的設(shè)計(jì)開(kāi)發(fā)軟件--QutrtusII8.0、ISESuite10.1、ispl..EVER8.1、Synpli母PRO7.6、ModelSimSE6.0等五個(gè)常用EDA工具軟件的安裝與使用(第4章),EDA的實(shí)驗(yàn)開(kāi)發(fā)系統(tǒng)--通用EDA實(shí)驗(yàn)開(kāi)發(fā)系統(tǒng)的基本組成、工作原理、性能指標(biāo)及GW48型EDA實(shí)驗(yàn)開(kāi)發(fā)系統(tǒng)的結(jié)構(gòu)及使用方法(第5章);第三部分提供了12個(gè)綜合性的EDA應(yīng)用設(shè)計(jì)實(shí)例(第6章),包括數(shù)字信號(hào)處理、智能控制、神經(jīng)網(wǎng)絡(luò)中經(jīng)常用到的高速PID控制器、FIR濾波器、CORDIC算法的應(yīng)用等實(shí)例;第四部分是EDA技術(shù)實(shí)驗(yàn)(第7章);第五部分是附錄,包括常用FPGA/CPID管腳圖、利用WWW進(jìn)行EDA資源的檢索等內(nèi)容。
《EDA技術(shù)及應(yīng)用:VHDL版(第3版)》可供高等院校電子工程、通信工程、自動(dòng)化、計(jì)算機(jī)應(yīng)用、儀器儀表等信息工程類及相近專業(yè)的本科生或研究生使用,也可作為相關(guān)人員的自學(xué)參考書。
《EDA技術(shù)及應(yīng)用:VHDL版(第3版)》配有電子教案,有需要者可登錄出版社網(wǎng)站下載。
書 名: EDA技術(shù)及應(yīng)用:VHDL版
ISBN: 9787560625492
開(kāi)本: 16開(kāi)
定價(jià): 45.00元