更新日期: 2025-03-22

門電路和觸發(fā)器

格式:pdf

大小:2.0MB

頁數(shù):8P

人氣 :87

門電路和觸發(fā)器 4.6

1 第九節(jié) 門電路和觸發(fā)器 電子電路通常分 模擬電子電路 和數(shù)字電子電路 兩大類。前面介紹的放大電路屬于第 一類,電路中的工作信號是連續(xù)變化的電信號 (模擬信號 )。數(shù)字電路的基本工作信號是 二進(jìn)制的數(shù)字信號 ,它在時(shí)間上和數(shù)值上是離散的,即不是連續(xù)漸變的,而且只有 0和 1兩個(gè)基本數(shù)字,反映在電路上就是低電平和高電平兩種狀態(tài)。因此在穩(wěn)態(tài)時(shí),電路中 的半導(dǎo)體器件都是工作在開、關(guān)狀態(tài)。數(shù)字電路是由幾種最基本的單元電路組成的。在 這些基本單元中, 對元件的精度要求不高,只要在工作時(shí)能夠可靠地區(qū)分 0和 1兩種狀 態(tài)就可以了。數(shù)字電路中研究的 主要問題是輸入信號的狀態(tài) (0 或 1)和輸出信號的狀態(tài) (0 或 1)之間的關(guān)系,即所謂邏輯關(guān)系 ,采用的數(shù)學(xué)工具是邏輯代數(shù)。 一、邏輯代數(shù)基礎(chǔ) 在邏輯代數(shù)中變量具有二值性,即只有兩個(gè)可能的取值“ 0”和“ 1”。 (一)基本的邏輯運(yùn)算 邏輯代數(shù)的基本

基本門電路及觸發(fā)器

基本門電路及觸發(fā)器

格式:pdf

大小:1.3MB

頁數(shù):9P

基本門電路及觸發(fā)器

基于電路定量理論的五值門電路和觸發(fā)器設(shè)計(jì) 基于電路定量理論的五值門電路和觸發(fā)器設(shè)計(jì) 基于電路定量理論的五值門電路和觸發(fā)器設(shè)計(jì)

基于電路定量理論的五值門電路和觸發(fā)器設(shè)計(jì)

格式:pdf

大?。?span id="g4yo6im" class="single-tag-height" data-v-09d85783>765KB

頁數(shù):5P

提出六值代數(shù),建立五值電路三要素理論(信號,網(wǎng)絡(luò)和負(fù)載理論),作為定量研究五值電路的數(shù)學(xué)工具。在此基礎(chǔ)上,首先用δ展開法由五值門函數(shù)設(shè)計(jì)了五值門電路的元件級結(jié)構(gòu)。接著由d觸發(fā)器的特征方程設(shè)計(jì)了動(dòng)態(tài)和靜態(tài)五值d觸發(fā)器的二種電路結(jié)構(gòu)。計(jì)算機(jī)模擬驗(yàn)證了上述理論和依此理論設(shè)計(jì)的電路的正確性。

編輯推薦下載

數(shù)字電路觸發(fā)器詳解

數(shù)字電路觸發(fā)器詳解

格式:pdf

大?。?span id="weysiwg" class="single-tag-height" data-v-09d85783>13.2MB

頁數(shù):83P

數(shù)字電路觸發(fā)器詳解 4.4

數(shù)字電路觸發(fā)器詳解

立即下載
電容快放電型觸發(fā)器的電路分析與設(shè)計(jì) 電容快放電型觸發(fā)器的電路分析與設(shè)計(jì) 電容快放電型觸發(fā)器的電路分析與設(shè)計(jì)

電容快放電型觸發(fā)器的電路分析與設(shè)計(jì)

格式:pdf

大小:1.1MB

頁數(shù):7P

電容快放電型觸發(fā)器的電路分析與設(shè)計(jì) 4.3

為獲得快前沿的高電壓脈沖,分析了電容放電型觸發(fā)器的電路,利用簡化的等效電路研究了放電回路參數(shù)和氣體開關(guān)的火花通道電阻、電感對觸發(fā)脈沖上升時(shí)間的影響。分析了電壓波在高阻抗負(fù)載上形成觸發(fā)脈沖的過程,討論了不同置地元件對輸出波形的影響。在此基礎(chǔ)上,給出了快前沿的電容放電型觸發(fā)器的基本設(shè)計(jì)原則,并完成了30與100kv快前沿觸發(fā)器的設(shè)計(jì)。結(jié)果表明,30kv觸發(fā)器輸出脈沖的前沿約12ns,高阻抗負(fù)載上的幅值可達(dá)44kv;100kv觸發(fā)器輸出脈沖的前沿約10ns,高阻抗負(fù)載上的幅值可達(dá)170kv。

立即下載

門電路和觸發(fā)器熱門文檔

相關(guān)文檔資料 826368 立即查看>>
實(shí)現(xiàn)FPGA高效動(dòng)態(tài)可重配置的觸發(fā)器電路 實(shí)現(xiàn)FPGA高效動(dòng)態(tài)可重配置的觸發(fā)器電路 實(shí)現(xiàn)FPGA高效動(dòng)態(tài)可重配置的觸發(fā)器電路

實(shí)現(xiàn)FPGA高效動(dòng)態(tài)可重配置的觸發(fā)器電路

格式:pdf

大小:1.2MB

頁數(shù):7P

實(shí)現(xiàn)FPGA高效動(dòng)態(tài)可重配置的觸發(fā)器電路 4.4

設(shè)計(jì)了一種在現(xiàn)場可編程邏輯陣列(fpga)內(nèi)可供配置的觸發(fā)器電路結(jié)構(gòu).主要特點(diǎn)是:不需要浪費(fèi)fpga內(nèi)組合邏輯的資源,就可以獨(dú)立配置出56種全部常用類型的d觸發(fā)器電路或鎖存器電路;以fpga在配置簡單時(shí)序電路時(shí)增加50%面積的代價(jià)降低了配置為復(fù)雜時(shí)序電路時(shí)70%的延時(shí)和90%的面積.同時(shí)針對xilinxvirtex系列fpga動(dòng)態(tài)重配置速度較慢的缺點(diǎn),在觸發(fā)器電路中加入了抓捕與寫回電路;提出了通過硬件電路來實(shí)現(xiàn)重配置狀態(tài)保存和寫回的方法.與xilinxvirtex器件完全用軟件實(shí)現(xiàn)的方法相比,加快了fpga動(dòng)態(tài)重配置電路的速度.

立即下載
可重復(fù)觸發(fā)單穩(wěn)態(tài)觸發(fā)器在檢測電路中的應(yīng)用 可重復(fù)觸發(fā)單穩(wěn)態(tài)觸發(fā)器在檢測電路中的應(yīng)用 可重復(fù)觸發(fā)單穩(wěn)態(tài)觸發(fā)器在檢測電路中的應(yīng)用

可重復(fù)觸發(fā)單穩(wěn)態(tài)觸發(fā)器在檢測電路中的應(yīng)用

格式:pdf

大?。?span id="q6ekcoe" class="single-tag-height" data-v-09d85783>1.4MB

頁數(shù):3P

可重復(fù)觸發(fā)單穩(wěn)態(tài)觸發(fā)器在檢測電路中的應(yīng)用 4.8

"555"定時(shí)器是一種數(shù)?;旌现械囊?guī)模集成電路,它使用靈活、方便,被廣泛應(yīng)用于脈沖的產(chǎn)生、整形、定時(shí)和延遲等電路中。由其構(gòu)成的可重復(fù)觸發(fā)單穩(wěn)態(tài)觸發(fā)器,能比較方便地得到持續(xù)時(shí)間更長的輸出脈沖寬度。本文介紹了由555定時(shí)器構(gòu)成的可重復(fù)觸發(fā)單穩(wěn)態(tài)觸發(fā)器的電路構(gòu)成與工作原理,以人體心律監(jiān)視電路中失落脈沖檢測為例,討論了其在信號檢測電路中的應(yīng)用,說明在實(shí)際生產(chǎn)中,只要將其各個(gè)功能加以綜合應(yīng)用,便可得到許多實(shí)用電路。

立即下載
基于數(shù)據(jù)選擇器和D觸發(fā)器的多輸入時(shí)序電路設(shè)計(jì) 基于數(shù)據(jù)選擇器和D觸發(fā)器的多輸入時(shí)序電路設(shè)計(jì) 基于數(shù)據(jù)選擇器和D觸發(fā)器的多輸入時(shí)序電路設(shè)計(jì)

基于數(shù)據(jù)選擇器和D觸發(fā)器的多輸入時(shí)序電路設(shè)計(jì)

格式:pdf

大?。?span id="kie4k0u" class="single-tag-height" data-v-09d85783>680KB

頁數(shù):3P

基于數(shù)據(jù)選擇器和D觸發(fā)器的多輸入時(shí)序電路設(shè)計(jì) 4.6

為了探索多輸入時(shí)序邏輯電路的簡便實(shí)現(xiàn)方法,介紹了基于數(shù)據(jù)選擇器和d觸發(fā)器的多輸入時(shí)序邏輯電路設(shè)計(jì)技術(shù)。即將d觸發(fā)器和數(shù)據(jù)選擇器進(jìn)行組合,用觸發(fā)器的現(xiàn)態(tài)作為數(shù)據(jù)選擇器選擇輸入變量、數(shù)據(jù)選擇器的輸出函數(shù)作為觸發(fā)器的d輸入信號,構(gòu)成既有存儲(chǔ)功能又有數(shù)據(jù)選擇功能的多輸入端時(shí)序網(wǎng)絡(luò)。由觸發(fā)器的現(xiàn)態(tài)選擇輸入變量、所選擇的輸入變量決定觸發(fā)器的次態(tài)轉(zhuǎn)換方向。該方法適合實(shí)現(xiàn)互斥多變量時(shí)序邏輯電路,且在設(shè)計(jì)過程中不需要進(jìn)行函數(shù)化簡。

立即下載
關(guān)于數(shù)字電路中觸發(fā)器教學(xué)的幾點(diǎn)思考 關(guān)于數(shù)字電路中觸發(fā)器教學(xué)的幾點(diǎn)思考 關(guān)于數(shù)字電路中觸發(fā)器教學(xué)的幾點(diǎn)思考

關(guān)于數(shù)字電路中觸發(fā)器教學(xué)的幾點(diǎn)思考

格式:pdf

大?。?span id="6qqe2as" class="single-tag-height" data-v-09d85783>92KB

頁數(shù):1P

關(guān)于數(shù)字電路中觸發(fā)器教學(xué)的幾點(diǎn)思考 4.3

觸發(fā)器作為連接組合邏輯電路和時(shí)序邏輯電路這兩部分的橋梁,在整個(gè)數(shù)字電路中起著承上啟下的作用。因而,對于觸發(fā)器的掌握顯得非常重要。本文針對觸發(fā)器的教學(xué)提出了總分式,循序漸進(jìn)、由淺入深,對比,抓住內(nèi)在聯(lián)系,把握重點(diǎn)等幾條原則,希望能給大家學(xué)習(xí)觸發(fā)器帶來幫助。

立即下載
第20章習(xí)題2-門電路和組合邏輯電路

第20章習(xí)題2-門電路和組合邏輯電路

格式:pdf

大小:693KB

頁數(shù):38P

第20章習(xí)題2-門電路和組合邏輯電路 4.7

1 20章組合電路 20-0xx選擇與填空題 20-1xx畫簡題 20-2xx畫圖題 20-3xx分析題 20-xx設(shè)計(jì)題 十二、[共8分]兩個(gè)輸入端的與門、或門和與非門的輸入波形如圖12所示, 試畫出其輸出信號的波形。 解:設(shè)與門的輸出為f1, 或門的輸出為f2,與非門的輸出為f3,根據(jù)邏輯關(guān)系其輸出波形如圖所示。 20-0xx選擇與填空題 20-001試說明能否將與非門、或非門、異或門當(dāng)做反相器使用?如果可以, 其他輸入端應(yīng)如何連接? 答案與非門當(dāng)反相器使用時(shí),把多余輸入端接高電平 或非門當(dāng)反相器使用時(shí),把多余輸入端接低電平 a b f1 f2 f3 (a) (b) 2 異或門當(dāng)反相器使用時(shí),把多余輸入端接高電平 20-002、試比較ttl電路和cmos電路的優(yōu)、缺點(diǎn)。 答案coms電路抗干擾能力強(qiáng),速度快,靜態(tài)損耗小,工作電壓范圍

立即下載

門電路和觸發(fā)器精華文檔

相關(guān)文檔資料 826368 立即查看>>
第七章門電路和組合邏輯電路

第七章門電路和組合邏輯電路

格式:pdf

大?。?span id="cwesquc" class="single-tag-height" data-v-09d85783>12.0MB

頁數(shù):96P

第七章門電路和組合邏輯電路 4.8

第七章門電路和組合邏輯電路

立即下載
5-2電平觸發(fā)的觸發(fā)器

5-2電平觸發(fā)的觸發(fā)器

格式:pdf

大小:3.2MB

頁數(shù):13P

5-2電平觸發(fā)的觸發(fā)器 4.6

5-2電平觸發(fā)的觸發(fā)器

立即下載
復(fù)合邏輯門電路

復(fù)合邏輯門電路

格式:pdf

大?。?span id="qyoe8oq" class="single-tag-height" data-v-09d85783>578KB

頁數(shù):5P

復(fù)合邏輯門電路 4.8

復(fù)合邏輯門電路

立即下載
74系列門電路

74系列門電路

格式:pdf

大?。?span id="2k0qeos" class="single-tag-height" data-v-09d85783>2.3MB

頁數(shù):23P

74系列門電路 4.7

為了方便大家我收集了下列74系列芯片的引腳圖資料,如還有需要請上電子論壇http://ww w.dianz.cn/bbs/ 反相器驅(qū)動(dòng)器ls04ls05ls06ls07ls125ls240ls244ls245 與門與非門ls00ls08ls10ls11ls20ls21ls27ls30ls38 或門或非門與或非門ls02ls32ls51ls64ls65 異或門比較器ls86 譯碼器ls138ls139 寄存器ls74ls175ls373 反相器: vcc6a6y5a5y4a4y六非門74ls04 ┌┴—┴—┴—┴—┴—┴—┴┐六非門(oc門)74ls05 _│141312111098│六非門(

立即下載
基于掃描D觸發(fā)器的可逆電路測試綜合方法 基于掃描D觸發(fā)器的可逆電路測試綜合方法 基于掃描D觸發(fā)器的可逆電路測試綜合方法

基于掃描D觸發(fā)器的可逆電路測試綜合方法

格式:pdf

大?。?span id="ss60gww" class="single-tag-height" data-v-09d85783>534KB

頁數(shù):8P

基于掃描D觸發(fā)器的可逆電路測試綜合方法 4.7

為了實(shí)現(xiàn)可逆邏輯電路的可測性設(shè)計(jì),充分利用可逆邏輯電路中存在的輸出引腳,提出一種可逆邏輯電路測試綜合方法.通過定義可逆邏輯門的可觀性值和可控性值的計(jì)算方法,對可逆邏輯電路的可測性進(jìn)行建模;通過插入觀察點(diǎn),制定了可逆組合邏輯電路可測性實(shí)現(xiàn)方案;通過對現(xiàn)有的d觸發(fā)器進(jìn)行改造并構(gòu)建全新的掃描d觸發(fā)器,制定了可逆時(shí)序電路的可測性邏輯實(shí)現(xiàn)方案;最后分析了掃描d觸發(fā)器的工作特點(diǎn),規(guī)范了測試步驟,建立一種可逆邏輯電路的測試綜合方法.實(shí)驗(yàn)結(jié)果表明,與現(xiàn)有方法相比,文中方法插入觀察點(diǎn)代價(jià)平均增加不到1%,但電路的可觀性平均能得到24%的改善.

立即下載

門電路和觸發(fā)器最新文檔

相關(guān)文檔資料 826368 立即查看>>
觸發(fā)電路

觸發(fā)電路

格式:pdf

大?。?span id="2qo4iyy" class="single-tag-height" data-v-09d85783>205KB

頁數(shù):5P

觸發(fā)電路 4.5

觸發(fā)電路 相控觸發(fā)電路是將控制信號轉(zhuǎn)變?yōu)樵谟|發(fā)滯后角觸發(fā)可控整流器、交流調(diào)壓 器、直接降頻變頻器或有源逆變器中晶閘管的門極驅(qū)動(dòng)脈沖的電路。 大、中功率的變流器廣泛應(yīng)用的是晶體管觸發(fā)電路,其中以同步信號為鋸齒 波的觸發(fā)電路應(yīng)用最多。 晶閘管門極對觸發(fā)電路的要求: 1)、觸發(fā)信號要有一定的功率和幅值; 2)、觸發(fā)信號要有一定的寬度; 3)、觸發(fā)信號要有一定的陡度; 4)、觸發(fā)信號要有一定的移相范圍并與主電路同步。 1.同步信號為鋸齒波的觸發(fā)電路 輸出可為雙窄脈沖(適用于有兩個(gè)晶閘管同時(shí)導(dǎo)通的電路),也可為單窄 脈沖。三個(gè)基本環(huán)節(jié):脈沖的形成與放大、鋸齒波的形成和脈沖移相、同步環(huán)節(jié)。 此外,有強(qiáng)觸發(fā)和雙窄脈沖形成環(huán)節(jié). 圖1同步信號為鋸齒波的觸發(fā)電路 1)脈沖形成環(huán)節(jié) v4、v5—脈沖形成 v7、v8—脈沖放大 控制電壓uco加在v4基極上 脈沖前沿由

立即下載
邏輯門電路使用中的幾個(gè)實(shí)際問題

邏輯門電路使用中的幾個(gè)實(shí)際問題

格式:pdf

大?。?span id="maioicg" class="single-tag-height" data-v-09d85783>176KB

頁數(shù):9P

邏輯門電路使用中的幾個(gè)實(shí)際問題 4.5

邏輯門電路使用中的幾個(gè)實(shí)際問題 以上討論了幾種邏輯門電路特別是重點(diǎn)地討論了ttl和cmos兩種電路。在具體的應(yīng)用中可以根據(jù) 要求來選用何種器件。器件的主要技術(shù)參數(shù)有傳輸延遲時(shí)間、功耗、噪聲容限,帶負(fù)載能力等,據(jù)此可以 正確地選用一種器件或兩種器件混用。下面對幾個(gè)實(shí)際問題,如不同門電路之間的接口技術(shù),門電路與負(fù) 載之間的匹配等進(jìn)行討論。 一、各種門電路之間的接口問題 在數(shù)字電路或系統(tǒng)的設(shè)計(jì)中,往往由于工作速度或者功耗指標(biāo)的要求,需要采用多種邏輯器件混合使 用,例如,ttl和cmos兩種器件都要使用。由前面幾節(jié)的討論已知,每種器件的電壓和電流參數(shù)各不 相同,因而需要采用接口電路,一般需要考慮下面三個(gè)條件: 1.驅(qū)動(dòng)器件必須能對負(fù)載器件提供灌電流最大值。 2.驅(qū)動(dòng)器件必須對負(fù)載器件提供足夠大的拉電流。 3.驅(qū)動(dòng)器件的輸出電壓必須處在負(fù)載器件所要求的輸入電壓范圍 ,包括高。低電壓

立即下載
電子工程科-同步JK觸發(fā)器的原理與特點(diǎn)

電子工程科-同步JK觸發(fā)器的原理與特點(diǎn)

格式:pdf

大?。?span id="kqu8wwg" class="single-tag-height" data-v-09d85783>3.2MB

頁數(shù):29P

電子工程科-同步JK觸發(fā)器的原理與特點(diǎn) 4.6

電子工程科-同步JK觸發(fā)器的原理與特點(diǎn)

立即下載
66第20章習(xí)題2-門電路和組合邏輯電路

66第20章習(xí)題2-門電路和組合邏輯電路

格式:pdf

大小:601KB

頁數(shù):27P

66第20章習(xí)題2-門電路和組合邏輯電路 4.7

20章組合電路 20-0xx選擇與填空題 20-1xx畫簡題 20-2xx畫圖題 20-3xx分析題 20-xx設(shè)計(jì)題 十二、[共8分]兩個(gè)輸入端的與門、或門和與非門的輸入波形如圖12所示, 試畫出其輸出信號的波形。 解:設(shè)與門的輸出為f1, 或門的輸出為f2,與非門的輸出為f3,根據(jù)邏輯關(guān)系其輸出波形如圖所示。 20-0xx選擇與填空題 20-001試說明能否將與非門、或非門、異或門當(dāng)做反相器使用?如果可以, 其他輸入端應(yīng)如何連接? 答案與非門當(dāng)反相器使用時(shí),把多余輸入端接高電平 或非門當(dāng)反相器使用時(shí),把多余輸入端接低電平 異或門當(dāng)反相器使用時(shí),把多余輸入端接高電平 20-002、試比較ttl電路和cmos電路的優(yōu)、缺點(diǎn)。 a b f1 f2 f3 (a) (b) 答案coms電路抗干擾能力強(qiáng),速度快,靜態(tài)損耗小,工作電壓范圍寬, 有取代

立即下載
第20章習(xí)題2-門電路和組合邏輯電路 (2)

第20章習(xí)題2-門電路和組合邏輯電路 (2)

格式:pdf

大?。?span id="k2euoqw" class="single-tag-height" data-v-09d85783>711KB

頁數(shù):44P

第20章習(xí)題2-門電路和組合邏輯電路 (2) 4.3

20章組合電路 20-0xx選擇與填空題 20-1xx畫簡題 20-2xx畫圖題 20-3xx分析題 20-xx設(shè)計(jì)題 十二、[共8分]兩個(gè)輸入端的與門、或門和與非門的輸入波形如圖12所示, 試畫出其輸出信號的波形。 解:設(shè)與門的輸出為f1, 或門的輸出為f2,與非門的輸出為f3,根據(jù)邏輯關(guān)系其輸出波形如圖所示。 20-0xx選擇與填空題 20-001試說明能否將與非門、或非門、異或門當(dāng)做反相器使用?如果可以, 其他輸入端應(yīng)如何連接? 答案與非門當(dāng)反相器使用時(shí),把多余輸入端接高電平 a b f1 f2 f3 (a) (b) 或非門當(dāng)反相器使用時(shí),把多余輸入端接低電平 異或門當(dāng)反相器使用時(shí),把多余輸入端接高電平 20-002、試比較ttl電路和cmos電路的優(yōu)、缺點(diǎn)。 答案coms電路抗干擾能力強(qiáng),速度快,靜態(tài)損耗小,工作電壓范圍寬, 有取代

立即下載
基于R-SET結(jié)構(gòu)的邏輯門電路和觸發(fā)器設(shè)計(jì) 基于R-SET結(jié)構(gòu)的邏輯門電路和觸發(fā)器設(shè)計(jì) 基于R-SET結(jié)構(gòu)的邏輯門電路和觸發(fā)器設(shè)計(jì)

基于R-SET結(jié)構(gòu)的邏輯門電路和觸發(fā)器設(shè)計(jì)

格式:pdf

大?。?span id="yeakmag" class="single-tag-height" data-v-09d85783>491KB

頁數(shù):未知

基于R-SET結(jié)構(gòu)的邏輯門電路和觸發(fā)器設(shè)計(jì) 4.8

提出一種基于單電子晶體管的新型電路結(jié)構(gòu)——r-set結(jié)構(gòu),并從r-set結(jié)構(gòu)的反相器著手對該結(jié)構(gòu)電路的工作原理和性能進(jìn)行了分析.構(gòu)造出基于r-set結(jié)構(gòu)的或非門、一位數(shù)值比較器、sr鎖存器和d觸發(fā)器.通過對各電路進(jìn)行spice仿真,驗(yàn)證了各電路的正確性.最后對r-set和互補(bǔ)型set2種結(jié)構(gòu)的d觸發(fā)器進(jìn)行性能比較,得出r-set結(jié)構(gòu)的d觸發(fā)器具有結(jié)構(gòu)簡單,功耗低,延時(shí)小的特點(diǎn).

立即下載
一種基于D觸發(fā)器的調(diào)制編碼板故障記憶電路設(shè)計(jì) 一種基于D觸發(fā)器的調(diào)制編碼板故障記憶電路設(shè)計(jì) 一種基于D觸發(fā)器的調(diào)制編碼板故障記憶電路設(shè)計(jì)

一種基于D觸發(fā)器的調(diào)制編碼板故障記憶電路設(shè)計(jì)

格式:pdf

大?。?span id="uwe0ogy" class="single-tag-height" data-v-09d85783>154KB

頁數(shù):2P

一種基于D觸發(fā)器的調(diào)制編碼板故障記憶電路設(shè)計(jì) 4.7

對于廣播發(fā)射機(jī)的日常維護(hù)工作,準(zhǔn)確的判斷發(fā)射機(jī)的故障點(diǎn)是快速處理發(fā)射機(jī)故障的先決條件。在dx-200型中波發(fā)射機(jī)中,一些故障由于故障指示瞬間消失或者故障指示不能覆蓋到給維護(hù)人員判斷故障位置、縮短處理故障的時(shí)間帶來了負(fù)擔(dān)。以調(diào)制編碼板的電源故障指示電路為載體,本文用d觸發(fā)器設(shè)計(jì)出一種穩(wěn)定可靠的故障點(diǎn)記憶電路,在實(shí)際運(yùn)行中把故障現(xiàn)場保持記憶,留給維護(hù)人員,大大提高了故障處理效率。

立即下載
一種具有掉電數(shù)據(jù)保持功能的觸發(fā)器設(shè)計(jì) 一種具有掉電數(shù)據(jù)保持功能的觸發(fā)器設(shè)計(jì) 一種具有掉電數(shù)據(jù)保持功能的觸發(fā)器設(shè)計(jì)

一種具有掉電數(shù)據(jù)保持功能的觸發(fā)器設(shè)計(jì)

格式:pdf

大?。?span id="qs44w8s" class="single-tag-height" data-v-09d85783>382KB

頁數(shù):未知

一種具有掉電數(shù)據(jù)保持功能的觸發(fā)器設(shè)計(jì) 4.7

提出了一種用相變器件作為可擦寫存儲(chǔ)單元的具有掉電數(shù)據(jù)保持功能的觸發(fā)器電路.該觸發(fā)器由四部分組成:具有恢復(fù)掉電時(shí)數(shù)據(jù)的雙置位端觸發(fā)器dff、上電掉電監(jiān)測置位電路(poweron/offreset)、相變存儲(chǔ)單元的讀寫電路(readwrite)和reset/set信號產(chǎn)生電路,使之在掉電時(shí)能夠保存數(shù)據(jù),并在上電時(shí)完成數(shù)據(jù)恢復(fù).基于0.13μmsmic標(biāo)準(zhǔn)cmos工藝,采用candence軟件對觸發(fā)器進(jìn)行仿真,掉電速度達(dá)到0.15μs/v的情況下,上電時(shí)可以在30ns內(nèi)恢復(fù)掉電時(shí)的數(shù)據(jù)狀態(tài).

立即下載
電子控制信號-邏輯門電路

電子控制信號-邏輯門電路

格式:pdf

大?。?span id="ai0gwoo" class="single-tag-height" data-v-09d85783>4.5MB

頁數(shù):30P

電子控制信號-邏輯門電路 4.6

電子控制信號-邏輯門電路

立即下載
低抖動(dòng)快前沿高電壓重復(fù)率觸發(fā)器 低抖動(dòng)快前沿高電壓重復(fù)率觸發(fā)器 低抖動(dòng)快前沿高電壓重復(fù)率觸發(fā)器

低抖動(dòng)快前沿高電壓重復(fù)率觸發(fā)器

格式:pdf

大小:743KB

頁數(shù):6P

低抖動(dòng)快前沿高電壓重復(fù)率觸發(fā)器 4.5

介紹了一種低抖動(dòng)、快前沿高電壓重復(fù)率觸發(fā)器,輸出參數(shù)為:重復(fù)率可達(dá)100pulse/s,輸出時(shí)延約225ns,抖動(dòng)約1ns,前沿約26ns,脈寬約70ns,高阻負(fù)載上電脈沖的峰值可達(dá)-40kv,重復(fù)率為50pulse/s時(shí),峰值可達(dá)-51kv,單次工作時(shí)的峰值可達(dá)-60kv。該觸發(fā)器主要由控制單元、高壓供電單元與脈沖形成單元構(gòu)成,脈沖形成單元采用了低電感電容對負(fù)載快放電的結(jié)構(gòu),建立開關(guān)為氫閘流管。實(shí)驗(yàn)發(fā)現(xiàn),氫閘流管存在微導(dǎo)通狀態(tài),開關(guān)的通道電阻及維持的時(shí)間與開關(guān)極間的電勢差有關(guān);電勢差越高,通道電阻越小,微導(dǎo)通狀態(tài)維持的時(shí)間越長。此外,氫閘流管的導(dǎo)通性能受燈絲加熱電源的影響明顯,當(dāng)加熱電壓較低時(shí),氫閘流管導(dǎo)通緩慢,延時(shí)與抖動(dòng)較大,當(dāng)加熱電壓過高時(shí),氫閘流管易于發(fā)生自擊穿。

立即下載

門電路和觸發(fā)器相關(guān)

文輯推薦

知識(shí)推薦

百科推薦

鄭承章

職位:造價(jià)專業(yè)負(fù)責(zé)人

擅長專業(yè):土建 安裝 裝飾 市政 園林

門電路和觸發(fā)器文輯: 是鄭承章根據(jù)數(shù)聚超市為大家精心整理的相關(guān)門電路和觸發(fā)器資料、文獻(xiàn)、知識(shí)、教程及精品數(shù)據(jù)等,方便大家下載及在線閱讀。同時(shí),造價(jià)通平臺(tái)還為您提供材價(jià)查詢、測算、詢價(jià)、云造價(jià)、私有云高端定制等建設(shè)領(lǐng)域優(yōu)質(zhì)服務(wù)。手機(jī)版訪問: 門電路和觸發(fā)器