《FPGA/CPLD應(yīng)用設(shè)計200例》是應(yīng)廣大科學(xué)研究人員、工程技術(shù)人員的迫切需求,參照國內(nèi)外1000余項FPGA/CPLD應(yīng)用設(shè)計成果,從實用角度出發(fā)編寫的。是一本具有實用性、啟發(fā)性、信息性的綜合工具書?!禙PGA/CPLD應(yīng)用設(shè)計200例》共計典型應(yīng)用設(shè)計實例287個,可供科學(xué)研究人員、工程技術(shù)人員、維護修理人員及大專院校師生在解決現(xiàn)代科研和生產(chǎn)中的許多實際問題時參考、借鑒。
FPGA/CPLD應(yīng)用設(shè)計200例版權(quán)信息
書名:FPGA/CPLD應(yīng)用設(shè)計200例
ISBN:9787811243154
開本:16
定價:72.00 元
上冊
第1篇FPGA/CPLD典型應(yīng)用設(shè)計實例
1.1FFT(快速傅里葉變換)的FPGA設(shè)計與實現(xiàn)
1.2數(shù)字式存儲示波器
1.3汽車尾燈控制電路設(shè)計
1.4數(shù)字鐘電路設(shè)計
1.5數(shù)字調(diào)制(FSK)信號發(fā)生器
1.6電子數(shù)字鬧鐘
1.7函數(shù)發(fā)生器設(shè)計
1.8偽隨機序列發(fā)生器
1.9多功能點陣牌電路設(shè)計
1.10光通信PDH的標(biāo)準(zhǔn)偽隨機圖案發(fā)生器設(shè)計
1.11數(shù)字秒表
1.12電子密碼鎖
1.13數(shù)字電壓表
1.14自動交通控制系統(tǒng)
1.15交通信號燈控制器
1.16交通控制燈邏輯電路系統(tǒng)設(shè)計
1.17十字路口交通管理信號燈系統(tǒng)設(shè)計
1.18交通燈控制程序設(shè)計
1.19交通燈電路設(shè)計
1.20無線通信中的全數(shù)字調(diào)制器設(shè)計
1.21無線通信中的全數(shù)字解調(diào)器設(shè)計
1.22采用VHDL語言設(shè)計的數(shù)字頻率計
1.23數(shù)字顯示頻率計
1.24簡易數(shù)字頻率計設(shè)計
1.254位數(shù)字頻率計
1.26采用VerilogHDL語言設(shè)計的頻率計
1.27簡易頻率計電路設(shè)計
1.28簡易頻率計設(shè)計
1.29電子數(shù)字鐘
1.30采用VerilogHDL語言設(shè)計的電子數(shù)字鐘
1.31采用VHDL語言設(shè)計的電子數(shù)字鐘
1.32電子時鐘電路設(shè)計
1.33計時器
1.34波形發(fā)生器電路設(shè)計
1.35LED數(shù)碼管動態(tài)顯示設(shè)計
1.36流水燈電路設(shè)計
1.37直流步進電機控制電路設(shè)計
1.38ADC電壓測量電路設(shè)計
1.39簡易電子鐘設(shè)計
1.40數(shù)字搶答器
1.41序列檢測器
1.42UART通用異步串行口設(shè)計
1.43簡易周期信號測試儀
1.44序列信號發(fā)生器
1.45通信、雷達和遙測用序列檢測器的設(shè)計
1.46數(shù)字密碼鎖
1.47偽隨機序列信號發(fā)生器設(shè)計
1.48FIFO存儲器的VHDL描述
1.49采用VerilogHDL語言設(shè)計的UART通用異步收發(fā)器.
1.50倍頻電路
1.51雙向數(shù)據(jù)轉(zhuǎn)換器
1.52鍵盤電路
1.53數(shù)碼LED顯示器
1.54多位加法器電路
1.556位數(shù)碼管動態(tài)掃描及譯碼電路
1.56非2的冪次分頻電路
1.57非整數(shù)分頻電路
1.58常用電路的VHDL描述
1.59同步一百進制計數(shù)器的設(shè)計
1.60門電路設(shè)計
1.61時序電路設(shè)計
1.62組合邏輯電路設(shè)計
1.63頻率合成技術(shù)--基于FPGA的直接數(shù)字合成器(DDS)設(shè)計
1.64串行通信MAX232接口電路設(shè)計
1.652的冪次分頻電路
1.66環(huán)形計數(shù)器與扭環(huán)形計數(shù)器
1.678位可逆計數(shù)器和三角波發(fā)生器
1.68并/串轉(zhuǎn)換器
1.694選1數(shù)據(jù)選擇器
1.704位二進制數(shù)/8421BCD碼
1.71移位寄存器設(shè)計
1.72三進制計數(shù)器設(shè)計
1.73移位型控制器的設(shè)計與實現(xiàn)
1.74存儲器接口電路設(shè)計
1.754位加法器設(shè)計
1.76乘法器設(shè)計
1.77譯碼器設(shè)計
1.78可變模計數(shù)器設(shè)計
1.79整數(shù)增益放大器設(shè)計與測試
1.80濾波器的設(shè)計與測試
1.81比較器的設(shè)計與測試
1.82帶阻有源濾波器設(shè)計
1.83線性反饋移位寄存器LFSR的FPGA設(shè)計與實現(xiàn)
1.84線性分析、循環(huán)碼編碼譯碼器的FPGA設(shè)計與實現(xiàn)
1.85數(shù)據(jù)傳輸與I/O接口標(biāo)準(zhǔn)
1.86異步收發(fā)器
1.87有限脈沖響應(yīng)(FIR)數(shù)字濾波器的FPGA設(shè)計與實現(xiàn)
1.88逐次逼近型ADC
1.89乘法器的FPGA設(shè)計與實現(xiàn)
1.90總線仲裁電路的設(shè)計
1.91ALU(算術(shù)邏輯部件)設(shè)計
1.92脈沖分配器設(shè)計
1.93二進制碼/格雷碼的轉(zhuǎn)換
1.94直接序列擴頻通信系統(tǒng)設(shè)計
1.95并/串轉(zhuǎn)換模塊設(shè)計
1.96移位相加模塊設(shè)計
1.97時延環(huán)節(jié)模塊設(shè)計
1.98多波形發(fā)生器設(shè)計
1.99三位乘法器設(shè)計
1.100小信號測量系統(tǒng)
1.101單片電路設(shè)計
1.102簡易數(shù)字鎖
1.103交通燈控制器
1.104閃爍燈和流水燈設(shè)計與仿真
1.1053DES算法的FPGA實現(xiàn)及其在3DES-PCI安全卡中的應(yīng)用
1.106邊界掃描測試
1.107交通信號燈
1.108交通燈監(jiān)視電路設(shè)計
1.109漢字顯示
1.110漢字顯示電路設(shè)計
1.111洗衣機控制電路設(shè)計
1.112籃球30s可控計時器設(shè)計
1.113悅耳的音響設(shè)計
1.114樂曲演奏電路設(shè)計
1.115多音階電子琴電路設(shè)計
1.116《友誼地久天長》樂曲演奏電路設(shè)計
1.117軟件無線電內(nèi)插濾波器設(shè)計
1.118量程自動轉(zhuǎn)換的數(shù)字式頻率計
1.119游戲電路設(shè)計
1.120全自動電梯控制電路
1.1218位二進制乘法電路
1.122自動售郵票機
參考文獻
下冊
第2篇FPGA/CPLD產(chǎn)品設(shè)計、開發(fā)技巧與秘訣
2.1如何根據(jù)項目選擇器件
2.2可編程器件的選擇原則
2.3確定初步方案的方法與技巧
2.4基于可編程邏輯器件的數(shù)字系統(tǒng)的設(shè)計流程
2.5掌握常用FPGA/CPLD
2.6EDA技術(shù)的基本設(shè)計方法
2.7數(shù)字系統(tǒng)設(shè)計中的低功耗設(shè)計方法
2.8動態(tài)可編程重構(gòu)技術(shù)
2.9多級邏輯的設(shè)計技巧
2.10VerilogHDL設(shè)計方法與技巧
2.11FPGA設(shè)計的穩(wěn)定性探討
2.12同步電路設(shè)計技巧
2.13圖形設(shè)計法的實用技術(shù)
2.14狀態(tài)機設(shè)計技巧
2.15存儲器的VHDL實現(xiàn)方法與技巧
2.16存儲器設(shè)計典型實例
2.17只讀存儲器
2.18比較器
2.19多路選擇器
2.20三態(tài)總線
2.21m序列的產(chǎn)生和性質(zhì)
2.22對具體某一信號的連續(xù)存儲
2.23典型的時序邏輯電路分析與描述
2.24用VerilogHDL的時序邏輯電路設(shè)計
2.25時序邏輯電路的設(shè)計方法與技巧
2.26FPGA/CPLD的設(shè)計和優(yōu)化
2.27CPLD典型器件ispPAC20的擴展應(yīng)用技巧
2.28CPLD典型器件ispPAC的基本應(yīng)用技巧
2.29VerilogHDL設(shè)計組合邏輯電路技巧
2.30VHDL設(shè)計組合邏輯電路技巧
2.31LED七段譯碼器的分析與設(shè)計
2.32電路的仿真技巧
2.33宏器件及其調(diào)用
2.34ispPAC的增益調(diào)整方法
2.35數(shù)字系統(tǒng)的描述方法
2.36FPGA系統(tǒng)設(shè)計與調(diào)試技巧
2.37典型的下載/配置方式
2.38Xilinx器件的下載
2.39ByteBlaster并口下載電纜
2.40單個FLEX系列器件的PS配置(下載電纜連接與下載操作)
2.41多個FLEX器件的PS配置(下載電路連接與下載操作)
2.42單個MAX器件的JTAG方式編程(POF文件連接與編程)
2.43單個FLEX器件的JTAG方式配置(SOF文件連接與編程)
2.44多個MAX/FLEX器件的JTAG方式編程/配置(連接與編程)
2.45主動串行與被動串行配置模式
2.46門禁系統(tǒng)設(shè)計技巧
2.47兩種實際應(yīng)用的計數(shù)器電路設(shè)計
2.48常用觸發(fā)器及其應(yīng)用設(shè)計技巧
2.49加法器設(shè)計
2.50ispPAC的接口電路設(shè)計
2.51編程接口和編程--ISP方式和JTAG方式
2.52利用VerilogHDL設(shè)計狀態(tài)機的技巧
2.53系統(tǒng)級層次式設(shè)計
2.54邊界掃描測試技術(shù)
2.55在系統(tǒng)下載電纜與評估板
2.56用CPLD和單片機設(shè)計電子系統(tǒng)
2.57怎樣優(yōu)化程序
2.58怎樣才能避免潛在的危險
2.59毛刺的產(chǎn)生及其消除技巧
2.60計數(shù)器設(shè)計與FPGA資源
2.61組合邏輯電路的競爭冒險及其消除技巧
2.62選擇器設(shè)計和FPGA資源
2.63基于FPGA/CPLD應(yīng)用設(shè)計的23點經(jīng)驗總結(jié)
第3篇FPGA/CPLD常用工具及軟件特性
3.1常用的FPGA開發(fā)工具
3.2常用EDA設(shè)計工具
3.3FPGA/CPLD數(shù)字邏輯實驗平臺
3.4軟件資源
3.5典型常用的VerilogHDL語言(應(yīng)用設(shè)計舉例)
3.6VerilogHDL的一般結(jié)構(gòu)
3.719種常用電路的VerilogHDL描述
3.8典型常用的VHDL語言(應(yīng)用設(shè)計舉例)
3.910種常用電路的VHDL描述.
第4篇FPGA/CPLD常用芯片結(jié)構(gòu)及特點
4.1FPGA和CPLD的結(jié)構(gòu)性能對照
4.2FPGA/CPLD的基本結(jié)構(gòu)和原理
4.3Xilinx系列CPLD
4.4Altera系列CPLD
4.5現(xiàn)場可編程系統(tǒng)芯片F(xiàn)PSC
4.6無限可重構(gòu)可編程門陣列ispXPGA
4.7ispXPLD器件
4.8在系統(tǒng)可編程通用數(shù)字開關(guān)ispGDS和互連器件ispGDX/V
4.9在系統(tǒng)可編程模擬器件的原理
4.10各種在系統(tǒng)可編程模擬器件的結(jié)構(gòu)
4.11ispLSI系列器件的性能參數(shù)
4.12ispLSI系列器件的主要技術(shù)特性
4.13ispLSI系列器件的編程方法
4.14成熟器件與新型器件
4.15FPGA/CPLD器件的編程
附錄l現(xiàn)場可編程邏輯器件主流產(chǎn)品一覽
附錄2各種器件的下載電路(在系統(tǒng)可編程ispJTAGTM芯片設(shè)計指導(dǎo))
附錄3Lattice系統(tǒng)宏(器件庫)
附錄4國內(nèi)外常用二進制邏輯元件圖形符號對照表
附錄5世界著名的FPGA廠商及商標(biāo)符號
附錄6實驗開發(fā)板電路原理圖
附錄7常用FPGA的端口資源
附錄8兩種CPLD實驗儀器面板圖及電路圖
附錄9CPLD主要器件引腳圖
附錄10縮略語詞匯表
參考文獻
……
家居空間的裝飾裝修是人們?nèi)粘I钪忻芮嘘P(guān)注的一件大事,幾乎人人都會遇到。家居的裝修是一項融合包含各類技術(shù)知識及各種藝術(shù)風(fēng)格在內(nèi)的頗為復(fù)雜的施工工程。本書主要介紹了有關(guān)背景墻的裝修設(shè)計。全書以圖片為主。...
、單擊“格式|幻燈片設(shè)計”菜單項,打開“幻燈片設(shè)計”任務(wù)窗格; 2、執(zhí)行下列操作之一: •若要對所有幻燈片應(yīng)用設(shè)計模板,請單擊所需模板。 •若要將模板應(yīng)用于單張幻燈片,請選擇“...
求建筑給水減壓閥應(yīng)用設(shè)計規(guī)程(CECS109 : 2000)
查收
格式:pdf
大小:382KB
頁數(shù): 4頁
評分: 4.4
Ξ 基于 CPLD/ FPGA 器件參數(shù)化開方電路的設(shè)計及應(yīng)用 魏佩敏 趙偉強 (紹興文理學(xué)院 工學(xué)院 ,浙江 紹興 312000) 摘 要 :討論二進制開方運算的過程以及利用 CPLD/ FPGA 進行開方運算硬件電路的設(shè)計思想和實現(xiàn)方案 . 關(guān)鍵詞 :二進制碼 ;開方 ;CPLD/ FPGA ;H DL 語言 中圖分類號 :TN702 文獻標(biāo)識碼 :A 文章編號 :1008 - 293X (2005) 10 - 0058 - 04 目前在模擬信號數(shù)字化處理過程中 ,數(shù)字可編程器件以其性能穩(wěn)定 、處理速度快而得到廣泛應(yīng)用 ,特 別是 EDA 軟件及在線可編程技術(shù)的使用 ,使設(shè)計的靈活性和設(shè)計速度大幅度提高 .在 CPLD/ FPGA 的開發(fā) 應(yīng)用中 ,大多數(shù) EDA 軟件都提供加法 、減法 、乘法的設(shè)計向?qū)?,或提供 LPM宏函
格式:pdf
大?。?span id="1es4ysl" class="single-tag-height">382KB
頁數(shù): 3頁
評分: 4.8
針對模擬光端機傳輸質(zhì)量低、信號易受環(huán)境干擾而失真、系統(tǒng)性能不穩(wěn)定和電路設(shè)計復(fù)雜等缺點,采用CPLD對四路數(shù)字光端機進行設(shè)計??紤]到四路采樣頻率在滿足以上要求的同時,還要通過一路光纖傳輸四路采樣數(shù)據(jù)的情況,提出了并串轉(zhuǎn)換頻率為采樣頻率四倍的策略,實現(xiàn)了分時復(fù)用光纖通道。通過實驗和時序仿真,驗證了該系統(tǒng)的正確性和可行性。該系統(tǒng)結(jié)構(gòu)簡單、成本低、性能穩(wěn)定,是未來數(shù)字光端機行業(yè)發(fā)展的方向。
導(dǎo)讀: 本文討論的四種常用FPGA/CPLD設(shè)計思想與技巧:乒乓操作、串并轉(zhuǎn)換、流水線操作、數(shù)據(jù)接口同步化,都是FPGA/CPLD邏輯設(shè)計的內(nèi)在規(guī)律的體現(xiàn),合理地采用這些設(shè)計思想能在FPGA/CPLD設(shè)計工作中取得事半功倍的效果。
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
FPGA/CPLD的設(shè)計思想與技巧是一個非常大的話題,由于篇幅所限,本文僅介紹一些常用的設(shè)計思想與技巧,希望本文能引起工程師們的注意,如果能有意識地利用這些原則指導(dǎo)日后的設(shè)計工作,將取得事半功倍的效果!
1、乒乓操作
“乒乓操作”是一個常常應(yīng)用于數(shù)據(jù)流控制的處理技巧,典型的乒乓操作方法如圖1所示。
乒乓操作的處理流程為:輸入數(shù)據(jù)流通過“輸入數(shù)據(jù)選擇單元”將數(shù)據(jù)流等時分配到兩個數(shù)據(jù)緩沖區(qū),數(shù)據(jù)緩沖模塊可以為任何存儲模塊,比較常用的存儲單元為雙口RAM(DPRAM)、單口RAM(SPRAM)、FIFO等。在第一個緩沖周期,將輸入的數(shù)據(jù)流緩存到“數(shù)據(jù)緩沖模塊1”;在第2個緩沖周期,通過“輸入數(shù)據(jù)選擇單元”的切換,將輸入的數(shù)據(jù)流緩存到“數(shù)據(jù)緩沖模塊2”,同時將“數(shù)據(jù)緩沖模塊1”緩存的第1個周期數(shù)據(jù)通過“輸入數(shù)據(jù)選擇單元”的選擇,送到“數(shù)據(jù)流運算處理模塊”進行運算處理;在第3個緩沖周期通過“輸入數(shù)據(jù)選擇單元”的再次切換,將輸入的數(shù)據(jù)流緩存到“數(shù)據(jù)緩沖模塊1”,同時將“數(shù)據(jù)緩沖模塊2”緩存的第2個周期的數(shù)據(jù)通過“輸入數(shù)據(jù)選擇單元”切換,送到“數(shù)據(jù)流運算處理模塊”進行運算處理。如此循環(huán)。
乒乓操作的最大特點是通過“輸入數(shù)據(jù)選擇單元”和“輸出數(shù)據(jù)選擇單元”按節(jié)拍、相互配合的切換,將經(jīng)過緩沖的數(shù)據(jù)流沒有停頓地送到“數(shù)據(jù)流運算處理模塊”進行運算與處理。把乒乓操作模塊當(dāng)做一個整體,站在這個模塊的兩端看數(shù)據(jù),輸入數(shù)據(jù)流和輸出數(shù)據(jù)流都是連續(xù)不斷的,沒有任何停頓,因此非常適合對數(shù)據(jù)流進行流水線式處理。所以乒乓操作常常應(yīng)用于流水線式算法,完成數(shù)據(jù)的無縫緩沖與處理。
乒乓操作的第二個優(yōu)點是可以節(jié)約緩沖區(qū)空間。比如在WCDMA基帶應(yīng)用中,1個幀是由15個時隙組成的,有時需要將1整幀的數(shù)據(jù)延時一個時隙后處理,比較直接的辦法是將這幀數(shù)據(jù)緩存起來,然后延時1個時隙進行處理。這時緩沖區(qū)的長度是1整幀數(shù)據(jù)長,假設(shè)數(shù)據(jù)速率是3.84Mbps,1幀長10ms,則此時需要緩沖區(qū)長度是38400位。如果采用乒乓操作,只需定義兩個能緩沖1個時隙數(shù)據(jù)的RAM(單口RAM即可)。
當(dāng)向一塊RAM寫數(shù)據(jù)的時候,從另一塊RAM讀數(shù)據(jù),然后送到處理單元處理,此時每塊RAM的容量僅需2560位即可,2塊RAM加起來也只有5120位的容量。
另外,巧妙運用乒乓操作還可以達到用低速模塊處理高速數(shù)據(jù)流的效果。如圖2所示,數(shù)據(jù)緩沖模塊采用了雙口RAM,并在DPRAM后引入了一級數(shù)據(jù)預(yù)處理模塊,這個數(shù)據(jù)預(yù)處理可以根據(jù)需要的各種數(shù)據(jù)運算,比如在WCDMA設(shè)計中,對輸入數(shù)據(jù)流的解擴、解擾、去旋轉(zhuǎn)等。假設(shè)端口A的輸入數(shù)據(jù)流的速率為100Mbps,乒乓操作的緩沖周期是10ms。以下分析各個節(jié)點端口的數(shù)據(jù)速率。
A端口處輸入數(shù)據(jù)流速率為100Mbps,在第1個緩沖周期10ms內(nèi),通過“輸入數(shù)據(jù)選擇單元”,從B1到達DPRAM1。B1的數(shù)據(jù)速率也是100Mbps,DPRAM1要在10ms內(nèi)寫入1Mb數(shù)據(jù)。同理,在第2個10ms,數(shù)據(jù)流被切換到DPRAM2,端口B2的數(shù)據(jù)速率也是100Mbps,DPRAM2在第2個10ms被寫入1Mb數(shù)據(jù)。在第3個10ms,數(shù)據(jù)流又切換到DPRAM1,DPRAM1被寫入1Mb數(shù)據(jù)。
仔細分析就會發(fā)現(xiàn)到第3個緩沖周期時,留給DPRAM1讀取數(shù)據(jù)并送到“數(shù)據(jù)預(yù)處理模塊1”的時間一共是20ms。有的工程師困惑于DPRAM1的讀數(shù)時間為什么是20ms,這個時間是這樣得來的:首先,在在第2個緩沖周期向DPRAM2寫數(shù)據(jù)的10ms內(nèi),DPRAM1可以進行讀操作;
在第1個緩沖周期的第5ms起(絕對時間為5ms時刻),DPRAM1就可以一邊向500K以后的地址寫數(shù)據(jù),一邊從地址0讀數(shù),到達10ms時,DPRAM1剛好寫完了1Mb數(shù)據(jù),并且讀了500K數(shù)據(jù),這個緩沖時間內(nèi)DPRAM1讀了5ms;在第3個緩沖周期的第5ms起(絕對時間為35ms時刻),同理可以一邊向500K以后的地址寫數(shù)據(jù)一邊從地址0讀數(shù),又讀取了5個ms,所以截止DPRAM1第一個周期存入的數(shù)據(jù)被完全覆蓋以前,DPRAM1最多可以讀取20ms時間,而所需讀取的數(shù)據(jù)為1Mb,所以端口C1的數(shù)據(jù)速率為:1Mb/20ms=50Mbps。因此,“數(shù)據(jù)預(yù)處理模塊1”的最低數(shù)據(jù)吞吐能力也僅僅要求為50Mbps。同理,“數(shù)據(jù)預(yù)處理模塊2”的最低數(shù)據(jù)吞吐能力也僅僅要求為50Mbps。換言之,通過乒乓操作,“數(shù)據(jù)預(yù)處理模塊”的時序壓力減輕了,所要求的數(shù)據(jù)處理速率僅僅為輸入數(shù)據(jù)速率的1/2。
通過乒乓操作實現(xiàn)低速模塊處理高速數(shù)據(jù)的實質(zhì)是:通過DPRAM這種緩存單元實現(xiàn)了數(shù)據(jù)流的串并轉(zhuǎn)換,并行用“數(shù)據(jù)預(yù)處理模塊1”和“數(shù)據(jù)預(yù)處理模塊2”處理分流的數(shù)據(jù),是面積與速度互換原則的體現(xiàn)!
2、串并轉(zhuǎn)換設(shè)計技巧
串并轉(zhuǎn)換是FPGA設(shè)計的一個重要技巧,它是數(shù)據(jù)流處理的常用手段,也是面積與速度互換思想的直接體現(xiàn)。
串并轉(zhuǎn)換的實現(xiàn)方法多種多樣,根據(jù)數(shù)據(jù)的排序和數(shù)量的要求,可以選用寄存器、RAM等實現(xiàn)。前面在乒乓操作的圖例中,就是通過DPRAM實現(xiàn)了數(shù)據(jù)流的串并轉(zhuǎn)換,而且由于使用了DPRAM,數(shù)據(jù)的緩沖區(qū)可以開得很大,對于數(shù)量比較小的設(shè)計可以采用寄存器完成串并轉(zhuǎn)換。如無特殊需求,應(yīng)該用同步時序設(shè)計完成串并之間的轉(zhuǎn)換。比如數(shù)據(jù)從串行到并行,數(shù)據(jù)排列順序是高位在前,可以用下面的編碼實現(xiàn):
prl_temp《={prl_temp,srl_in};
其中,prl_temp是并行輸出緩存寄存器,srl_in是串行數(shù)據(jù)輸入。
對于排列順序有規(guī)定的串并轉(zhuǎn)換,可以用case語句判斷實現(xiàn)。對于復(fù)雜的串并轉(zhuǎn)換,還可以用狀態(tài)機實現(xiàn)。串并轉(zhuǎn)換的方法比較簡單,在此不必贅述。
3、流水線操作設(shè)計思想
首先需要聲明的是,這里所講述的流水線是指一種處理流程和順序操作的設(shè)計思想,并非FPGA、ASIC設(shè)計中優(yōu)化時序所用的“Pipelining”。
流水線處理是高速設(shè)計中的一個常用設(shè)計手段。如果某個設(shè)計的處理流程分為若干步驟,而且整個數(shù)據(jù)處理是“單流向”的,即沒有反饋或者迭代運算,前一個步驟的輸出是下一個步驟的輸入,則可以考慮采用流水線設(shè)計方法來提高系統(tǒng)的工作頻率。
流水線設(shè)計的結(jié)構(gòu)示意圖如圖3所示。其基本結(jié)構(gòu)為:將適當(dāng)劃分的n個操作步驟單流向串聯(lián)起來。流水線操作的最大特點和要求是,數(shù)據(jù)流在各個步驟的處理從時間上看是連續(xù)的,如果將每個操作步驟簡化假設(shè)為通過一個D觸發(fā)器(就是用寄存器打一個節(jié)拍),那么流水線操作就類似一個移位寄存器組,數(shù)據(jù)流依次流經(jīng)D觸發(fā)器,完成每個步驟的操作。流水線設(shè)計時序如圖4所示。
流水線設(shè)計的一個關(guān)鍵在于整個設(shè)計時序的合理安排,要求每個操作步驟的劃分合理。如果前級操作時間恰好等于后級的操作時間,設(shè)計最為簡單,前級的輸出直接匯入后級的輸入即可;如果前級操作時間大于后級的操作時間,則需要對前級的輸出數(shù)據(jù)適當(dāng)緩存才能匯入到后級輸入端;如果前級操作時間恰好小于后級的操作時間,則必須通過復(fù)制邏輯,將數(shù)據(jù)流分流,或者在前級對數(shù)據(jù)采用存儲、后處理方式,否則會造成后級數(shù)據(jù)溢出。
在WCDMA設(shè)計中經(jīng)常使用到流水線處理的方法,如RAKE接收機、搜索器、前導(dǎo)捕獲等。流水線處理方式之所以頻率較高,是因為復(fù)制了處理模塊,它是面積換取速度思想的又一種具體體現(xiàn)。
4、數(shù)據(jù)接口的同步方法
數(shù)據(jù)接口的同步是FPGA/CPLD設(shè)計的一個常見問題,也是一個重點和難點,很多設(shè)計不穩(wěn)定都是源于數(shù)據(jù)接口的同步有問題。
在電路圖設(shè)計階段,一些工程師手工加入BUFT或者非門調(diào)整數(shù)據(jù)延遲,從而保證本級模塊的時鐘對上級模塊數(shù)據(jù)的建立、保持時間要求。還有一些工程師為了有穩(wěn)定的采樣,生成了很多相差90度的時鐘信號,時而用正沿打一下數(shù)據(jù),時而用負沿打一下數(shù)據(jù),用以調(diào)整數(shù)據(jù)的采樣位置。這兩種做法都十分不可取,因為一旦芯片更新?lián)Q代或者移植到其它芯片組的芯片上,采樣實現(xiàn)必須從新設(shè)計。而且,這兩種做法造成電路實現(xiàn)的余量不夠,一旦外界條件變換(比如溫度升高),采樣時序就有可能完全紊亂,造成電路癱瘓。
下面簡單介紹幾種不同情況下數(shù)據(jù)接口的同步方法:
1. 輸入、輸出的延時(芯片間、PCB布線、一些驅(qū)動接口元件的延時等)不可測,或者有可能變動的條件下,如何完成數(shù)據(jù)同步?
對于數(shù)據(jù)的延遲不可測或變動,就需要建立同步機制,可以用一個同步使能或同步指示信號。另外,使數(shù)據(jù)通過RAM或者FIFO的存取,也可以達到數(shù)據(jù)同步目的。
把數(shù)據(jù)存放在RAM或FIFO的方法如下:將上級芯片提供的數(shù)據(jù)隨路時鐘作為寫信號,將數(shù)據(jù)寫入RAM或者FIFO,然后使用本級的采樣時鐘(一般是數(shù)據(jù)處理的主時鐘)將數(shù)據(jù)讀出來即可。這種做法的關(guān)鍵是數(shù)據(jù)寫入RAM或者FIFO要可靠,如果使用同步RAM或者FIFO,就要求應(yīng)該有一個與數(shù)據(jù)相對延遲關(guān)系固定的隨路指示信號,這個信號可以是數(shù)據(jù)的有效指示,也可以是上級模塊將數(shù)據(jù)打出來的時鐘。對于慢速數(shù)據(jù),也可以采樣異步RAM或者FIFO,但是不推薦這種做法。
數(shù)據(jù)是有固定格式安排的,很多重要信息在數(shù)據(jù)的起始位置,這種情況在通信系統(tǒng)中非常普遍。通訊系統(tǒng)中,很多數(shù)據(jù)是按照“幀”組織的。而由于整個系統(tǒng)對時鐘要求很高,常常專門設(shè)計一塊時鐘板完成高精度時鐘的產(chǎn)生與驅(qū)動。而數(shù)據(jù)又是有起始位置的,如何完成數(shù)據(jù)的同步,并發(fā)現(xiàn)數(shù)據(jù)的“頭”呢?
數(shù)據(jù)的同步方法完全可以采用上面的方法,采用同步指示信號,或者使用RAM、FIFO緩存一下。
找到數(shù)據(jù)頭的方法有兩種,第一種很簡單,隨路傳輸一個數(shù)據(jù)起始位置的指示信號即可,對于有些系統(tǒng),特別是異步系統(tǒng),則常常在數(shù)據(jù)中插入一段同步碼(比如訓(xùn)練序列),接收端通過狀態(tài)機檢測到同步碼后就能發(fā)現(xiàn)數(shù)據(jù)的“頭”了,這種做法叫做“盲檢測”。
上級數(shù)據(jù)和本級時鐘是異步的,也就是說上級芯片或模塊和本級芯片或模塊的時鐘是異步時鐘域的。
前面在輸入數(shù)據(jù)同步化中已經(jīng)簡單介紹了一個原則:如果輸入數(shù)據(jù)的節(jié)拍和本級芯片的處理時鐘同頻,可以直接用本級芯片的主時鐘對輸入數(shù)據(jù)寄存器采樣,完成輸入數(shù)據(jù)的同步化;如果輸入數(shù)據(jù)和本級芯片的處理時鐘是異步的,特別是頻率不匹配的時候,則只有用處理時鐘對輸入數(shù)據(jù)做兩次寄存器采樣,才能完成輸入數(shù)據(jù)的同步化。需要說明的是,用寄存器對異步時鐘域的數(shù)據(jù)進行兩次采樣,其作用是有效防止亞穩(wěn)態(tài)(數(shù)據(jù)狀態(tài)不穩(wěn)定)的傳播,使后級電路處理的數(shù)據(jù)都是有效電平。但是這種做法并不能保證兩級寄存器采樣后的數(shù)據(jù)是正確的電平,這種方式處理一般都會產(chǎn)生一定數(shù)量的錯誤電平數(shù)據(jù)。所以僅僅適用于對少量錯誤不敏感的功能單元。
為了避免異步時鐘域產(chǎn)生錯誤的采樣電平,一般使用RAM、FIFO緩存的方法完成異步時鐘域的數(shù)據(jù)轉(zhuǎn)換。最常用的緩存單元是DPRAM,在輸入端口使用上級時鐘寫數(shù)據(jù),在輸出端口使用本級時鐘讀數(shù)據(jù),這樣就非常方便的完成了異步時鐘域之間的數(shù)據(jù)交換。
2. 設(shè)計數(shù)據(jù)接口同步是否需要添加約束?
建議最好添加適當(dāng)?shù)募s束,特別是對于高速設(shè)計,一定要對周期、建立、保持時間等添加相應(yīng)的約束。
這里附加約束的作用有兩點:
a. 提高設(shè)計的工作頻率,滿足接口數(shù)據(jù)同步要求。通過附加周期、建立時間、保持時間等約束可以控制邏輯的綜合、映射、布局和布線,以減小邏輯和布線延時,從而提高工作頻率,滿足接口數(shù)據(jù)同步要求。
b. 獲得正確的時序分析報告。幾乎所有的FPGA設(shè)計平臺都包含靜態(tài)時序分析工具,利用這類工具可以獲得映射或布局布線后的時序分析報告,從而對設(shè)計的性能做出評估。靜態(tài)時序分析工具以約束作為判斷時序是否滿足設(shè)計要求的標(biāo)準(zhǔn),因此要求設(shè)計者正確輸入約束,以便靜態(tài)時序分析工具輸出正確的時序分析報告。
Xilinx和數(shù)據(jù)接口相關(guān)的常用約束有Period、OFFSET_IN_BEFORE、OFFSET_IN_AFTER、OFFSET_OUT_BEFORE和OFFSET_OUT_AFTER等;Altera與數(shù)據(jù)接口相關(guān)的常用約束有Period、tsu、tH、tco等。
內(nèi)容簡介
CPLD/FPGA是目前應(yīng)用最為廣泛的兩種可編程專用集成電路(ASIC),特別適合于產(chǎn)品的樣品開發(fā)與小批量生產(chǎn)。本書從現(xiàn)代電子系統(tǒng)設(shè)計的角度出發(fā),以全球著名的可編程邏輯器件供應(yīng)商Xilinx公司的產(chǎn)品為背景,系統(tǒng)全面地介紹該公司的CPLD/FPGA產(chǎn)品的結(jié)構(gòu)原理、性能特點、設(shè)計方法以及相應(yīng)的EDA工具軟件,重點介紹CPLD/FPGA在數(shù)字系統(tǒng)設(shè)計、數(shù)字通信與數(shù)字信號處理等領(lǐng)域中的應(yīng)用。本書內(nèi)容新穎
目錄
第1章 可編程ASIC與EDA技術(shù)
第2章 Xilinx CPLD系列器件
第3章 Xilinx FPGA系列器件
第4章 CPLD/FPGA的邊界掃描測試
第5章 Xilinx Foundation應(yīng)用基礎(chǔ)
第6章 Foundation高級應(yīng)用
第7章 VHDL語言簡介
第8章 CPLD/FPGA在數(shù)字系統(tǒng)設(shè)計中的應(yīng)用
第9章 CPLD/FPGA在通信領(lǐng)域的應(yīng)用
第10章 CPLD/FPGA在DSP領(lǐng)域的應(yīng)用
第11章 CPLD/FPGA在微機系統(tǒng)領(lǐng)域的應(yīng)用
附錄 GW48型EDA實驗開發(fā)系統(tǒng)使用介紹
參考文獻
下載鏈接:
本書配有光盤一張,包含了全書所有實例的硬件原理圖和程序源代碼,方便讀者學(xué)習(xí)和使用。本書適合計算機、自動化、電子及硬件等相關(guān)專業(yè)的學(xué)生,以及從事CPLD/FPGA開發(fā)的科研人員使用。