接收到的符號首先經(jīng)過解調(diào)器判決,輸出0、1 碼,然后再送往譯碼器的形式,稱為硬判決譯碼。即編碼信道的輸出是0、1 的硬判決信息。
中文名稱 | Viterbi譯碼 | 簡單概括 | 相加-比較-保留 |
---|---|---|---|
運(yùn)行特點(diǎn) | 前向的、無反饋的 | 譯碼算法 | 卷積碼的解碼算法 |
譯碼器的作用:譯碼器在數(shù)字系統(tǒng)中有廣泛的用途,不僅用于代碼的轉(zhuǎn)換、終端的數(shù)字顯示,還用于數(shù)據(jù)分配,存貯器尋址和組合控制信號等。不同的功能可選用不同種類的譯碼器。譯碼:將具有特定含義的二進(jìn)制代碼變換(翻...
3-8譯碼器的輸入是3個(gè)腳,輸出是8個(gè)腳。用高低電平來表示輸入和輸出。輸入是二進(jìn)制。3只腳也就是3位二進(jìn)制數(shù)。輸入可以3位二進(jìn)制數(shù)。3位二進(jìn)制最大是111 也就是8。輸出是8個(gè)腳,表示10進(jìn)制。是根據(jù)...
一、解釋譯碼器:1、重點(diǎn)詞解釋:什么是譯碼?將具有特定含義的二進(jìn)制代碼變換(翻譯)成一定的輸出信號,以表示二進(jìn)制代碼的原意,這一過程稱為譯碼。譯碼是編碼的逆過程,即將某個(gè)二進(jìn)制代碼翻譯成電路的某種狀態(tài)...
格式:pdf
大小:167KB
頁數(shù): 10頁
評分: 4.6
1 電氣信息學(xué)院 實(shí) 驗(yàn) 報(bào) 告 書 課程名稱: 信息論與編碼 實(shí)驗(yàn)項(xiàng)目: 線性分組碼編譯碼實(shí)驗(yàn)報(bào)告 專業(yè)班組: 通信工程 201班 實(shí)驗(yàn)時(shí)間: 2016 年 6 月 27日 成績評定: ___________________________________ 評閱老師: ___________________________________ 報(bào)告撰寫人:余佩 學(xué)號 :2013141443050 2 一、實(shí)驗(yàn)?zāi)康?1.進(jìn)一步學(xué)習(xí) C++語言概念和熟悉 VC 編程環(huán)境。 2.學(xué)習(xí)線性分組碼編碼基本流程 , 學(xué)會(huì)調(diào)試線性分組碼程序。 二、實(shí)驗(yàn)要求: (1)實(shí)驗(yàn)前編寫源程序、準(zhǔn)備測試數(shù)據(jù)。 (2)在 Turbo C 下完成程序的編輯、編譯、運(yùn)行,獲得程序結(jié)果。如果結(jié)果有誤,應(yīng)找出 原因,并設(shè)法更正之。 三、實(shí)驗(yàn)內(nèi)容 對(7,4)碼依據(jù)生成矩陣 1000111 01
格式:pdf
大?。?span id="kzalph7" class="single-tag-height">167KB
頁數(shù): 6頁
評分: 4.3
針對閃存(flash)因制造工藝的不斷提高而導(dǎo)致其內(nèi)部數(shù)據(jù)區(qū)隨機(jī)錯(cuò)誤不斷增加的現(xiàn)象,設(shè)計(jì)并實(shí)現(xiàn)一種高速BCH編碼譯碼器,通過BCH編碼技術(shù)對flash中的隨機(jī)錯(cuò)誤進(jìn)行糾錯(cuò),以達(dá)到錯(cuò)誤檢測與糾錯(cuò)的目的。實(shí)驗(yàn)結(jié)果顯示優(yōu)化設(shè)計(jì)的BCH(4 224,4 096)編碼譯碼器可以工作在25 MHz的工作頻率下,其單頁數(shù)據(jù)(512 Byte)的糾錯(cuò)能力從普遍的3 bit提高到15 bit,從而提高了flash數(shù)據(jù)存儲(chǔ)與讀取的可靠性。
譯碼器是組合邏輯電路的一個(gè)重要的器件,其可以分為:變量譯碼和顯示譯碼兩類。
變量譯碼:一般是一種較少輸入變?yōu)檩^多輸出的器件,一般分為2n譯碼和8421BCD碼譯碼兩類。
顯示譯碼:主要解決二進(jìn)制數(shù)顯示成對應(yīng)的十、或十六進(jìn)制數(shù)的轉(zhuǎn)換功能,一般其可分為驅(qū)動(dòng)LED和驅(qū)動(dòng)LCD兩類。
譯碼是編碼的逆過程,在編碼時(shí),每一種二進(jìn)制代碼,都賦予了特定的含義,即都表示了一個(gè)確定的信號或者對象。把代碼狀態(tài)的特定含義"翻譯"出來的過程叫做譯碼,實(shí)現(xiàn)譯碼操作的電路稱為譯碼器?;蛘哒f,譯碼器是可以將輸入二進(jìn)制代碼的狀態(tài)翻譯成輸出信號,以表示其原來含義的電路。
根據(jù)需要,輸出信號可以是脈沖,也可以是高電平或者低電平。
變量譯碼器是一個(gè)將n個(gè)輸入變?yōu)?^n個(gè)輸出的多輸出端的組合邏輯電路。其模型可用下圖來表示,其中輸入變化的所有組合中,每個(gè)輸出為1的情況僅一次,由于最小項(xiàng)在真值表中僅有一次為1,所以輸出端為輸入變量的最小項(xiàng)的組合。故譯碼器又可以稱為最小項(xiàng)發(fā)生器電路。
譯碼器的種類很多,但它們的工作原理和分析設(shè)計(jì)方法大同小異,其中二進(jìn)制譯碼器、二-十進(jìn)制譯碼器和顯示譯碼器是三種最典型,使用十分廣泛的譯碼電路。
二進(jìn)制碼譯碼器,也稱最小項(xiàng)譯碼器,N中取一譯碼器,最小項(xiàng)譯碼器一般是將二進(jìn)制碼譯為十進(jìn)制碼;
代碼轉(zhuǎn)換譯碼器,是從一種編碼轉(zhuǎn)換為另一種編碼;
顯示譯碼器,一般是將一種編碼譯成十進(jìn)制碼或特定的編碼,并通過顯示器件將譯碼器的狀態(tài)顯示出來。