負(fù)責(zé)數(shù)字電路的規(guī)格定義、RTL代碼編寫(xiě)、驗(yàn)證、綜合、時(shí)序分析、可測(cè)性設(shè)計(jì);
負(fù)責(zé)進(jìn)行電路設(shè)計(jì)、仿真以及總體布局和修改;
制作IC芯片功能說(shuō)明書(shū);
負(fù)責(zé)與版圖工程師協(xié)作完成版圖設(shè)計(jì);
提供技術(shù)支持。
教育培訓(xùn):
微電子、電子相關(guān)專(zhuān)業(yè)本科以上。
工作經(jīng)驗(yàn):
具有一定的模擬電路基礎(chǔ),有數(shù)?;旌想娐吩O(shè)計(jì)經(jīng)驗(yàn);良好的電子電路分析能力;具有soc的設(shè)計(jì)和驗(yàn)證的經(jīng)驗(yàn);精通Verilog,Tcl,C,Perl等設(shè)計(jì)語(yǔ)言;具有團(tuán)隊(duì)協(xié)作和良好的溝通能力。在IC設(shè)計(jì)行業(yè), 人才同樣是分層次的, 目前國(guó)內(nèi)的大部分設(shè)計(jì)人員還屬于一個(gè)很基礎(chǔ)的層次, 主要工作是在前端設(shè)計(jì)的基礎(chǔ)上, 而那些能夠設(shè)計(jì)整個(gè)IC內(nèi)部總體結(jié)構(gòu)的前端設(shè)計(jì)師則非常少。后者才是更容易獲得高薪的人才, 但這些人才不僅需要扎實(shí)的基礎(chǔ)知識(shí), 更需要很多寶貴的工作經(jīng)驗(yàn)來(lái)培養(yǎng)。
集成電路是信息產(chǎn)業(yè)的核心技術(shù)之一,是實(shí)現(xiàn)把我國(guó)信息產(chǎn)業(yè)做大做強(qiáng)的戰(zhàn)略目標(biāo)的關(guān)鍵。近期發(fā)布的“國(guó)家中長(zhǎng)期科學(xué)和技術(shù)發(fā)展規(guī)劃綱要”和“國(guó)民經(jīng)濟(jì)和社會(huì)發(fā)展第十一個(gè)五年規(guī)劃綱要”,都把大力發(fā)展IC技術(shù)和產(chǎn)業(yè)放在突出重要的位置。因此IC設(shè)計(jì)工程師的前途光明。
MBE場(chǎng)景中總設(shè)計(jì)師、設(shè)計(jì)工程師、工藝工程師的工作內(nèi)容有哪些
結(jié)構(gòu)工程師和建筑師的區(qū)別是工種區(qū)別。一個(gè)是做結(jié)構(gòu)專(zhuān)業(yè)的,一個(gè)是做建筑專(zhuān)業(yè)。建筑師可以做建筑工程的項(xiàng)目負(fù)責(zé)人,工種負(fù)責(zé)人,做建筑設(shè)計(jì)、校對(duì)和審核(看資格)。結(jié)構(gòu)工程師可以做項(xiàng)目負(fù)責(zé)人(結(jié)構(gòu)為主的工程),...
1、研究各種行業(yè)的食品原料來(lái)源,開(kāi)發(fā)動(dòng)植物食品資源;2、根據(jù)營(yíng)養(yǎng)學(xué)和人體健康原理,利用各種天然資源和人造資源開(kāi)發(fā)新型食品;3、研究罐頭食品、烘焙食品\發(fā)酵食品、飲料等食品的營(yíng)養(yǎng)衛(wèi)生知識(shí);4、研究、設(shè)計(jì)...
土木工程師工作內(nèi)容:(1)研究工程項(xiàng)目,勘察施工地址;(2)計(jì)算、設(shè)計(jì)建筑結(jié)構(gòu)并編制成本概要、施工計(jì)劃和規(guī)格說(shuō)明;(3)確定材料的種類(lèi)、施工設(shè)備等;(4)編制工程進(jìn)度表,并指導(dǎo)施工;(5)計(jì)劃、組織和...
IC設(shè)計(jì)處于集成電路產(chǎn)業(yè)的龍頭地位,對(duì)產(chǎn)業(yè)整體的發(fā)展起著帶動(dòng)作用。 到2010年中國(guó)半導(dǎo)體市場(chǎng)將占世界總需求量的6%,位居全球第四。未來(lái)幾年內(nèi)中國(guó)芯片生產(chǎn)有望每年以魂2%的速度遞增,這大大高于全球10%的平均增長(zhǎng)速度。目前,中國(guó)現(xiàn)有400多所高校設(shè)置了計(jì)算機(jī)系, 新近又特批了51所商業(yè)化運(yùn)作的軟件學(xué)院。但這些軟件學(xué)院和計(jì)算機(jī)系培養(yǎng)的是程序員。中國(guó)目前只有十來(lái)所大學(xué)能夠培養(yǎng)IC設(shè)計(jì)專(zhuān)業(yè)的學(xué)生。因此IC設(shè)計(jì)專(zhuān)業(yè)人才處于極度供不應(yīng)求的狀態(tài)??梢赃@樣說(shuō),這正是我國(guó)很大程度上沒(méi)有足夠的IC卡設(shè)計(jì)人才的根源。
格式:pdf
大?。?span id="ditei3y" class="single-tag-height">6.3MB
頁(yè)數(shù): 20頁(yè)
評(píng)分: 4.7
PE 工程師的職責(zé)和能力要求 PE效率改善的最佳途徑 PE主要分析技術(shù) PE 工程師工作內(nèi)容: PE 應(yīng)具備三個(gè)基本條件: 1熟悉生產(chǎn)工藝, 2熟悉產(chǎn)品性能, 3 熟悉產(chǎn)品結(jié)構(gòu); 1.較強(qiáng)的分析能力 2.良好的溝通能力 3.懂得觀察、分析工序能力的變化帶來(lái)的結(jié)果 ,并迅速改 善制程中存在的缺陷等; 三點(diǎn)觀念: 1在工廠中對(duì)生產(chǎn)最熟悉的人 ,2生產(chǎn)過(guò)程中理論結(jié)合實(shí)際運(yùn)用的最好的人; 3生產(chǎn)中任何事情都應(yīng)在掌握中; 多領(lǐng)域?qū)I(yè)知識(shí) :如需懂機(jī)械 ,電子 ,化工等越多當(dāng)然效率會(huì)越高 . 創(chuàng)新能力 :一個(gè)合格的 PE除了要具備一般的專(zhuān)業(yè)技能以外, 還需在實(shí)踐中摸索, 沉淀專(zhuān)業(yè)技 術(shù),不斷發(fā)展創(chuàng)新才能更好的服務(wù)于生產(chǎn)。 PE 工作目標(biāo): 1.質(zhì)量要求,先于客人滿(mǎn)意; 2. 降低生產(chǎn)成本; 3.為公司創(chuàng)造更高的經(jīng)濟(jì)效 益; PE 工程師崗位的特殊性 : 1.負(fù)責(zé)新產(chǎn)品的導(dǎo)入工作,協(xié)助研發(fā)部解決新產(chǎn)品
格式:pdf
大小:6.3MB
頁(yè)數(shù): 7頁(yè)
評(píng)分: 4.7
PE 工程師的職責(zé)和能力要求、 關(guān)鍵職責(zé): 解決技術(shù)質(zhì)量問(wèn)題;新產(chǎn)品開(kāi)發(fā);鑒定樣件;員工培訓(xùn)。 1.負(fù)責(zé)編制作業(yè)指導(dǎo)書(shū)和通用工藝標(biāo)準(zhǔn)。對(duì)生產(chǎn)線(xiàn)進(jìn)行工藝指導(dǎo),并監(jiān)督檢查工藝執(zhí)行情況。 2.日常巡查, 進(jìn)行工藝改進(jìn), 分析解決生產(chǎn)中出現(xiàn)的工藝技術(shù)質(zhì)量問(wèn)題, 并反饋跟蹤, 形成閉環(huán)。 3.協(xié)助市場(chǎng)部開(kāi)發(fā)新產(chǎn)品, 并負(fù)責(zé)新品及新批次樣品的試產(chǎn), 并參與新品的測(cè)試及試用跟蹤工作。 4.負(fù)責(zé)新品樣板的簽定:負(fù)責(zé)生產(chǎn)過(guò)程中樣件的簽定及產(chǎn)品 (模具)的更改, 及更改后效果確認(rèn) . 5.負(fù)責(zé)新技術(shù)、新工藝的培訓(xùn)和推廣 PE效率改善的最佳途徑 PE主要分析技術(shù) PE 工程師工作內(nèi)容 : PE應(yīng)具備三個(gè)基本條件 : 1熟悉生產(chǎn)工藝, 2熟悉產(chǎn)品性能, 3 熟悉產(chǎn)品結(jié)構(gòu); 1.較強(qiáng)的分析能力 2.良好的溝通能力 3.懂得觀察、分析工序能力的變化帶來(lái)的結(jié)果 ,并迅速改 善制程中存在的缺陷等; 三點(diǎn)觀念的理解: 1
低功耗IC設(shè)計(jì)
微處理器的低功耗設(shè)計(jì)技術(shù),首先必須了解它的功耗來(lái)源。其中時(shí)鐘單元(Clock)功耗最高,因?yàn)闀r(shí)鐘單元有時(shí)鐘發(fā)生器、時(shí)鐘驅(qū)動(dòng)、時(shí)鐘樹(shù)和鐘控單元的時(shí)鐘負(fù)載;數(shù)據(jù)通路(Datapath)是僅次于時(shí)鐘單元的部分,其功耗主要來(lái)自運(yùn)算單元、總線(xiàn)和寄存器堆。除了上述兩部分,還有存儲(chǔ)單元(Memory),控制部分和輸入/輸出(Control,I/O)。存儲(chǔ)單元的功耗與容量相關(guān)。
CMOS電路功耗主要由3部分組成:電路電容充放電引起的動(dòng)態(tài)功耗,結(jié)反偏時(shí)漏電流引起的功耗和短路電流引起的功耗。其中,動(dòng)態(tài)功耗是最主要的,占了總功耗的90%以上。
常用的低功耗設(shè)計(jì)技術(shù)
低功耗設(shè)計(jì)足一個(gè)復(fù)雜的綜合性課題。就流程而言,包括功耗建模、評(píng)估以及優(yōu)化等;就設(shè)計(jì)抽象層次而言,包括自系統(tǒng)級(jí)至版圖級(jí)的所有抽象層次。同時(shí),功耗優(yōu)化與系統(tǒng)速度和面積等指標(biāo)的優(yōu)化密切相關(guān),需要折中考慮。下面討論常用的低功耗設(shè)計(jì)技術(shù)。
1) 動(dòng)態(tài)電壓調(diào)節(jié)
動(dòng)態(tài)功耗與工作電壓的平方成正比,功耗將隨著工作電壓的降低以二次方的速度降低,因此降低工作電壓是降低功耗的有力措施。但是,僅僅降低工作電壓會(huì)導(dǎo)致傳播延遲加大,執(zhí)行時(shí)間變長(zhǎng)。然而,系統(tǒng)負(fù)載是隨時(shí)間變化的,因此并不需要微處理器所有時(shí)刻都保持高性能。動(dòng)態(tài)電壓調(diào)節(jié)DVS(Dynarnic Voltage Scaling)技術(shù)降低功耗的主要思路是根據(jù)芯片工作狀態(tài)改變功耗管理模式,從而在保證性能的基礎(chǔ)上降低功耗。在不同模式下,工作電壓可以進(jìn)行調(diào)整。為了精確地控制DVS,需要采用電壓調(diào)度模塊來(lái)實(shí)時(shí)改變工作電壓,電壓調(diào)度模塊通過(guò)分析當(dāng)前和過(guò)去狀態(tài)下系統(tǒng)工作情況的不同來(lái)預(yù)測(cè)電路的工作負(fù)荷。
2) 門(mén)控時(shí)鐘和可變頻率時(shí)鐘
在微處理器中,很大一部分功耗來(lái)自時(shí)鐘。時(shí)鐘是惟一在所有時(shí)間都充放電的信號(hào),而且很多情況下引起不必要的門(mén)的翻轉(zhuǎn),因此降低時(shí)鐘的開(kāi)關(guān)活動(dòng)性將對(duì)降低整個(gè)系統(tǒng)的功耗產(chǎn)牛很大的影響。門(mén)控時(shí)鐘包括門(mén)控邏輯模塊時(shí)鐘和門(mén)控寄存器時(shí)鐘。門(mén)控邏輯模塊時(shí)鐘對(duì)時(shí)鐘網(wǎng)絡(luò)進(jìn)行劃分,如果在當(dāng)前的時(shí)鐘周期內(nèi),系統(tǒng)沒(méi)有用到某些邏輯模塊,則暫時(shí)切斷這些模塊的時(shí)鐘信號(hào),從而明顯地降低開(kāi)關(guān)功耗。采用"與"門(mén)實(shí)現(xiàn)的時(shí)鐘控制電路。門(mén)控寄存器時(shí)鐘的原理是當(dāng)寄存器保持?jǐn)?shù)據(jù)時(shí),關(guān)閉寄存器時(shí)鐘,以降低功耗。然而,門(mén)控時(shí)鐘易引起毛刺,必須對(duì)信號(hào)的時(shí)序加以嚴(yán)格限制,并對(duì)其進(jìn)行仔細(xì)的時(shí)序驗(yàn)證。
另一種常用的時(shí)鐘技術(shù)就是可變頻率時(shí)鐘。它根據(jù)系統(tǒng)性能要求,配置適當(dāng)?shù)臅r(shí)鐘頻率以避免不必要的功耗。門(mén)控時(shí)鐘實(shí)際上是可變頻率時(shí)鐘的一種極限情況(即只有零和最高頻率兩種值),因此,可變頻率時(shí)鐘比門(mén)控時(shí)鐘技術(shù)更加有效,但需要系統(tǒng)內(nèi)嵌時(shí)鐘產(chǎn)生模塊PLL,增加了設(shè)計(jì)復(fù)雜度。去年Intel公司推出的采用先進(jìn)動(dòng)態(tài)功耗控制技術(shù)的Montecito處理器,就利用了變頻時(shí)鐘系統(tǒng)。該芯片內(nèi)嵌一個(gè)高精度數(shù)字電流表,利用封裝上的微小電壓降計(jì)算總電流;通過(guò)內(nèi)嵌的一個(gè)32位微處理器來(lái)調(diào)整主頻,達(dá)到64級(jí)動(dòng)態(tài)功耗調(diào)整的目的,大大降低了功耗。
3) 并行結(jié)構(gòu)與流水線(xiàn)技術(shù)
并行結(jié)構(gòu)的原理是通過(guò)犧牲面積來(lái)降低功耗。將一個(gè)功能模塊復(fù)制為n(n≥2)個(gè)相同的模塊,這些模塊并行計(jì)算后通過(guò)數(shù)據(jù)選擇器選擇輸出,采用二分頻的并行結(jié)構(gòu)。
并行設(shè)計(jì)后,由于有多個(gè)模塊同時(shí)工作,提高了吞吐能力,可以把每個(gè)模塊的速度降低為原來(lái)的l/n。根據(jù)延時(shí)和工作電壓的線(xiàn)性關(guān)系,工作電壓可以相應(yīng)降低為原來(lái)的l/n,電容增大為原來(lái)的n倍,工作頻率降低為原來(lái)的l/n,根據(jù)式(1)功耗降低為原來(lái)的1/n2。并行設(shè)計(jì)的關(guān)鍵是算法設(shè)計(jì),一般算法中并行計(jì)算的并行度往往比較低,并行度高的算法比較難開(kāi)發(fā)。例如:若原模塊的功耗為P=a×CL×V2dd×f,采用二分頻結(jié)構(gòu),由于增加了一個(gè)模塊和數(shù)據(jù)選擇器,整個(gè)電容負(fù)載為2.2CL,工作頻率為f/2,工作電壓可以降為O.6 V,則其功耗為:
由此可見(jiàn),二分頻并行結(jié)構(gòu)在保持原有電路性能的同時(shí)降低了60%的功耗。
流水線(xiàn)技術(shù)本質(zhì)上也是一種并行。把某一功能模塊分成n個(gè)階段進(jìn)行流水作業(yè),每個(gè)階段由一個(gè)子模塊來(lái)完成,在子模塊之間插入寄存器,如圖5所示。若工作頻率不變,對(duì)某個(gè)模塊的速度要求僅為原來(lái)的1/n,則工作電壓可以降低為原來(lái)的1/n,電容的變化不大(寄存器面積占的比例很小),功耗可降低為原來(lái)的1/n2,面積基本不變,但增加了控制的復(fù)雜度。例如,若原模塊的功耗為P=α×C1×V2dd×f,采用流水線(xiàn)技術(shù),由于增加了寄存器,整個(gè)電容負(fù)載為1.2CL,工作頻率不變,工作電壓降為0.6 V,則其功耗為
:
由此可見(jiàn),流水線(xiàn)技術(shù)能顯著降低系統(tǒng)功耗。
通過(guò)流水線(xiàn)技術(shù)和并行結(jié)構(gòu)降低功耗的前提是電路工作電壓可變。如果工作電壓固定,則這兩種方法只能提高電路的工作速度,并相應(yīng)地增加了電路的功耗。在深亞微米工藝下,工作電壓已經(jīng)比較接近閾值電壓,為了使工作電壓有足夠的下降空間,應(yīng)該降低闊值電壓;但是隨著閾值電壓的降低,亞閾值電流將呈指數(shù)增長(zhǎng),靜態(tài)功耗迅速增加。因此,電壓的下降空間有限。
4) 低功耗單元庫(kù)
設(shè)計(jì)低功耗單元庫(kù)是降低功耗的一個(gè)重要方法,包括調(diào)整單元尺寸、改進(jìn)電路結(jié)構(gòu)和版圖設(shè)計(jì)。用戶(hù)可以根據(jù)負(fù)載電容和電路延時(shí)的需要選擇不同尺寸的電路來(lái)實(shí)現(xiàn),這樣會(huì)導(dǎo)致不同的功耗,因此可以根據(jù)需要設(shè)計(jì)不同尺寸的單元。同時(shí),為常用的單元選擇低功耗的實(shí)現(xiàn)結(jié)構(gòu),如觸發(fā)器、鎖存器和數(shù)據(jù)選擇器等。
5) 低功耗狀態(tài)機(jī)編碼
狀態(tài)機(jī)編碼對(duì)信號(hào)的活動(dòng)性具有重要影響,通過(guò)合理選擇狀態(tài)機(jī)狀態(tài)的編碼方法,減少狀態(tài)切換時(shí)電路的翻轉(zhuǎn),可以降低狀態(tài)機(jī)的功耗。其原則是:對(duì)于頻繁切換的相鄰狀態(tài),盡量采用相鄰編碼。例如:Gray碼在任何兩個(gè)連續(xù)的編碼之間只有一位的數(shù)值不同,在設(shè)計(jì)計(jì)數(shù)器時(shí),使用Gray碼取代二進(jìn)制碼,則計(jì)數(shù)器的改變次數(shù)幾乎減少一半,顯著降低了功耗;在訪問(wèn)相鄰的地址空間時(shí),其跳變次數(shù)顯著減少,有效地降低了總線(xiàn)功耗。
6) Cache的低功耗設(shè)計(jì)
作為現(xiàn)代微處理器中的重要部件,Cache的功耗約占整個(gè)芯片功耗的30%~60%,因此設(shè)計(jì)高性能、低功耗的Cach結(jié)構(gòu),對(duì)降低微處理器的功耗有明顯作用。Cache低功耗設(shè)計(jì)的關(guān)鍵在于降低失效率,減少不必要的操作。通常用來(lái)降低Cache功耗的方法有以下兩種:一種是從存儲(chǔ)器的結(jié)構(gòu)出發(fā),設(shè)計(jì)低功耗的存儲(chǔ)器,例如采用基于CAM的Cache結(jié)構(gòu);另一種是通過(guò)減少對(duì)Cache的訪問(wèn)次數(shù)來(lái)降低功耗。
以上主要是從硬件的角度來(lái)實(shí)現(xiàn)功耗的降低。除了硬件方法,通過(guò)軟件方面的優(yōu)化,也能顯著地降低功耗。例如:在Crusoe處理器中,采用高效的超長(zhǎng)指令(VLIW)、代碼融合(Code Morphing)技術(shù)、LongRun電源管理技術(shù)和RunCooler工作溫度自動(dòng)調(diào)節(jié)等創(chuàng)新技術(shù),獲得了良好的低功耗效果。
IC卡的缺點(diǎn)是制造成本高。
《功率因數(shù)校正原理與控制IC及其應(yīng)用設(shè)計(jì)》全面地介紹了功率因數(shù)校正(PFC)的類(lèi)型、控制技術(shù)、工作原理和控制Ic及其應(yīng)用與設(shè)計(jì)?!豆β室驍?shù)校正原理與控制IC及其應(yīng)用設(shè)計(jì)》共分九章,主要內(nèi)容包括功率因數(shù)與功率因數(shù)校正、功率因數(shù)校正的基本類(lèi)型和控制技術(shù)及其工作原理、臨界導(dǎo)電模式(CRM)PFC控制器、連續(xù)導(dǎo)電模式(ccM)平均電流控制PFc控制器、單級(jí)PF℃控制器、其他類(lèi)型的PFC控制器、PFC與鎮(zhèn)流器控制器組合IC、開(kāi)關(guān)電源PFC與PWM控制器 組合1C及PFC功率模塊等。對(duì)于各種PFlC控制IC的介紹,具體內(nèi)容涉及其基本結(jié)構(gòu)、引腳功能、性能特點(diǎn)、工作原理、典型應(yīng)用電路與設(shè)計(jì)等。 《功率因數(shù)校正原理與控制IC及其應(yīng)用設(shè)計(jì)》涵蓋的內(nèi)容廣泛,資料翔實(shí),插圖豐富,技術(shù)新穎,具有系統(tǒng)性、實(shí)用性、指導(dǎo)性和前瞻性,并且深入淺出,通俗易懂。 《功率因數(shù)校正原理與控制IC及其應(yīng)用設(shè)計(jì)》適合于電力與電子行業(yè)、電源行業(yè)和電光源行業(yè)從事研發(fā)和生產(chǎn)的工程技術(shù)人員閱讀,并可供高等院校相關(guān)專(zhuān)業(yè)的師生參考。