中文名 | 集成電路工藝 | 外文名 | integrated circuit technique |
---|---|---|---|
設(shè)想出現(xiàn)年代 | 二十世紀(jì)50年代末和60年代初 | 種類數(shù)量 | 三種 |
厚膜集成電路工藝
用絲網(wǎng)印刷工藝將電阻、介質(zhì)和導(dǎo)體涂料淀積在氧化鋁、氧化鈹陶瓷或碳化硅襯底上。淀積過程是使用一細(xì)目絲網(wǎng),制作各種膜的圖案。這種圖案用照相方法制成,凡是不淀積涂料的地方,均用乳膠阻住網(wǎng)孔。氧化鋁基片經(jīng)過清洗后印刷導(dǎo)電涂料,制成內(nèi)連接線、電阻終端焊接區(qū)、芯片粘附區(qū)、電容器的底電極和導(dǎo)體膜。制件經(jīng)干燥后,在750~950℃間的溫度焙燒成形,揮發(fā)掉膠合劑,燒結(jié)導(dǎo)體材料,隨后用印刷和燒成工藝制出電阻、電容、跨接、絕緣體和色封層。有源器件用低共熔焊、再流焊、低熔點凸點倒裝焊或梁式引線等工藝制作,然后裝在燒好的基片上,焊上引線便制成厚膜電路。厚膜電路的膜層厚度一般為 7~40微米。用厚膜工藝制備多層布線的工藝比較方便,多層工藝相容性好,可以大大提高二次集成的組裝密度。此外,等離子噴涂、火焰噴涂、印貼工藝等都是新的厚膜工藝技術(shù)。與薄膜集成電路相仿,厚膜集成電路由于厚膜晶體管尚不能實用,實際上也是采用混合工藝。
單片集成電路和薄膜與厚膜集成電路這三種工藝方式各有特點,可以互相補充。通用電路和標(biāo)準(zhǔn)電路的數(shù)量大,可采用單片集成電路。需要量少的或是非標(biāo)準(zhǔn)電路,一般選用混合工藝方式,也就是采用標(biāo)準(zhǔn)化的單片集成電路,加上有源和無源元件的混合集成電路。厚膜、薄膜集成電路在某些應(yīng)用中是互相交叉的。厚膜工藝所用工藝設(shè)備比較簡易,電路設(shè)計靈活,生產(chǎn)周期短,散熱良好,所以在高壓、大功率和無源元件公差要求不太苛刻的電路中使用較為廣泛。另外,由于厚膜電路在工藝制造上容易實現(xiàn)多層布線,在超出單片集成電路能力所及的較復(fù)雜的應(yīng)用方面,可將大規(guī)模集成電路芯片組裝成超大規(guī)模集成電路,也可將單功能或多功能單片集成電路芯片組裝成多功能的部件甚至小的整機。
單片集成電路工藝
利用研磨、拋光、氧化、擴散、光刻、外延生長、蒸發(fā)等一整套平面工藝技術(shù),在一小塊硅單晶片上同時制造晶體管、二極管、電阻和電容等元件,并且采用一定的隔離技術(shù)使各元件在電性能上互相隔離。然后在硅片表面蒸發(fā)鋁層并用光刻技術(shù)刻蝕成互連圖形,使元件按需要互連成完整電路,制成半導(dǎo)體單片集成電路。隨著單片集成電路從小、中規(guī)模發(fā)展到大規(guī)模、超大規(guī)模集成電路,平面工藝技術(shù)也隨之得到發(fā)展。例如,擴散摻雜改用離子注入摻雜工藝;紫外光常規(guī)光刻發(fā)展到一整套微細(xì)加工技術(shù),如采用電子束曝光制版、等離子刻蝕、反應(yīng)離子銑等;外延生長又采用超高真空分子束外延技術(shù);采用化學(xué)汽相淀積工藝制造多晶硅、二氧化硅和表面鈍化薄膜;互連細(xì)線除采用鋁或金以外,還采用了化學(xué)汽相淀積重?fù)诫s多晶硅薄膜和貴金屬硅化物薄膜,以及多層互連結(jié)構(gòu)等工藝。
集成電路的種類與用途 作者:陳建新 在電子行業(yè),集成電路的應(yīng)用非常廣泛,每年都有許許多多通用或?qū)S玫募呻娐繁谎邪l(fā)與生產(chǎn)出來,本文將對集成電路的知識作一全面的闡述?! ∫?、 集成...
MC3361是美國MOTOROLA公司生產(chǎn)的單片窄帶調(diào)頻接收電路,主要應(yīng)用于語音通訊的無線接收機。片內(nèi)包含振蕩電路、混頻電路、限幅放大器、積分鑒頻器、濾波器、抑制器、掃描控制器及靜噪開關(guān)電路。主要應(yīng)用...
集成電路取代了晶體管,為開發(fā)電子產(chǎn)品的各種功能鋪平了道路,并且大幅度降低了成本,第三代電子器件從此登上舞臺。它的誕生,使微處理器的出現(xiàn)成為了可能,也使計算機變成普通人可以親近的日常工具。集成技術(shù)的應(yīng)用...
薄膜集成電路工藝
整個電路的晶體管、二極管、電阻、電容和電感等元件及其間的互連線,全部用厚度在1微米以下的金屬、半導(dǎo)體、金屬氧化物、多種金屬混合相、合金或絕緣介質(zhì)薄膜,并通過真空蒸發(fā)工藝、濺射工藝和電鍍等工藝重疊構(gòu)成。用這種工藝制成的集成電路稱薄膜集成電路。
薄膜集成電路中的晶體管采用薄膜工藝制作, 它的材料結(jié)構(gòu)有兩種形式:①薄膜場效應(yīng)硫化鎘和硒化鎘晶體管,還可采用碲、銦、砷、氧化鎳等材料制作晶體管;②薄膜熱電子放大器。薄膜晶體管的可靠性差,無法與硅平面工藝制作的晶體管相比,因而完全由薄膜構(gòu)成的電路尚無普遍的實用價值。
實際應(yīng)用的薄膜集成電路均采用混合工藝,也就是用薄膜技術(shù)在玻璃、微晶玻璃、鍍釉或拋光氧化鋁陶瓷基片上制備無源元件和電路元件間的互連線,再將集成電路、晶體管、二極管等有源器件的芯片和不便用薄膜工藝制作的功率電阻、大電容值的電容器、電感等元件用熱壓焊接、超聲焊接、梁式引線或凸點倒裝焊接等方式組裝成一塊完整電路。
單片集成電路除向更高集成度發(fā)展外,也正在向著大功率、線性、高頻電路和模擬電路方面發(fā)展。不過,在微波集成電路、較大功率集成電路方面,薄膜、厚膜混合集成電路還具有優(yōu)越性。在具體的選用上,往往將各類單片集成電路和厚膜、薄膜集成工藝結(jié)合在一起,特別如精密電阻網(wǎng)絡(luò)和阻容網(wǎng)絡(luò)基片粘貼于由厚膜電阻和導(dǎo)帶組裝成的基片上,裝成一個復(fù)雜的完整的電路。必要時甚至可配接上個別超小型元件,組成部件或整機。2100433B
格式:pdf
大?。?span id="ocgmsgi" class="single-tag-height">24.6MB
頁數(shù): 20頁
評分: 4.5
《集成電路工藝原理(芯片制造)》課程試題庫
格式:pdf
大?。?span id="ia0cagq" class="single-tag-height">24.6MB
頁數(shù): 3頁
評分: 4.4
根據(jù)現(xiàn)有的教學(xué)平臺、微電子技術(shù)人才的培養(yǎng)要求,整合優(yōu)勢資源,構(gòu)建集半導(dǎo)體工藝原理、器件模擬與仿真和半導(dǎo)體工藝實踐為一體的集成電路工藝原理與實踐課程體系。在不斷整合、修正和完善課程體系教學(xué)內(nèi)容、制定合理規(guī)范考核機制的基礎(chǔ)上,有效地提升任課教師的理論、實踐教學(xué)能力,為培養(yǎng)具有提出問題、分析問題和解決問題能力及創(chuàng)新思維的微電子技術(shù)專業(yè)人才打下堅實的基礎(chǔ)。
本書系根據(jù)美國1967年出版的《Integrated Circuit Technology》一書譯出。其主要特點是結(jié)合集成電路的主要工序,對所使用的各種設(shè)備作了介紹。這其中包括外延擴散、真空系統(tǒng)、制版、金屬化、劃片、焊接、最后封裝、紅外線分析、電子束加工、自動測試、電路失效機理分析等設(shè)備以及生產(chǎn)線上的各種輔助設(shè)施。
本書涉及面廣,比較易懂,可供從事這方面工作的工人、技術(shù)人員參考。
雙極型集成電路工藝制備
是利用PN結(jié)隔離技術(shù)制備雙極型集成電路倒相器的工藝流程, 圖中包括一個NPN晶體管和一個負(fù)載電阻R。原始材料是直徑為75~150毫米摻P型雜質(zhì)的硅單晶棒,電阻率ρ=10歐·厘米左右。其工藝流程是:先經(jīng)過切片、研磨和拋光等工藝(是硅片制備工藝)制備成厚度約300~500微米的圓形硅片作為襯底,然后進行外延生長、氧化、光刻、擴散、蒸發(fā)、壓焊和多次硅片清洗,最后進行表面鈍化和成品封裝。
制作雙極型集成電路芯片需要經(jīng)過 5次氧化,對氧化硅 (SiO2)薄層進行5次光刻,刻蝕出供擴散摻雜用的圖形窗口。最后還經(jīng)過兩次光刻,刻蝕出金屬鋁互連布線和鈍化后用于壓焊點的窗口。因此,整套雙極型集成電路掩模版共有 7塊。即使通常省去鈍化工藝,也需要進行6次光刻,需要6塊掩模版。
第一章 擴散和外延設(shè)備
第二章 真空系統(tǒng)
第三章 光掩模
第四章 金屬化、劃片和電路組裝設(shè)備
第五章 電子束裝置
第六章 最后金屬封裝和塑料封裝
第七章 紅外檢驗和掩模對準(zhǔn)
第八章 絲網(wǎng)漏印電路的制造
第九章 集成電路的自動測試設(shè)備
第十章 集成電路的新型測試儀表
第十一章 失效機理的研究與分析
第十二章 微型電子器件工廠的生產(chǎn)設(shè)施 2100433B