第1章 數(shù)制與編碼1
1.1 進位記數(shù)制1
1.1.1 進位記數(shù)制及其基數(shù)和權(quán)1
1.1.2 幾種常用的進位記數(shù)制1
1.2 不同進位制數(shù)之間的轉(zhuǎn)換4
1.2.1 二進制數(shù)轉(zhuǎn)換為十進制數(shù)4
1.2.2 十進制數(shù)轉(zhuǎn)換為二進制數(shù)4
1.2.3 任意兩種進位制數(shù)之間的轉(zhuǎn)換7
1.3 二進制數(shù)的算術(shù)運算和邏輯運算8
1.3.1 二進制數(shù)的算術(shù)運算8
1.3.2 二進制數(shù)的邏輯運算9
1.3.3 移位運算9
1.4 數(shù)據(jù)在計算機中的表示形式10
1.4.1 機器數(shù)與真值10
1.4.2 常見的機器數(shù)形式10
1.4.3 數(shù)的定點表示與浮點表示15
1.4.4 二-十進制編碼16
1.4.5 其他幾種BCD碼17
1.5 字符代碼20
本章小結(jié)21
習(xí)題122
第2章 邏輯代數(shù)的基本原理及應(yīng)用23
2.1 邏輯代數(shù)的基本概念23
2.1.1 邏輯代數(shù)的特點23
2.1.2 基本邏輯運算23
2.1.3 邏輯函數(shù)26
2.1.4 邏輯函數(shù)的相等26目 錄 數(shù)字電子技術(shù)基礎(chǔ) 2.2 邏輯代數(shù)的基本公式27
2.3 邏輯代數(shù)的3個重要規(guī)則28
2.3.1 代入規(guī)則28
2.3.2 反演規(guī)則29
2.3.3 對偶規(guī)則29
2.4 邏輯函數(shù)的代數(shù)化簡法30
2.4.1 代數(shù)化簡法概述30
2.4.2 “與或”表達式的化簡31
2.4.3 “或與”表達式的化簡32
本章小結(jié)33
習(xí)題233
第3章 邏輯門電路35
3.1 分立元件的門電路35
3.1.1 二極管“與”門35
3.1.2 二極管“或”門36
3.1.3 “非”門36
3.1.4 “與非”門37
3.2 集成門電路37
3.2.1 TTL“與非”門38
3.2.2 其他類型的TTL門電路39
3.2.3 ECL門電路44
3.3 MOS門電路44
3.3.1 MOS管與MOS反相器44
3.3.2 CMOS傳輸門45
3.4 邏輯門電路的性能指標46
3.4.1 輸出高電平和輸出低電平46
3.4.2 關(guān)門電平、開門電平和閾值電壓46
3.4.3 平均延遲時間47
3.4.4 扇入系數(shù)和扇出系數(shù)47
3.4.5 空載導(dǎo)通電源電流和空載截止電源電流48
3.5 常用邏輯門的圖形符號48
本章小結(jié)49
習(xí)題350
第4章 組合邏輯電路51
4.1 幾個基本概念51
4.1.1 “積之和”與“和之積”51
4.1.2 最小項和最大項51
4.1.3 最小項表達式和最大項表達式52
4.2 邏輯函數(shù)的卡諾圖化簡法54
4.2.1 卡諾圖54
4.2.2 卡諾圖的編號56
4.2.3 用卡諾圖化簡邏輯函數(shù)57
4.3 不完全規(guī)定的邏輯函數(shù)的化簡方法60
4.3.1 無關(guān)最小項的概念60
4.3.2 利用無關(guān)最小項化簡邏輯函數(shù)60
4.4 組合邏輯電路的分析62
4.5 組合邏輯電路的設(shè)計63
4.5.1 加法電路的設(shè)計64
4.5.2 代碼轉(zhuǎn)換電路的設(shè)計65
4.5.3 七段數(shù)字顯示器的原理與設(shè)計67
4.6 幾種常用的組合邏輯電路70
4.6.1 加法器70
4.6.2 譯碼器71
4.6.3 編碼器72
4.6.4 多路選擇器74
4.6.5 多路分配器77
4.7 利用中、大規(guī)模集成電路進行邏輯設(shè)計78
4.7.1 利用中規(guī)模集成電路構(gòu)成所需邏輯部件78
4.7.2 ROM的邏輯結(jié)構(gòu)及其應(yīng)用80
4.7.3 可編程邏輯陣列PLA85
4.8 組合邏輯電路中的競爭與險象86
4.8.1 競爭現(xiàn)象86
4.8.2 險象的產(chǎn)生86
4.8.3 險象的判別88
4.8.4 險象的消除89
本章小結(jié)91
習(xí)題492
第5章 時序電路的基本單元--觸發(fā)器94
5.1 RS觸發(fā)器94
5.1.1 基本RS觸發(fā)器94
5.1.2 鐘控RS觸發(fā)器96
5.1.3 數(shù)據(jù)鎖存器97
5.2 觸發(fā)器外部邏輯特性的描述98
5.3 維阻D觸發(fā)器99
5.4 主從JK觸發(fā)器101
5.4.1 主從觸發(fā)器101
5.4.2 JK觸發(fā)器102
5.4.3 主從JK觸發(fā)器103
5.5 T觸發(fā)器103
5.6 觸發(fā)器的主要參數(shù)104
5.6.1 觸發(fā)器的直流參數(shù)104
5.6.2 觸發(fā)器的時間參數(shù)105
5.7 不同類型觸發(fā)器間的轉(zhuǎn)換105
5.7.1 D觸發(fā)器轉(zhuǎn)換成其他類型的觸發(fā)器106
5.7.2 JK觸發(fā)器轉(zhuǎn)換成其他類型的觸發(fā)器107
5.8 觸發(fā)器的激勵表108
本章小結(jié)109
習(xí)題5110
第6章 時序邏輯電路111
6.1 時序電路的基本組成111
6.2 時序電路的描述方法111
6.2.1 狀態(tài)圖112
6.2.2 狀態(tài)表112
6.2.3 時間圖112
6.2.4 Mealy模型113
6.2.5 Moore模型114
6.3 時序電路的分析115
6.4 時序電路的設(shè)計117
6.4.1 根據(jù)設(shè)計要求形成原始狀態(tài)表117
6.4.2 狀態(tài)化簡118
6.4.3 狀態(tài)分配與電路實現(xiàn)120
6.4.4 時序電路設(shè)計舉例121
本章小結(jié)123
習(xí)題6124
第7章 時序邏輯電路的應(yīng)用126
7.1 寄存器126
7.1.1 代碼寄存器126
7.1.2 移位寄存器128
7.2 串行加法器131
7.3 計數(shù)器132
7.3.1 概述132
7.3.2 二進制異步計數(shù)器133
7.3.3 二進制同步計數(shù)器 134
7.3.4 非二進制計數(shù)器137
7.3.5 組合計數(shù)器140
本章小結(jié)141
習(xí)題7141
第8章 脈沖信號的產(chǎn)生與整形142
8.1 脈沖信號波形的特性參數(shù)142
8.2 單穩(wěn)態(tài)觸發(fā)器143
8.2.1 微分型單穩(wěn)電路143
8.2.2 積分型單穩(wěn)電路144
8.3 多諧振蕩器145
8.3.1 環(huán)形多諧振蕩器146
8.3.2 RC環(huán)形振蕩器146
8.3.3 石英晶體多諧振蕩器 148
8.4 施密特觸發(fā)器149
8.4.1 電路組成149
8.4.2 工作原理150
8.4.3 應(yīng)用舉例150
8.5 555定時器151
8.5.1 電路結(jié)構(gòu)152
8.5.2 引腳功能153
8.5.3 定時器的邏輯功能153
8.5.4 555定時器應(yīng)用舉例154
8.6 單次脈沖產(chǎn)生電路156
8.6.1 異步單脈沖發(fā)生器156
8.6.2 同步單脈沖發(fā)生器156
本章小結(jié)157
習(xí)題8158
第9章 數(shù)/模和模/數(shù)轉(zhuǎn)換器159
9.1 概述159
9.2 D/A轉(zhuǎn)換器160
9.2.1 D/A轉(zhuǎn)換器的工作原理160
9.2.2 D/A轉(zhuǎn)換器的主要技術(shù)指標163
9.2.3 D/A轉(zhuǎn)換器芯片164
9.2.4 D/A轉(zhuǎn)換器與微處理器的接口166
9.3 A/D轉(zhuǎn)換器167
9.3.1 基本概念167
9.3.2 A/D轉(zhuǎn)換器的工作原理168
9.3.3 A/D轉(zhuǎn)換器的主要技術(shù)指標169
9.3.4 A/D轉(zhuǎn)換器芯片170
9.3.5 A/D轉(zhuǎn)換器與微處理器接口171
本章小結(jié)172
習(xí)題9172
第10章 硬件描述語言VHDL基礎(chǔ)173
10.1 VHDL概述173
10.2 VHDL程序的基本結(jié)構(gòu)174
10.2.1 VHDL程序示例174
10.2.2 實體175
10.2.3 結(jié)構(gòu)體177
10.2.4 庫、包集合及配置177
10.3 VHDL語法基礎(chǔ)179
10.3.1 標識符和保留字179
10.3.2 數(shù)據(jù)對象180
10.3.3 數(shù)據(jù)類型182
10.3.4 運算操作符184
10.4 VHDL的常用描述語句185
10.4.1 順序描述語句185
10.4.2 并行描述語句192
10.5 VHDL描述實例195
10.5.1 組合邏輯電路的VHDL描述195
10.5.2 時序邏輯電路的VHDL描述198
10.6 狀態(tài)機設(shè)計205
10.6.1 概述205
10.6.2 狀態(tài)機的分類205
10.6.3 Moore型狀態(tài)機的VHDL描述205
10.6.4 Mealy型狀態(tài)機的VHDL描述207
10.6.5 狀態(tài)機應(yīng)用舉例--序列碼檢測器209
本章小結(jié)210
習(xí)題10211
第11章 可編程邏輯器件及其開發(fā)工具212
11.1 可編程邏輯器件概述212
11.1.1 PLD的產(chǎn)生212
11.1.2 PLD的發(fā)展213
11.1.3 PLD的主要特點214
11.1.4 PLD的基本結(jié)構(gòu)214
11.2 FPGA的工作原理與基本結(jié)構(gòu)215
11.2.1 FPGA的工作原理215
11.2.2 FPGA的基本結(jié)構(gòu)216
11.2.3 IP核簡介218
11.3 FPGA的設(shè)計與開發(fā)219
11.3.1 FPGA的基本開發(fā)流程219
11.3.2 FPGA/CPLD 開發(fā)工具MAX PlusII簡介220
本章小結(jié)229
習(xí)題11230
附錄A 常用邏輯符號對照表231
附錄B 部分習(xí)題參考答案233
參考文獻241
本書講述數(shù)字電子技術(shù)的基本概念和技術(shù),內(nèi)容包括數(shù)制與編碼、邏輯代數(shù)基礎(chǔ)及應(yīng)用、常用邏輯門電路、組合邏輯電路、時序邏輯電路、常用邏輯部件、脈沖信號的產(chǎn)生與整形、數(shù)/模和模/數(shù)轉(zhuǎn)換、硬件描述語言VHDL、可編程邏輯器件及其開發(fā)工具等。本書嚴格按照教學(xué)大綱編寫,內(nèi)容精練,層次清楚,實用性強,可作為高等學(xué)校理工科各專業(yè)電子技術(shù)基礎(chǔ)課程教材,也可作為高職高專及高等教育自學(xué)考試教材。
最基礎(chǔ)的是物理電路知識、高等數(shù)學(xué)和C語言,然后學(xué)習(xí)電路的基礎(chǔ)《電路和電子技術(shù)》,根據(jù)專業(yè)基礎(chǔ)在學(xué)習(xí)《單片機》.《數(shù)字電路》《模擬電路》,學(xué)好基礎(chǔ)一切很容易的
第2版前言第1版前言第1章 土方工程1.1 土的分類與工程性質(zhì)1.2 場地平整、土方量計算與土方調(diào)配1.3 基坑土方開挖準備與降排水1.4 基坑邊坡與坑壁支護1.5 土方工程的機械化施工復(fù)習(xí)思考題第2...
首先要培養(yǎng)自己的興趣,有興趣愛好才能孜孜不倦的追求學(xué)習(xí)。其次要多看,看書、看圖、看實物。第三多算,獨立完成專業(yè),用多種方法解作業(yè)。第四多干,多實踐、認真做實驗。
格式:pdf
大?。?span id="1sfxeqj" class="single-tag-height">168KB
頁數(shù): 8頁
評分: 4.3
第 3章 邏輯代數(shù)及邏輯門 【3-1】 填空 1、與模擬信號相比,數(shù)字信號的特點是它的 離散 性。一個數(shù)字信號只有兩種取值分 別表示為 0 和 1 。 2 、布爾代數(shù)中有三種最基本運算: 與 、 或 和 非 ,在此基礎(chǔ)上又派生出五 種基本運算,分別為與非、或非、異或、同或和與或非。 3 、與運算的法則可概述為:有“ 0”出 0 ,全“ 1”出 1 ;類似地或運算的法則為 有”1”出” 1”,全” 0”出” 0” 。 4 、摩根定理表示為: A B = A B ; A B = A B 。 5 、函數(shù)表達式 Y= AB C D ,則其對偶式為 Y = ( )A B C D 。 6 、根據(jù)反演規(guī)則,若 Y= AB C D C,則 Y ( )AB C D C 。 7 、指出下列各式中哪些是四變量 A B C D 的最小項和最大項。在最小項后的( )里
格式:pdf
大?。?span id="oq1nasu" class="single-tag-height">168KB
頁數(shù): 40頁
評分: 4.3
柜號 序號 G1 1 G1 2 G1 3 G2 4 G2 5 G2 6 G2 7 G2 8 G2 9 G1 10 G2 11 G2 12 G2 13 G2 14 G1 15 G1 16 G1 17 G2 18 G2 19 G2 20 G1 21 G3 22 G3 23 G3 24 G3 25 G3 26 G3 27 G1 28 G1 29 G3 30 G3 31 G2 32 G2 33 G2 34 G2 35 G2 36 G2 37 G2 38 下右 39 下右 40 下右 41 下右 42 下右 43 下右 44 下右 45 下右 46 下右 47 下右 48 下右 49 下右 50 下右 51 下右 52 下右 53 下左 54 下左 55 下左 56 下左 57 下左 58 下左 59 下左 60 下左 61 下左 62 下左 63 下左 64 下左 65 下左 66 下左 67 下
數(shù)字電子技術(shù)基礎(chǔ)需要預(yù)備高等數(shù)學(xué)、電路分析課程的知識點和相關(guān)知識和《模擬電子技術(shù)基礎(chǔ)》教材的知識點和相關(guān)知識。
數(shù)字電子技術(shù)基礎(chǔ)的學(xué)習(xí)資料有《數(shù)字電子技術(shù)基礎(chǔ)(第三版)》《電子技術(shù)基礎(chǔ):模擬部分(第五版)》《數(shù)字電子技術(shù)基礎(chǔ)(第四版)》等。
書名 |
作者 |
ISBN |
出版時間 |
出版社 |
---|---|---|---|---|
數(shù)字電子技術(shù)基礎(chǔ)(第三版) |
侯建軍 |
9787040437966 |
2016年1月 |
高等教育出版社 |
《電子技術(shù)基礎(chǔ):模擬部分(第五版)》 |
康華光 |
9787040177893 |
2011年11月 |
|
《數(shù)字電子技術(shù)基礎(chǔ)(第四版)》 |
閻石 |
704015594X |
2004年9月 |
|
《數(shù)字電子技術(shù)基礎(chǔ):系統(tǒng)方法》 |
(美)弗洛伊德 |
9787111464846 |
2014年6月 |
機械工業(yè)出版社 |
《Digital Electronic Circuits》 |
Shuqin Lou, Chunling Yan |
------ |
2019年 |
DE GRUYTER出版社 |
《Digital Design》 |
M.Morris Mano |
------ |
2002年 |
Prentice Hall, Inc |
表格內(nèi)容參考資料 |
內(nèi)容簡介
《數(shù)字電子技術(shù)基礎(chǔ)習(xí)題解答(第5版)》教材的使用而編寫的習(xí)題解答?!稊?shù)字電子技術(shù)基礎(chǔ)習(xí)題解答(第5版)》除包含有《數(shù)字電子技術(shù)基礎(chǔ)習(xí)題解答(第5版)》全部習(xí)題的詳細解答以外,還含有各章習(xí)題類型以及每種類型題目的解題方法和步驟等內(nèi)容。
《數(shù)字電子技術(shù)基礎(chǔ)習(xí)題解答(第5版)》的使用對象主要是電氣、電子信息類各專業(yè)的師生,也可供其他有關(guān)專業(yè)師生和社會讀者參考 。
數(shù)字電子技術(shù)基礎(chǔ)是北京交通大學(xué)一門核心基礎(chǔ)課程,該課程從研究方法、系統(tǒng)綜合和工程應(yīng)用角度出發(fā),介紹了數(shù)字電子技術(shù)的基本概念、理論、分析、設(shè)計與實驗方法。通過學(xué)習(xí)該課程,能使學(xué)習(xí)者掌握數(shù)字電子技術(shù)的基礎(chǔ)知識內(nèi),為進一步學(xué)習(xí)各種超大規(guī)模集成電路的系統(tǒng)打下基礎(chǔ)。
數(shù)字電子技術(shù)基礎(chǔ)適合通信工程、自動化、電子信息工程等專業(yè)學(xué)習(xí)。