前言
第1章 概述
1.1 EDA技術(shù)的發(fā)展
1.2 EDA技術(shù)的主要內(nèi)容
1.2.1 可編程邏輯器件
1.2.2 硬件描述語言
1.2.3 EDA軟件開發(fā)工具
1.2.4 實驗開發(fā)系統(tǒng)
1.3 EDA技術(shù)的設(shè)計流程
1.3.1 設(shè)計輸入
1.3.2 邏輯綜合
1.3.3 目標器件的適配
1.3.4 目標器件的編程/下載
1.3.5 設(shè)計過程中的仿真
1.3.6 硬件仿真/硬件測試
1.4 EDA技術(shù)的設(shè)計方法
1.5 習題
第2章 可編程邏輯器件
2.1 簡單PLD的基本結(jié)構(gòu)
2.2 CPLD的基本結(jié)構(gòu)
2.3 FPCA的基本結(jié)構(gòu)
2.4 可編程邏輯器件產(chǎn)品簡介
2.4.1 Ahera系列產(chǎn)品
2.4.2 Xilinx系列產(chǎn)品
2.4.3 Lattice系列產(chǎn)品
2.5 習題
第3章 硬件描述語言VHDL
3.1 VHDL簡介
3.1.1 VHDL的發(fā)展及特點
3.1.2 傳統(tǒng)設(shè)計與VHDL設(shè)計對照
3.2 VHDL程序的基本結(jié)構(gòu)
3.2.1 VHDL程序的基本單元與構(gòu)成
3.2.2 實體
3.2.3 結(jié)構(gòu)體
3.2.4 程序包.庫和配置
3.3 VHDL的語法要素
3.3.1 VHDL文字規(guī)則
3.3.2 VHDL數(shù)據(jù)對象
3.3.3 VHDL數(shù)據(jù)類型
3.3.4 運算操作符
3.4 VHDL結(jié)構(gòu)體的描述方式
3.4.1 順序描述語句
3.4.2 并行描述語句
3.4.3 屬性描述語句
3.5 VHDL設(shè)計邏輯電路的基本思想和方法
3.5.1 邏輯函數(shù)表達式方法
3.5.2 真值表方法
3.5.3 電路連接描述方法
3.5.4 不完整條件語句方法
3.5.5 層次化設(shè)計方法
3.6 習題
第4章 用VHDL程序?qū)崿F(xiàn)常用邏輯電路
4.1 組合邏輯電路設(shè)計
4.1.1 基本邏輯門
4.1.2 三態(tài)門
4.1.3 3-8譯碼器
4.1.4 優(yōu)先編碼器
4.1.5 7段碼譯碼器
4.1.6 二-十進制BCD譯碼器
4.1.7 多位加(減)法器
4.2 時序邏輯電路設(shè)計
4.2.1 觸發(fā)器
4.2.2 計數(shù)器
4.2.3 分頻器
4.2.4 移位寄存器
4.3 狀態(tài)機邏輯電路設(shè)計
4.3.1 一般狀態(tài)機的設(shè)計
4.3.2 狀態(tài)機的應(yīng)用
4.4 習題
第5章 EDA開發(fā)軟件及應(yīng)用
5.1 QuartusII軟件簡介
5.2 QuartusII軟件的安裝
5.2.1 系統(tǒng)要求
5.2.2 安裝操作
5.2.3 安裝許可證
5.3 QuartusII設(shè)計輸入
5.3.1 文本設(shè)計輸入方式
5.3.2 原理圖設(shè)計輸入方式
5.3.3 混合輸入方式
5.4 QuartusII設(shè)計編譯
5.4.1 編譯前的設(shè)置
5.4.2 全程編譯
5.5 QuartusII設(shè)計仿真
5.5.1 創(chuàng)建波形文件
5.5.2 創(chuàng)建輸入輸出向量
5.5.3 設(shè)置仿真時間
5.5.4 設(shè)置輸入信號
5.5.5 波形仿真
5.6 QuartusII器件編程
5.6.1 引腳設(shè)置和下載
5.6.2 器件編程下載
5.7 Max+plusII軟件簡介
5.7.1 設(shè)計輸入
5.7.2 設(shè)計編譯
5.7.3 設(shè)計校驗
5.7.4 器件編程
5.8 轉(zhuǎn)化Max+PlusII工程文件
5.9 習題
第6章 EDA仿真技術(shù)應(yīng)用實例
6.1 帶使能和片選端的16:4線優(yōu)先編碼器設(shè)計
6.1.1 原理分析
6.1.2 程序設(shè)計
6.1.3 編譯仿真
6.2 7段顯示譯碼器設(shè)計
6.2.1 原理分析
6.2.2 程序設(shè)計
6.2.3 編譯仿真
6.3 帶異步清零端的12位二進制全加器設(shè)計
6.3.1 原理分析
6.3.2 程序設(shè)計
6.3.3 編譯仿真
6.4 帶異步清零/置位端的Ⅸ觸發(fā)器設(shè)計
6.4.1 原理分析
6.4.2 程序設(shè)計
6.4.3 編譯仿真
6.5 4位鎖存器設(shè)計
6.5.1 原理分析
6.5.2 程序設(shè)計
6.5.3 編譯仿真
6.6 32進制多樣型計數(shù)器設(shè)計
6.6.1 原理分析
6.6.2 程序設(shè)計
6.6.3 編譯仿真
6.7 8位多樣型移位寄存器設(shè)計
6.7.1 原理分析
6.7.2 程序設(shè)計
6.7.3 編譯仿真
6.8 Moore狀態(tài)機的設(shè)計
6.8.1 原理分析
6.8.2 程序設(shè)計
6.8.3 編譯仿真
6.9 Mealy狀態(tài)機的設(shè)計
6.9.1 原理分析
6.9.2 程序設(shè)計
6.9.3 編譯仿真
6.1 0習題
第7章 QuanusII中的宏功能模塊及應(yīng)用
7.1 QuartusII宏功能模塊概述
7.1.1 宏功能模塊與LPM函數(shù)
7.1.2 知識產(chǎn)權(quán)IP核
7.2 宏功能模塊定制管理器
7.2.1 宏功能模塊定制管理器的使用
7.2.2 宏功能模塊定制管理器的文件
7.3 宏功能模塊的應(yīng)用
7.3.1 arithmetic宏功能模塊
7.3.2 gates宏功能模塊
7.3.3 10組件宏功能模塊的使用
7.3.4 storage宏功能模塊的使用
7.4 宏功能模塊的例化
7.5 習題
第8章 常見EDA設(shè)計中的工程問題
8.1 建立時間和保持時間
8.2 競爭和冒險
8.2.1 PLD內(nèi)部毛刺產(chǎn)生的原因
8.2.2 毛刺消除
8.3 EDA設(shè)計中的同步電路
8.3.1 同步電路與異步電路
8.3.2 同步清除和置位信號
8.4 時鐘問題
8.5 面積與速度之間的關(guān)系
8.5.1 串并轉(zhuǎn)換
8.5.2 流水線操作
8.6 低功耗設(shè)計原則
8.7 數(shù)字系統(tǒng)設(shè)計中可編程器件的選擇原則
8.7.1 從系統(tǒng)設(shè)計角度的目標器件選擇原則
8.7.2 從器件資源角度的目標器件選擇原則
8.7.3 從器件管腳來確定
8.8 習題
第9章 EDA技術(shù)工程應(yīng)用實例
9.1 交通燈控制器的設(shè)計
9.1.1 原理分析
9.1.2 程序設(shè)計
9.1.3 編譯仿真
9.2 4X5矩陣鍵盤設(shè)計
9.2.1 原理分析
9.2.2 程序設(shè)計
9.2.3 編譯仿真
9.3 數(shù)字電子鐘設(shè)計
9.3.1 原理分析
9.3.2 程序設(shè)計
9.3.3 編譯仿真
9.4 6位十進制數(shù)字頻率計設(shè)計
9.4.1 原理分析
9.4.2 程序設(shè)計
9.4.3 編譯仿真
9.5 數(shù)字波形產(chǎn)生器設(shè)計
9.5.1 原理分析
9.5.2 程序設(shè)計
9.5.3 編譯仿真
9.6 10層全自動電梯控制器設(shè)計
9.6.1 原理分析
9.6.2 程序設(shè)計
9.6.3 編譯仿真
9.7 17階線性相位FIR濾波器設(shè)計
9.7.1 原理分析
9.7.2 程序設(shè)計
9.7.3 編譯仿真
9.8 習題
參考文獻
……
該書主要介紹EDA技術(shù)的基本概念、應(yīng)用特點、可編程邏輯器件、硬件描述語言(VHDL)及常用邏輯單元電路的VHDL編程技術(shù);以及EDA技術(shù)的開發(fā)過程、開發(fā)工具軟件Quartus Ⅱ的使用、EDA設(shè)計過程中常見工程問題的處理等?!禘DA技術(shù)及應(yīng)用教程》從教學和應(yīng)用的角度出發(fā),首先介紹了EDA技術(shù)的基本概念、應(yīng)用特點、可編程邏輯器件、硬件描述語言(VHDL)及常用邏輯單元電路的VHDL編程技術(shù);然后,以EDA應(yīng)用為目的,通過EDA實例詳細介紹了EDA技術(shù)的開發(fā)過程、開發(fā)工具軟件Quartus Ⅱ的使用、EDA設(shè)計過程中常見工程問題的處理;最后,介紹了工程中典型的EDA設(shè)計實例。
《EDA技術(shù)及應(yīng)用教程》各章節(jié)均配有習題及設(shè)計實例練習,便于讀者學習和教學使用。
《EDA技術(shù)及應(yīng)用教程》可作為高等院校電子、通信、自動化及計算機等專業(yè)EDA應(yīng)用技術(shù)的教學用書,也可作為高職院校相關(guān)專業(yè)的教學參考用書。
第2版前言第1版前言第1章 土方工程1.1 土的分類與工程性質(zhì)1.2 場地平整、土方量計算與土方調(diào)配1.3 基坑土方開挖準備與降排水1.4 基坑邊坡與坑壁支護1.5 土方工程的機械化施工復習思考題第2...
前言第一章 緒論第一節(jié) 互換性概述第二節(jié) 加工誤差和公差第三節(jié) 極限與配合標準第四節(jié) 技術(shù)測量概念第五節(jié) 本課程的性質(zhì)、任務(wù)與基本要求思考題與習題第二章 光滑孔、軸尺寸的公差與配合第一節(jié) 公差與配合的...
第一篇 綜合篇第一章 綠色建筑的理念與實踐第二章 綠色建筑評價標識總體情況第三章 發(fā)揮“資源”優(yōu)勢,推進綠色建筑發(fā)展第四章 綠色建筑委員會國際合作情況第五章 上海世博會園區(qū)生態(tài)規(guī)劃設(shè)計的研究與實踐第六...
格式:pdf
大?。?span id="uxywxpg" class="single-tag-height">546KB
頁數(shù): 40頁
評分: 4.3
柜號 序號 G1 1 G1 2 G1 3 G2 4 G2 5 G2 6 G2 7 G2 8 G2 9 G1 10 G2 11 G2 12 G2 13 G2 14 G1 15 G1 16 G1 17 G2 18 G2 19 G2 20 G1 21 G3 22 G3 23 G3 24 G3 25 G3 26 G3 27 G1 28 G1 29 G3 30 G3 31 G2 32 G2 33 G2 34 G2 35 G2 36 G2 37 G2 38 下右 39 下右 40 下右 41 下右 42 下右 43 下右 44 下右 45 下右 46 下右 47 下右 48 下右 49 下右 50 下右 51 下右 52 下右 53 下左 54 下左 55 下左 56 下左 57 下左 58 下左 59 下左 60 下左 61 下左 62 下左 63 下左 64 下左 65 下左 66 下左 67 下
格式:pdf
大?。?span id="skznxn2" class="single-tag-height">546KB
頁數(shù): 5頁
評分: 4.7
1 工程常用圖書目錄(電氣、給排水、暖通、結(jié)構(gòu)、建筑) 序號 圖書編號 圖書名稱 價格(元) 備注 JTJ-工程 -24 2009JSCS-5 全國民用建筑工程設(shè)計技術(shù)措施-電氣 128 JTJ-工程 -25 2009JSCS-3 全國民用建筑工程設(shè)計技術(shù)措施-給水排水 136 JTJ-工程 -26 2009JSCS-4 全國民用建筑工程設(shè)計技術(shù)措施-暖通空調(diào) ?動力 98 JTJ-工程 -27 2009JSCS-2 全國民用建筑工程設(shè)計技術(shù)措施-結(jié)構(gòu)(結(jié)構(gòu)體系) 48 JTJ-工程 -28 2007JSCS-KR 全國民用建筑工程設(shè)計技術(shù)措施 節(jié)能專篇-暖通空調(diào) ?動力 54 JTJ-工程 -29 11G101-1 混凝土結(jié)構(gòu)施工圖平面整體表示方法制圖規(guī)則和構(gòu)造詳圖(現(xiàn)澆混凝土框架、剪力墻、框架 -剪力墻、框 支剪力墻結(jié)構(gòu)、現(xiàn)澆混凝土樓面與屋面板) 69 代替 00G101
《EDA技術(shù)與應(yīng)用教程》是全國高職高專教育電子電氣類專業(yè)規(guī)劃教材之一。
《EDA技術(shù)及應(yīng)用:VHDL版(第3版)》內(nèi)容分為五個部分,前四部分為正文,共七章,第五部分為附錄。第一部分概括地闡述了EDA技術(shù)及應(yīng)用的有關(guān)問題(第1章);第二部分比較全面地介紹了EDA技術(shù)的主要內(nèi)容,包括EDA的物質(zhì)基礎(chǔ)--Lattice、Altera和Xilinx公司主流大規(guī)??删幊踢壿嬈骷﨔PGA/CPL.D的品種規(guī)格、性能參數(shù)、組成結(jié)構(gòu)及原理(第2章),EDA的主流表達方式--VHDL,的編程基礎(chǔ)(第3章),EDA的設(shè)計開發(fā)軟件--QutrtusII8.0、ISESuite10.1、ispl..EVER8.1、Synpli母PRO7.6、ModelSimSE6.0等五個常用EDA工具軟件的安裝與使用(第4章),EDA的實驗開發(fā)系統(tǒng)--通用EDA實驗開發(fā)系統(tǒng)的基本組成、工作原理、性能指標及GW48型EDA實驗開發(fā)系統(tǒng)的結(jié)構(gòu)及使用方法(第5章);第三部分提供了12個綜合性的EDA應(yīng)用設(shè)計實例(第6章),包括數(shù)字信號處理、智能控制、神經(jīng)網(wǎng)絡(luò)中經(jīng)常用到的高速PID控制器、FIR濾波器、CORDIC算法的應(yīng)用等實例;第四部分是EDA技術(shù)實驗(第7章);第五部分是附錄,包括常用FPGA/CPID管腳圖、利用WWW進行EDA資源的檢索等內(nèi)容。
《EDA技術(shù)及應(yīng)用:VHDL版(第3版)》可供高等院校電子工程、通信工程、自動化、計算機應(yīng)用、儀器儀表等信息工程類及相近專業(yè)的本科生或研究生使用,也可作為相關(guān)人員的自學參考書。
《EDA技術(shù)及應(yīng)用:VHDL版(第3版)》配有電子教案,有需要者可登錄出版社網(wǎng)站下載。
第1章 EDA技術(shù)概述
1.1 EDA技術(shù)及其發(fā)展
1.2 EDA技術(shù)的主要內(nèi)容
1.3 EDA的設(shè)計流程
1.4 常用EDA工具
本章小結(jié)
思考練習
第2章 可編程邏輯器件
2.1 可編程邏輯器件概述
2.1.1 可編程邏輯器件的基本結(jié)構(gòu)
2.1.2 可編程邏輯器件的發(fā)展歷程
2.1.3 可編程邏輯器件的分類
2.1.4 CPLD與FPGA比較
2.2 CPLD的實現(xiàn)原理與典型結(jié)構(gòu)
2.2.1 CPLD的邏輯實現(xiàn)原理
2.2.2 典型CPLD器件簡介--MAX3000A
2.3 FPGA的實現(xiàn)原理與典型結(jié)構(gòu)
2.3.1 FPGA的邏輯實現(xiàn)原理
2.3.2 典型FPGA器件簡介--Cyclone
2.4 FPGA/CPLD產(chǎn)品概述
2.4.1 FPGA/CPLD產(chǎn)品主要廠商
2.4.2 Altera公司的可編程邏輯器件
2.4.3 Xilinx公司的可編程邏輯器件
2.4.4 Lattice公司的可編程邏輯器件
2.4.5 FPGA/CPLD的開發(fā)應(yīng)用選擇
2.5 FPGA/CPLD器件的配置與編程
2.5.1 配置與編程工藝
2.5.2 下載電纜與接口
2.5.3 編程與配置模式
2.5.4 FPGA的配置方式
本章小結(jié)
思考練習
實訓項目
第3章 QuartusⅡ應(yīng)用基礎(chǔ)
3.1 QuartusⅡ軟件概述
3.1.1 QuartusⅡ軟件簡介
3.1.2 QuartusⅡ功能特點
3.1.3 QuartusⅡ界面預覽
3.1.4 QuartusⅡ授權(quán)許可
3.2 QuartusⅡ設(shè)計流程
3.3 QuartusⅡ設(shè)計實例
3.3.1 建立工程文件
3.3.2 設(shè)計文件輸入
3.3.3 編譯工程文件
3.3.4 建立仿真測試的矢量波形文件
3.3.5 仿真并觀察RTL電路
3.3.6 分配引腳
3.3.7 編程下載與硬件測試
本章小結(jié)
思考練習
實訓項目
第4章 硬件描述語言VHDL
4.1 VHDL語言概述
4.1.1 VHDL簡介
4.1.2 VHDL優(yōu)點
4.1.3 VHDL實例
4.2 VHDL程序結(jié)構(gòu)
4.2.1 實體
4.2.2 結(jié)構(gòu)體
4.2.3 庫
4.2.4 程序包
4.2.5 配置
4.3 VHDL語言要素
4.3.1 VHDL的文字規(guī)則
4.3.2 VHDL的數(shù)據(jù)對象
4.3.3 VHDL的數(shù)據(jù)類型
4.3.4 VHDL的操作符
4.3.5 VHDL的屬性
4.4 VHDL描述語句
4.4.1 順序描述語句
4.4.2 并行描述語句
4.5 VHDL描述風格
4.5.1 行為描述
4.5.2 數(shù)據(jù)流描述
4.5.3 結(jié)構(gòu)描述
4.6 VHDL設(shè)計方法
4.6.1 電路模塊的劃分與工程文件夾的建立
4.6.2 設(shè)計底層電路模塊
4.6.3 設(shè)計電路頂層文件
4.6.4 編譯仿真頂層設(shè)計文件
4.6.5 下載頂層設(shè)計文件
本章小結(jié)
思考練習
實訓項目
第5章 基本數(shù)字單元設(shè)計
5.1 組合邏輯電路設(shè)計
5.1.1 運算電路設(shè)計
5.1.2 編碼器設(shè)計
5.1.3 譯碼器設(shè)計
5.1.4 數(shù)據(jù)選擇器設(shè)計
5.1.5 數(shù)據(jù)比較器設(shè)計
5.1.6 三態(tài)門及總線緩沖器設(shè)計
5.2 時序邏輯電路設(shè)計
5.2.1 觸發(fā)器設(shè)計
5.2.2 鎖存器設(shè)計
5.2.3 移位寄存器設(shè)計
5.2.4 計數(shù)器設(shè)計
5.3 狀態(tài)機設(shè)計
5.3.1 摩爾狀態(tài)機設(shè)計
5.3.2 米利狀態(tài)機設(shè)計
5.4 存儲器設(shè)計
5.4.1 只讀存儲器設(shè)計
5.4.2 隨機存儲器設(shè)計
本章小結(jié)
思考練習
實訓項目
第6章 EDA技術(shù)綜合應(yīng)用
6.1 數(shù)字鐘的設(shè)計
6.1.1 設(shè)計要求
6.1.2 設(shè)計方案
6.1 _3模塊設(shè)計
6.1.4 仿真分析
6.2 數(shù)字頻率計的設(shè)計
6.2.1 設(shè)計要求
6.2.2 設(shè)計方案
6.2.3 模塊設(shè)計
6.2.4 仿真分析
6.3 函數(shù)信號發(fā)生器的設(shè)計
6.3.1 設(shè)計要求
6.3.2 設(shè)計方案
6.3.3 模塊設(shè)計
6.3.4 仿真分析
6.4 交通信號燈控制器的設(shè)計
6.4.1 設(shè)計要求
6.4.2 設(shè)計方案
6.4.3 模塊設(shè)計
6.4.4 仿真分析
6.5 數(shù)字電壓表設(shè)計
6.5.1 設(shè)計要求
6.5.2 設(shè)計方案
6.5.3 模塊設(shè)計
6.5.4 仿真分析
6.6 出租車計費系統(tǒng)
6.6.1 設(shè)計要求
6.6.2 設(shè)計方案
6.6.3 模塊設(shè)計
6.6.4 仿真分析
附錄 EDA實驗開發(fā)系統(tǒng)簡介
附錄A GW48系列EDA/SOPC系統(tǒng)使用說明
A.1 GW48教學實驗系統(tǒng)實驗電路結(jié)構(gòu)圖
A.2 GW48結(jié)構(gòu)圖信號與芯片引腳對照表
附錄B AlteraDE2開發(fā)板使用方法
B.1 AlteraDE2開發(fā)板的結(jié)構(gòu)
B.2 DE2開發(fā)板與目標芯片的引腳連接
參考答案
參考文獻