《計(jì)算機(jī)硬件基礎(chǔ)實(shí)驗(yàn)教程(第2版)》是2011年12月9日清華大學(xué)出版社出版的圖書(shū),作者是白中英、楊春武。
計(jì)算機(jī)硬件基礎(chǔ)實(shí)驗(yàn)教程圖片
書(shū)名 | 計(jì)算機(jī)硬件基礎(chǔ)實(shí)驗(yàn)教程(第2版) | 作者 | 白中英、楊春武 |
---|---|---|---|
ISBN | 9787302278436 | 定價(jià) | 29.00 |
出版社 | 清華大學(xué)出版社 | 出版時(shí)間 | 2011年12月9日 |
裝幀 | 平裝 | 印次 | 2-1 |
第1章 實(shí)踐教學(xué)理念的再認(rèn)識(shí)
1.1 時(shí)代特征
1.1.1 國(guó)際競(jìng)爭(zhēng)的時(shí)代
1.1.2 "知識(shí)爆炸"的時(shí)代
1.1.3 中國(guó)計(jì)算機(jī)學(xué)科教育大發(fā)展的時(shí)代
1.2 創(chuàng)新與實(shí)踐
1.2.1 什么是創(chuàng)新
1.2.2 三大支柱和三種思維
1.2.3 創(chuàng)新源于實(shí)踐
1.2.4 知識(shí)產(chǎn)權(quán)保護(hù)
1.3 知識(shí)、智力和能力
1.3.1 知識(shí)與知識(shí)結(jié)構(gòu)
1.3.2 智力與智力結(jié)構(gòu)
1.3.3 能力與能力結(jié)構(gòu)
1.4 實(shí)驗(yàn)教學(xué)的定位和組織
1.4.1 實(shí)驗(yàn)教學(xué)的目標(biāo)--發(fā)展智力培養(yǎng)能力
1.4.2 實(shí)驗(yàn)教學(xué)隊(duì)伍
1.4.3 三種實(shí)驗(yàn)類型和三個(gè)結(jié)合點(diǎn)
1.4.4 計(jì)算機(jī)學(xué)科實(shí)驗(yàn)教學(xué)的設(shè)計(jì)
第2章 教學(xué)實(shí)驗(yàn)設(shè)備與測(cè)量?jī)x器
2.1 計(jì)算機(jī)
2.2 教學(xué)實(shí)驗(yàn)設(shè)備
2.2.1 tec-5數(shù)字邏輯與計(jì)算機(jī)組成實(shí)驗(yàn)系統(tǒng)
2.2.2 tec-8計(jì)算機(jī)硬件綜合實(shí)驗(yàn)系統(tǒng)
2.2.3 tec-6計(jì)算機(jī)硬件基礎(chǔ)實(shí)驗(yàn)系統(tǒng)
2.2.4 tec-soc片上系統(tǒng)單片機(jī)實(shí)驗(yàn)裝置
2.3 邏輯筆
2.4 數(shù)字萬(wàn)用表
2.5 示波器
2.5.1 示波器的分類和基本原理
2.5.2 示波器的使用
第3章 大容量可編程邏輯器件
3.1 fpga器件和isp器件
3.2 isp1032器件
3.2.1 內(nèi)部結(jié)構(gòu)
3.2.2 isp1032e的引腳
3.3 epm7128s器件
3.3.1 epm7128s內(nèi)部結(jié)構(gòu)
3.3.2 epm7128s引腳
第4章 硬件描述語(yǔ)言vhdl
4.1 硬件描述的創(chuàng)新方法
4.2 vhdl的基本知識(shí)點(diǎn)和命名規(guī)則
4.2.1 vhdl需要掌握的5個(gè)基本知識(shí)點(diǎn)
4.2.2 命名規(guī)則和注釋
4.3 對(duì)象及其說(shuō)明、運(yùn)算和賦值
4.3.1 信號(hào)、變量和常量
4.3.2 數(shù)據(jù)類型
4.3.3 信號(hào)、變量和常量的說(shuō)明
4.3.4 常用運(yùn)算符
4.3.5 賦值語(yǔ)句
4.4 if語(yǔ)句、case語(yǔ)句和process語(yǔ)句
4.4.1 if語(yǔ)句
4.4.2 process語(yǔ)句
4.4.3 case語(yǔ)句
4.5 設(shè)計(jì)實(shí)體
4.5.1 實(shí)體(entity)
4.5.2 結(jié)構(gòu)體(architecture)
4.5.3 庫(kù)(library)和程序包(package)
4.6 層次結(jié)構(gòu)設(shè)計(jì)
4.7 一個(gè)通用寄存器組的設(shè)計(jì)
4.7.1 設(shè)計(jì)要求
4.7.2 設(shè)計(jì)方案
4.7.3 設(shè)計(jì)實(shí)現(xiàn)
第5章 eda工具軟件
5.1 quartusii簡(jiǎn)介
5.2 quartusii主屏幕
5.3 格雷碼計(jì)數(shù)器設(shè)計(jì)示例
5.4 仿真
5.4.1 生成仿真波形文件
5.4.2 設(shè)置仿真參數(shù)
5.4.3 啟動(dòng)仿真且觀察波形
5.5 下載
5.6 使用嵌入式邏輯分析儀進(jìn)行實(shí)時(shí)測(cè)試
5.7 原理圖和vhdl語(yǔ)言程序的層次結(jié)構(gòu)設(shè)計(jì)
第6章 tec-5/8數(shù)字邏輯基本實(shí)驗(yàn)設(shè)計(jì)
6.1 tec-5/8數(shù)字邏輯實(shí)驗(yàn)資源
6.1.1 tec-5數(shù)字邏輯實(shí)驗(yàn)資源
6.1.2 tec-8數(shù)字邏輯實(shí)驗(yàn)資源
6.2 基本邏輯門(mén)和三態(tài)門(mén)實(shí)驗(yàn)
6.3 數(shù)據(jù)選擇器、譯碼器、全加器實(shí)驗(yàn)
6.4 觸發(fā)器、移位寄存器實(shí)驗(yàn)
6.5 計(jì)數(shù)器實(shí)驗(yàn)
6.6 四相時(shí)鐘分配器實(shí)驗(yàn)
6.7 e?2prom實(shí)驗(yàn)
6.8 可編程器件的原理圖方式設(shè)計(jì)實(shí)驗(yàn)
6.9 可編程器件的vhdl文本方式設(shè)計(jì)實(shí)驗(yàn)
第7章 tec-5數(shù)字邏輯綜合實(shí)驗(yàn)設(shè)計(jì)
7.1 簡(jiǎn)易頻率計(jì)設(shè)計(jì)
7.2 交通燈控制器設(shè)計(jì)
7.3 電子鐘設(shè)計(jì)
7.4 藥片裝瓶系統(tǒng)設(shè)計(jì)
第8章 tec-8數(shù)字邏輯綜合實(shí)驗(yàn)設(shè)計(jì)
8.1 設(shè)計(jì)指導(dǎo)思想
8.2 簡(jiǎn)易電子琴設(shè)計(jì)
8.3 簡(jiǎn)易頻率計(jì)設(shè)計(jì)
8.4 交通燈控制器設(shè)計(jì)
8.5 在vga接口顯示器顯示指定圖形設(shè)計(jì)
第9章 tec-5計(jì)算機(jī)組成原理基本實(shí)驗(yàn)設(shè)計(jì)
9.1 tec-5實(shí)驗(yàn)系統(tǒng)平臺(tái)
9.2 tec-5實(shí)驗(yàn)系統(tǒng)的模塊結(jié)構(gòu)
9.2.1 教學(xué)實(shí)驗(yàn)設(shè)計(jì)的基本理念
9.2.2 運(yùn)算器模塊
9.2.3 操作控制臺(tái)模塊
9.2.4 存儲(chǔ)器模塊
9.2.5 控制器模塊
9.3 運(yùn)算器組成實(shí)驗(yàn)
9.4 雙端口存儲(chǔ)器實(shí)驗(yàn)
9.5 數(shù)據(jù)通路實(shí)驗(yàn)
9.6 微程序控制器實(shí)驗(yàn)
9.7 cpu組成與指令周期實(shí)驗(yàn)
第10章 tec-5計(jì)算機(jī)組成原理綜合實(shí)驗(yàn)設(shè)計(jì)
10.1 使用硬連線控制器的cpu設(shè)計(jì)
10.2 多功能alu設(shè)計(jì)
10.3 含有陣列乘法器的alu設(shè)計(jì)
10.4 sram故障診斷設(shè)計(jì)
第11章 tec-8計(jì)算機(jī)組成原理基本實(shí)驗(yàn)設(shè)計(jì)
11.1 tec-8實(shí)驗(yàn)系統(tǒng)平臺(tái)
11.2 tec-8實(shí)驗(yàn)系統(tǒng)結(jié)構(gòu)和操作
11.2.1 模型計(jì)算機(jī)時(shí)序信號(hào)
11.2.2 模型計(jì)算機(jī)組成
11.2.3 模型計(jì)算機(jī)指令系統(tǒng)
11.2.4 開(kāi)關(guān)、按鈕、指示燈
11.2.5 e?2prom中微代碼的修改
11.3 運(yùn)算器組成實(shí)驗(yàn)
11.4 雙端口存儲(chǔ)器實(shí)驗(yàn)
11.5 數(shù)據(jù)通路實(shí)驗(yàn)
11.6 微程序控制器實(shí)驗(yàn)
11.7 cpu組成與機(jī)器指令的執(zhí)行實(shí)驗(yàn)
11.8 中斷原理實(shí)驗(yàn)
第12章 tec-8計(jì)算機(jī)組成綜合實(shí)驗(yàn)設(shè)計(jì)
12.1 采用硬連線控制器的常規(guī)cpu設(shè)計(jì)
12.2 含有陣列乘法器的alu設(shè)計(jì)
第13章 tec-8計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)綜合實(shí)驗(yàn)設(shè)計(jì)
13.1 采用微程序控制器的流水cpu設(shè)計(jì)
13.2 采用硬連線控制器的流水cpu設(shè)計(jì)
第14章 tec-6計(jì)算機(jī)硬件基礎(chǔ)基本實(shí)驗(yàn)設(shè)計(jì)
14.1 tec-6模型計(jì)算機(jī)實(shí)驗(yàn)系統(tǒng)
14.1.1 tec-6實(shí)驗(yàn)系統(tǒng)平臺(tái)
14.1.2 tec-6數(shù)據(jù)通路總框圖
14.1.3 開(kāi)關(guān)、按鈕、指示燈
14.2 運(yùn)算器實(shí)驗(yàn)
14.3 存儲(chǔ)器讀寫(xiě)實(shí)驗(yàn)
14.4 數(shù)據(jù)通路實(shí)驗(yàn)
14.5 微程序控制器實(shí)驗(yàn)
14.6 tec-6模型計(jì)算機(jī)的測(cè)試實(shí)驗(yàn)
第15章 tec-soc片上系統(tǒng)單片機(jī)基本實(shí)驗(yàn)設(shè)計(jì)
15.1 soc單片機(jī)c8051f020實(shí)驗(yàn)平臺(tái)
15.1.1 tec-soc片上系統(tǒng)單片機(jī)實(shí)驗(yàn)裝置總框圖
15.1.2 soc單片機(jī)實(shí)驗(yàn)裝置能夠完成的基本實(shí)驗(yàn)
15.2 i/o口輸入輸出實(shí)驗(yàn)
15.3 定時(shí)器實(shí)驗(yàn)
15.4 鍵盤(pán)數(shù)碼管實(shí)驗(yàn)
15.5 d/a轉(zhuǎn)換實(shí)驗(yàn)
15.6 片上系統(tǒng)大型綜合實(shí)驗(yàn)
附錄ac8051f指令系統(tǒng)
參考文獻(xiàn)
1.輸入設(shè)備,2.中央處理器(cpu),3.存儲(chǔ)器,4.輸出設(shè)備,5.系統(tǒng)總線1/0端口。
當(dāng)期計(jì)算機(jī)硬件、機(jī)器設(shè)備成本是指稅前的價(jià)格嗎
考試等級(jí)劃分全國(guó)計(jì)算機(jī)等級(jí)考試目前共設(shè)置四個(gè)等級(jí):一級(jí)定位為滿足人們?cè)谝话阈怨ぷ髦袑?duì)計(jì)算機(jī)的應(yīng)用,重點(diǎn)是操作能力的考核??己藘?nèi)容主要包括微型計(jì)算機(jī)基礎(chǔ)知識(shí)、Windows操作和使用辦公自動(dòng)化軟件及因特...
計(jì)算機(jī)體系結(jié)構(gòu)的發(fā)展和硬件變化的關(guān)系
【導(dǎo)讀】多核和Cell等新型處理結(jié)構(gòu)的出現(xiàn)不僅是處理器架構(gòu)歷史上具有里程碑式的事件,對(duì)傳統(tǒng)以來(lái)的計(jì)算模式和計(jì)算機(jī)體系架構(gòu)也是一種顛覆 智能革新 2005年,一系列具有深遠(yuǎn)影響的計(jì)算機(jī)體系結(jié)構(gòu)被曝光...
格式:docx
大小:39KB
頁(yè)數(shù): 16頁(yè)
評(píng)分: 3
計(jì)算機(jī)硬件采購(gòu)合同——計(jì)算機(jī)硬件采購(gòu)合同,WORD格式,共16頁(yè)。 使用說(shuō)明 1.本合同范本適用于國(guó)家電網(wǎng)公司各單位進(jìn)行的輸變電資產(chǎn)租賃行為。 2.當(dāng)事人使用本合同范本時(shí)無(wú)約定的條款,應(yīng)在該條款處注明“無(wú)”。 3.對(duì)本合同范本的修改或補(bǔ)充,可...
格式:pdf
大小:39KB
頁(yè)數(shù): 未知
評(píng)分: 4.6
隨著計(jì)算機(jī)的廣泛使用,計(jì)算機(jī)已經(jīng)成為人們生活中不可或缺的一部分.在現(xiàn)在的中職教育體系中,計(jì)算機(jī)專業(yè)是一門(mén)很重要的實(shí)踐性很強(qiáng)的專業(yè),它與時(shí)代緊密相聯(lián),計(jì)算機(jī)技術(shù)也在不斷更新?lián)Q代,因此,對(duì)于計(jì)算機(jī)專業(yè)的學(xué)生,不但要求理論基礎(chǔ)扎實(shí),還要有極強(qiáng)的動(dòng)手操作能力.本文先強(qiáng)調(diào)了實(shí)踐對(duì)于計(jì)算機(jī)專業(yè)學(xué)生的重要性,然后提出了一些具體的相關(guān)措施來(lái)加強(qiáng)學(xué)生的實(shí)踐能力.
《自控原理及計(jì)算機(jī)控制實(shí)驗(yàn)教程》以沈飛電子公司生產(chǎn)的自動(dòng)控制原理實(shí)驗(yàn)箱為實(shí)驗(yàn)平臺(tái),介紹了十個(gè)自動(dòng)控制原理實(shí)驗(yàn)和十個(gè)計(jì)算機(jī)控制技術(shù)實(shí)驗(yàn)。自動(dòng)控制原理部分有:典型環(huán)節(jié)及其階躍響應(yīng)、控制系統(tǒng)瞬態(tài)響應(yīng)、控制系統(tǒng)頻率特性、采樣系統(tǒng)分析、控制系統(tǒng)穩(wěn)定性研究、非線性控制系統(tǒng)分析、連續(xù)系統(tǒng)串聯(lián)校正、采樣控制系統(tǒng)校正、狀態(tài)反饋、狀態(tài)觀測(cè)器。計(jì)算機(jī)控制技術(shù)部分有:A/D,D/A轉(zhuǎn)換實(shí)驗(yàn)、采樣保持器、大林算法控制、平滑與數(shù)字濾波、積分分離PID控制、解耦控制、最小拍控制系統(tǒng)、電機(jī)調(diào)速實(shí)驗(yàn)、步進(jìn)電機(jī)實(shí)驗(yàn)、溫度控制實(shí)驗(yàn)。實(shí)驗(yàn)內(nèi)容涉及理論廣泛,包含:經(jīng)典控制理論的線性非線性部分及現(xiàn)代控制理論。實(shí)驗(yàn)項(xiàng)目類型豐富齊全,提供驗(yàn)證型、設(shè)計(jì)型和綜合型三種類型的實(shí)驗(yàn)。同時(shí)為了增加實(shí)驗(yàn)的擴(kuò)展性,培養(yǎng)學(xué)生的自主創(chuàng)新精神,還提供了函數(shù)庫(kù),供學(xué)生編程控制實(shí)驗(yàn)平臺(tái)進(jìn)行實(shí)驗(yàn)。
本書(shū)是計(jì)算機(jī)硬件的配套實(shí)驗(yàn)教材。書(shū)中采用VerilogHDL語(yǔ)言,F(xiàn)PGA平臺(tái)來(lái)完成《數(shù)字電路與數(shù)字邏輯》、《計(jì)算機(jī)組成原理》、《計(jì)算機(jī)體系結(jié)構(gòu)》課程的實(shí)驗(yàn)。全書(shū)共分為5章,包括EDA基礎(chǔ)、GW48-CP 實(shí)驗(yàn)系統(tǒng)介紹、數(shù)字邏輯與數(shù)字電路實(shí)驗(yàn)、計(jì)算機(jī)組成原理實(shí)驗(yàn)和計(jì)算機(jī)體系結(jié)構(gòu)試驗(yàn)。最后,附錄中介紹了IcarusVerilog開(kāi)發(fā)環(huán)境及使用、VerilogHDL語(yǔ)言語(yǔ)法及簡(jiǎn)介、實(shí)驗(yàn)報(bào)告的格式及內(nèi)容、GW48系統(tǒng)萬(wàn)能接插口與結(jié)構(gòu)圖信號(hào)/與芯片引腳對(duì)照表。
書(shū)中實(shí)驗(yàn)安排緊扣相關(guān)的知識(shí)點(diǎn),內(nèi)容全面,有驗(yàn)證性的實(shí)驗(yàn),也有設(shè)計(jì)性實(shí)驗(yàn),為學(xué)習(xí)計(jì)算機(jī)系統(tǒng)硬件知識(shí),提供了實(shí)驗(yàn)驗(yàn)證和設(shè)計(jì)參考。
第1章 EDA基礎(chǔ)
1.1 EDA簡(jiǎn)介
1.2 Verilog HDL簡(jiǎn)介
1.3 Quartus 13.0使用說(shuō)明
第2章 GW48-一CP 實(shí)驗(yàn)系統(tǒng)
2.1 GW48-CP 實(shí)驗(yàn)系統(tǒng)簡(jiǎn)介
2.2 GW48-CP 實(shí)驗(yàn)系統(tǒng)使用說(shuō)明
2.3 實(shí)驗(yàn)電路結(jié)構(gòu)圖
2.4 GW48系統(tǒng)萬(wàn)能接插口、結(jié)構(gòu)圖信號(hào)、FPGA芯片引腳關(guān)系
第3章 數(shù)字邏輯與數(shù)字電路實(shí)驗(yàn)
3.1 三人表決電路實(shí)驗(yàn)
3.2 多路選擇器實(shí)驗(yàn)
3.3 半加器/全加器實(shí)驗(yàn)
3.4 7段數(shù)碼顯示譯碼器實(shí)驗(yàn)
3.5 計(jì)數(shù)器實(shí)驗(yàn)
3.6 移位寄存器實(shí)驗(yàn)
3.7 序列檢測(cè)器實(shí)驗(yàn)
3.8 數(shù)字頻率計(jì)實(shí)驗(yàn)
3.9 數(shù)字鐘實(shí)驗(yàn)
3.10 交通燈控制器實(shí)驗(yàn)
第4章 計(jì)算機(jī)組成原理實(shí)驗(yàn)
4.1 4位運(yùn)算器實(shí)驗(yàn)
4.2 16位算術(shù)邏輯運(yùn)算/數(shù)據(jù)通路實(shí)驗(yàn)
4.3 存儲(chǔ)器實(shí)驗(yàn)
4.4 指令系統(tǒng)實(shí)驗(yàn)
4.5 單周期CPU實(shí)驗(yàn)
4.6 多周期CPU實(shí)驗(yàn)
4.7 中斷實(shí)驗(yàn)
第5章 計(jì)算機(jī)體系結(jié)構(gòu)實(shí)驗(yàn)
5.1 流水線CPU設(shè)計(jì)實(shí)驗(yàn)
5.2 流水線帶CACHE的CPU設(shè)計(jì)實(shí)驗(yàn)
附錄1 Icarus Verlog開(kāi)發(fā)環(huán)境及使用
附錄2 Verlog HDL語(yǔ)言語(yǔ)法及簡(jiǎn)介
附錄3 實(shí)驗(yàn)報(bào)告的格式及內(nèi)容
附錄4 GW48系統(tǒng)萬(wàn)能接插口、結(jié)構(gòu)圖信號(hào)、FPGA芯片引腳對(duì)照表
參考文獻(xiàn) 2100433B