發(fā)射極功能邏輯電路是在發(fā)射極耦合邏輯電路基礎上的簡化電路,它在大規(guī)模集成電路中作為內部單元電路和在與發(fā)射極耦合邏輯電路配合時,以構成各種組合門方面顯示出速度快、結構簡單、功耗小和功能靈活等優(yōu)點。
其基本單元電路由兩部分組成:由共基極工作方式的多發(fā)射極晶體管與上拉電阻、下拉電阻構成輸入級;由多發(fā)射極晶體管構成射極跟隨器輸出級。這種邏輯電路出現(xiàn)于70年代。在發(fā)射極功能邏輯電路中,共基極方式工作的輸入晶體管的集電極點的電位與發(fā)射極輸入端的邏輯關系為=,[kg2]發(fā)射極跟隨器不改變其邏輯關系,而發(fā)射極跟隨器發(fā)射極輸出的“線”功能可實現(xiàn)“或”邏輯。
發(fā)射極功能邏輯同發(fā)射極耦合邏輯相同,典型的邏輯擺幅值為0.8伏,邏輯高電平為-0.8伏,邏輯低電平為-1.6伏,而參考電壓為-0.4伏。發(fā)射極功能邏輯電路是由發(fā)射極耦合邏輯電路改進而成。發(fā)射極耦合邏輯電路同相集電極構成“與”功能,射極跟隨器的發(fā)射極輸出能形成“或”功能,并只取發(fā)射極耦合邏輯電路的同相輸出部分。
在發(fā)射極功能邏輯基本單元電路中,輸入級和輸出級除共基和共集兩只多發(fā)射極晶體管外,不包括任何反相器,這就保證了電路的高速度和良好的頻率特性。
然而,發(fā)射極功能邏輯電路沒有“非”的功能是一大缺點,因而應用受到限制。同時,由于=-0.4伏,輸入晶體管集電結有0.4伏正偏,只有邏輯幅度和集電極串聯(lián)電阻受到限制,才能保證輸入晶體管集電極正偏不至于惡化到影響正常工作。
如圖:輸入信號ui和輸出信號uo的公共端與發(fā)射極相連。共發(fā)射極電路是最基本的單管放大電路之一。共發(fā)射極放大電路具有以下特性:1、輸入信號與輸出信號反相;2、有電壓放大作用;3、有電流放大作用;4、功率...
這個是不能減小的,即使你電阻加的再大,因為二極管的特性是只要兩端壓差高于0.7就導通, 你可以把電阻跟5V當一個整體看,至于你第二個問題這很明顯啊, 因為A才0.3V A肯定先通啊,A通了 后F點電壓...
共射極放大電路是放大電路中應用最廣泛的三極管接法,信號由三極管基極和發(fā)射極輸入,從集電極和發(fā)射極輸出。因為發(fā)射極為共同接地端,故命名共射極放大電路。其特點如下:1、輸入信號和輸出信號反相;2、有較大的...
格式:pdf
大?。?span id="ca6w3nw" class="single-tag-height">6.5MB
頁數(shù): 107頁
評分: 4.3
數(shù)字電路第5章時序邏輯電路
格式:pdf
大小:6.5MB
頁數(shù): 38頁
評分: 4.7
1 20章 組合電路 20-0XX 選擇與填空題 20-1XX 畫簡題 20-2XX 畫圖題 20-3XX 分析題 20-XX 設計題 十二、 [共 8分]兩個輸入端的與門、 或門和與非門的輸入波形如圖 12 所示, 試畫出其輸出信號的波形。 解: 設與門的輸出為 F1, 或門的輸出為 F2,與非門的輸出為 F3,根據(jù)邏輯關系其輸出波形如圖所示。 20-0XX 選擇與填空題 20-001 試說明能否將 與非門、或非門、異或門當做反相器使用?如果可以, 其他輸入端應如何連接? 答案 與非門當反相器使用時,把多余輸入端接高電平 或非門當反相器使用時,把多余輸入端接低電平 A B F1 F2 F3 (a) (b) 2 異或門當反相器使用時,把多余輸入端接高電平 20-002、試比較 TTL 電路和 CMOS電路的優(yōu)、缺點。 答案 COMS 電路抗干擾能力強, 速度快,靜態(tài)損耗小,工作電壓范圍
數(shù)字邏輯電路課程內容主要包括數(shù)字邏輯基礎、邏輯代數(shù)的基本定律和規(guī)則、邏輯代數(shù)的標準形式、組合邏輯電路的分析與設計、譯碼器、數(shù)據(jù)選擇器、數(shù)值比較器、鎖存器和觸發(fā)器應用示例、邏輯門電路、組合邏輯電路、組合邏輯功能模塊、時序邏輯電路、時序邏輯功能模塊、半導體存儲器、可編程邏輯器件、脈沖信號的產(chǎn)生與整形、數(shù)模與模數(shù)轉換等。
時序邏輯電路其任一時刻的輸出不僅取決于該時刻的輸入,而且還與過去各時刻的輸入有關。常見的時序邏輯電路有觸發(fā)器、計數(shù)器、寄存器等。由于時序邏輯電路具有存儲或記憶的功能,檢修起來就比較復雜。
帶有時序邏輯電路的數(shù)字電路主要故障分析:
1. 時鐘:時鐘是整個系統(tǒng)的同步信號,當時鐘出現(xiàn)故障時會帶來整體的功能故障。時鐘脈沖丟失會導致系統(tǒng)數(shù)據(jù)總線、地址總線或控制總線沒有動作。時鐘脈沖的速率、振幅、寬度、形狀及相位發(fā)生變化均可能引發(fā)故障。
2. 復位:含有微處理器(MPU)的設備,即使是最小系統(tǒng),一般都具有復位功能。復位脈沖在系統(tǒng)上電時加載到MPU上,或在特定情況下使程序回到最初狀態(tài)(例如,看門狗Watchdog程序)。當復位脈沖不能發(fā)生、信號過窄、信號幅度不對、轉換中有干擾或轉換太慢時,程序就可能在錯誤的地址啟動,導致程序混亂。
3. 總線:總線傳遞指令系列和控制事件,一般有地址總線、數(shù)據(jù)總線和控制總線。當總線即使只有一位發(fā)生錯誤時,也會嚴重影響系統(tǒng)功能,出現(xiàn)錯誤尋址、錯誤數(shù)據(jù)或錯誤操作等??偩€錯誤可能發(fā)生在總線驅動器中,也可能發(fā)生在接收數(shù)據(jù)位的其它元件中。
4. 中斷:帶微處理器(MPU)的系統(tǒng)一般都能夠響應中斷信號或設備請求,產(chǎn)生控制邏輯,以暫時中斷程序執(zhí)行,轉到特殊程序,為中斷設備服務,然后自動回到主程序。中斷錯誤主要是中斷線路粘附(此時系統(tǒng)操作非常緩慢)或受到干擾(系統(tǒng)錯誤響應中斷請求)。
5. 信號衰減和畸變:長的并行總線和控制線可能會發(fā)生交互串擾和傳輸線故障,表現(xiàn)為相鄰的信號線出現(xiàn)尖峰脈沖(交互串擾),或驅動線上形成減幅振蕩(相當于邏輯電平的多次轉換),從而可能加入錯誤數(shù)據(jù)或控制信號。發(fā)生信號衰減的可能原因比較多,常見的有高濕度環(huán)境、長的傳輸線、高速率轉換等。而大的電子干擾源會產(chǎn)生電磁干擾(EMI),導致信號畸變,引起電路的功能紊亂。
邏輯電路是執(zhí)行基本邏輯操作的電路,它們在電子數(shù)字計算機中被大量運用。這些基本的邏輯操作是"與"、"或"、"非"以及由它們組成的復合動作。邏輯電路按其工作性質可分為組合電路和時序電路兩大類。
任何時刻輸出信號的邏輯狀態(tài)僅取決于該時刻輸入信號的邏輯狀態(tài),而與輸入信號和輸出信號過去狀態(tài)無關的邏輯電路。由于組合邏輯電路的輸出邏輯狀態(tài)與電路的歷史情況無關,所以它的電路中不包含記憶性電路或器件。門電路是組合邏輯電路的基本單元。當前組合邏輯電路都已制成標準化、系列化的中、大規(guī)模集成電路可供選用。
任何時刻的輸出狀態(tài)不僅與該時刻的輸入有關,而且還與電路歷史狀態(tài)有關的一種數(shù)字邏輯電路。時序邏輯電路具有記憶輸入信息的功能,由于它的引入使得數(shù)字系統(tǒng)的應用大大增強。常用的有計數(shù)器、寄存器和脈沖順序分配器等。
也可以按照原件對邏輯電路進行分類,例如:電阻-晶體管邏輯電路、二極管-晶體管邏輯電路、發(fā)射極功能邏輯電路、發(fā)射極耦合邏輯電路、高閾值邏輯電路、集成注入邏輯電路、晶體管-晶體管邏輯電路。