中文名 | 高速攝像及同步采集系統(tǒng) | 產(chǎn)????地 | 日本 |
---|---|---|---|
學(xué)科領(lǐng)域 | 動(dòng)力與電氣工程 | 啟用日期 | 2019年7月8日 |
所屬類別 | 計(jì)量儀器 > 光學(xué)計(jì)量儀器 |
清晰記錄冷卻系統(tǒng)中流體的運(yùn)動(dòng)過程,實(shí)現(xiàn)流態(tài)的再現(xiàn)與可視化,同步觸發(fā)攝像機(jī)與NI采集卡,具備信號(hào)變化曲線和圖像的關(guān)系的軟件播放功能。
在1024×1008像素下拍攝速度可達(dá)13500幀/秒;64GB存儲(chǔ)器;2套吉比特以太網(wǎng)。
西安慕雷電子發(fā)布全球頂級(jí)高速數(shù)據(jù)記錄存儲(chǔ)系統(tǒng),采樣率高達(dá)5GSPS,模擬帶寬3GHZ,記錄存儲(chǔ)帶寬高達(dá)6GB/S!西安慕雷電子供應(yīng)全球頂級(jí)高速數(shù)據(jù)卡及超寬帶高速記錄回放系統(tǒng)。作為頂尖的高速數(shù)據(jù)...
數(shù)據(jù)抓取、八爪魚器、集搜客等
你要什么樣的 什么信號(hào)的
格式:pdf
大?。?span id="uoy2n42" class="single-tag-height">4.0MB
頁數(shù): 32頁
評(píng)分: 4.7
Xilinx和TI高速采集系統(tǒng)設(shè)計(jì)3
格式:pdf
大?。?span id="tuw7zy4" class="single-tag-height">4.0MB
頁數(shù): 4頁
評(píng)分: 4.6
—207— 高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì) 張俊杰,章鳳麟,葉家駿 (上海大學(xué)特種光纖與光接入網(wǎng)教育部重點(diǎn)實(shí)驗(yàn)室,上海 200072) 摘 要: 為滿足雷達(dá)信號(hào)采集的要求,設(shè)計(jì)一個(gè) 12 bit 100 MS/s 的基于 PCI 總線的數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)能夠?qū)崿F(xiàn) 6 GB 數(shù)據(jù)的實(shí)時(shí)采集 與存儲(chǔ)??删幊踢壿嬈骷刂茢?shù)據(jù)的采集、存儲(chǔ)與傳輸。 PCI 數(shù)據(jù)傳輸采用 PCI 主模式,傳輸速率達(dá)到 60 MB/s ,采集信號(hào)的信噪比達(dá)到 55 dB(30 MHz 模擬信號(hào) )。 關(guān)鍵詞: PCI 控制器;可編程器件;抖動(dòng);信噪比 Design of High Speed Data Acquisition System ZHANG Jun-jie, ZHANG Feng-lin, YE Jia-jun (Key Laboratory of Special Fiber Optics and Optic
高速圖像采集高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
利用近年來提出的一些高速度、高性能的接口,采用現(xiàn)在應(yīng)用很廣的 Nand Flash大容量存儲(chǔ)芯片提出一種板載存儲(chǔ)的高速圖像采集系統(tǒng)。
利用高速接口和存儲(chǔ)器,設(shè)計(jì)出一種高速圖像采集系統(tǒng)方案。整個(gè)高速圖像采集系統(tǒng)構(gòu)成如圖所示,包括數(shù)據(jù)輸入采集模塊、顯示模塊、存儲(chǔ)模塊、數(shù)據(jù)輸出模塊和核心控制芯片 FPGA。
FPGA 是系統(tǒng)的控制核心,所有模塊都由 FPGA 聯(lián)系起來,圖像數(shù)據(jù)每一步的流向都是由 FPGA 來控制的。
數(shù)據(jù)輸入采集模塊的作用是接收數(shù)字相機(jī)傳輸來的圖像視頻信號(hào)并且傳到FPGA 上以供后續(xù)操作。采集接口只有一種,就是當(dāng)下非常流行的高速相機(jī)接口Camera Link。Camera Link 接口接收相機(jī)傳輸來的 LVDS 信號(hào)轉(zhuǎn)化為系統(tǒng)內(nèi)部使用的 TTL 信號(hào)送給 FPGA。
顯示模塊是一種可選擇的輔助作用,用于在采集過程中觀察所采集到的圖像或者采集后重放存儲(chǔ)芯片內(nèi)儲(chǔ)存的圖像信息。顯示模塊的接口是 DVI 接口,使用時(shí)連接 DVI 顯示器方可工作。
存儲(chǔ)模塊是此高速圖像采集系統(tǒng)的核心,F(xiàn)PGA 接收到采集的圖像數(shù)據(jù),經(jīng)過高速緩存,最終儲(chǔ)存在系統(tǒng)內(nèi)。使用DDR2 SDRAM 來進(jìn)行數(shù)據(jù)緩存,最終存儲(chǔ)在 NAND Flash 存儲(chǔ)器內(nèi)。 所存數(shù)據(jù)最終是要上傳到計(jì)算機(jī)來進(jìn)行處理或者存儲(chǔ)的,數(shù)據(jù)輸出模塊就是這個(gè)作用。
與計(jì)算機(jī)連接使用的是 USB3.0 接口,USB 接口是計(jì)算機(jī)上最常見的接口,新版本的 USB3.0 也在各方面性能有了很大的提高。
本 系 統(tǒng) 使 用 的 FPGA 是 Xilinx 公 司 生 產(chǎn) 的 Spartan-6 系 列 芯 片XC6SLX25-3FG484C。Spartan 系列是 Xilinx 公司面向普通工業(yè)、商業(yè)的領(lǐng)域的低成本系列芯片。新一代 Spartan-6 系列不僅擁有業(yè)界領(lǐng)先的系統(tǒng)集成能力,同時(shí)還能實(shí)現(xiàn)適用于大批量應(yīng)用的最低總成本。與上一代 Spartan 系列相比,該系列芯片功耗僅為其 50%,且速度更快,連接功能更加豐富全面。
電源是系統(tǒng)設(shè)計(jì)中非常重要的一部分,如果電源不穩(wěn)定,就會(huì)對(duì)電路的正常工作造成影響,不但電路運(yùn)行會(huì)出現(xiàn)問題,而且會(huì)影響器件的使用壽命。在電源設(shè)計(jì)上,為了保證每個(gè)器件都能正確獲得其所需電壓,就要考慮電源傳輸過程中的阻抗,也要顧及盡量消除電源噪聲等影響。
采集模塊就是 Camera Link 接收部分,使用的是 National Semiconductor 公司的 LVDS 接收芯片 DS90CR288A,此芯片接收四對(duì) LVDS 信號(hào)并轉(zhuǎn)化為 28 位LVTTL/LVCMOS 數(shù)據(jù),最高支持 85MHz 像素時(shí)鐘,也就是 2.38Gbit/s 的數(shù)據(jù)傳輸速度。芯片典型應(yīng)用如圖所示,左半部分是相機(jī)內(nèi)的 TTL/CMOS 信號(hào)轉(zhuǎn)化為 LVDS 信號(hào)輸出,右半部分是本系統(tǒng)接收連接線傳來的四對(duì)相機(jī) LVDS 信號(hào)和一對(duì)時(shí)鐘信號(hào)經(jīng)過 Camera Link 接口后,由 DS90CR288A 芯片轉(zhuǎn)化回 28 路LVTTL/LVCMOS 信號(hào)。
顯示模塊的視頻接口使用的是 DVI 接口,在系統(tǒng)設(shè)計(jì)中既包含 DVI 視頻輸入接口,也包含了 DVI 視頻輸出接口。其中輸入接口的目的是在系統(tǒng)調(diào)試過程中,利用 DVI 輸入的圖像數(shù)據(jù)進(jìn)行后面存儲(chǔ)功能的調(diào)試,就不詳細(xì)介紹了。而 DVI輸出接口的作用則是對(duì)采集模塊 Camera Link 采集來的圖像數(shù)據(jù)進(jìn)行顯示,可以采集來實(shí)時(shí)顯示,也可以用來顯示之前存儲(chǔ)在系統(tǒng)中的圖像信息以作驗(yàn)證之用。
存儲(chǔ)模塊是 FPGA 接收到 Camera Link 接口采集來的圖像數(shù)據(jù)先經(jīng)過 DDR2 SDRAM 緩存,然后存入 NAND Flash 中。所以該模塊主要包含 DDR2 SDRAM 和NAND Flash 兩個(gè)部分。
圖像采集系統(tǒng)的作用是把采集到的數(shù)據(jù)上傳到計(jì)算機(jī)上,本設(shè)計(jì)雖然著重于使用方便的圖像采集板載存儲(chǔ),但最后肯定要把圖像上傳到計(jì)算機(jī)進(jìn)行存儲(chǔ)、處理、分析等工作。USB 接口幾乎是現(xiàn)在最流行的計(jì)算機(jī)接口,USB3.0 的提出也解決了之前版本速度偏低的問題,可以將圖像數(shù)據(jù)快速傳輸?shù)接?jì)算機(jī)上。
要求高速球能記憶多條任意的軌跡路線,同時(shí)能將軌跡路線通過設(shè)置進(jìn)行調(diào)用。
能夠顯示一個(gè)完善的操作菜單,通過菜單進(jìn)行對(duì)運(yùn)行速度、預(yù)置位停留時(shí)間、運(yùn)行模式等的修改,通過菜單能進(jìn)行攝像機(jī)參數(shù)的修改,以及編程,自動(dòng)跟蹤、隱私遮蔽等功能。
在高速球上加一個(gè)報(bào)警輸入輸出模塊。
在高速球里再集成網(wǎng)絡(luò)視頻服務(wù)器模塊或者光端機(jī)模塊。
本項(xiàng)目針對(duì)高速永磁同步電機(jī)在驅(qū)動(dòng)控制方面存在的難題,開展了高速永磁同步電機(jī)諧波產(chǎn)生機(jī)制及抑制方法的研究。從高速電機(jī)的諧波產(chǎn)生機(jī)制、高速永磁同步電機(jī)的功率拓?fù)浣Y(jié)構(gòu)及其控制方法、高速電機(jī)的位置檢測方法以及高速永磁同步電機(jī)的驅(qū)動(dòng)控制的實(shí)現(xiàn)方法等方面開展研究工作,提出了在自然采樣脈寬調(diào)制算法下的邊頻帶磁鏈的諧波分析方法作為高速電機(jī)系統(tǒng)諧波分析方法,在比對(duì)分析基于傳統(tǒng)硅器件的PAM和PWM結(jié)合的新型功率拓?fù)浣Y(jié)構(gòu)以及新型碳化硅器件的兩電平PWM方法,提出了一種SiC結(jié)構(gòu)的功率器件倍頻拓?fù)浣Y(jié)構(gòu)及其控制方法;提出了基于LPRS的滑模觀測器預(yù)估反電勢方法來提升高速電機(jī)位置檢測精度和可靠性;并構(gòu)建了高速永磁同步電機(jī)驅(qū)動(dòng)控制電路及測試平臺(tái)來驗(yàn)證方法的正確性和有效性。 2100433B