中文名 | IC設計工程師 | 外文名 | Integrated Circuit Designer |
---|---|---|---|
職????業(yè) | 從事IC開發(fā) | 教育培訓 | 微電子、電子相關專業(yè)本科以上。 |
教育培訓:
微電子、電子相關專業(yè)本科以上。
工作經驗:
具有一定的模擬電路基礎,有數?;旌想娐吩O計經驗;良好的電子電路分析能力;具有soc的設計和驗證的經驗;精通Verilog,Tcl,C,Perl等設計語言;具有團隊協(xié)作和良好的溝通能力。在IC設計行業(yè), 人才同樣是分層次的, 目前國內的大部分設計人員還屬于一個很基礎的層次, 主要工作是在前端設計的基礎上, 而那些能夠設計整個IC內部總體結構的前端設計師則非常少。后者才是更容易獲得高薪的人才, 但這些人才不僅需要扎實的基礎知識, 更需要很多寶貴的工作經驗來培養(yǎng)。
IC設計處于集成電路產業(yè)的龍頭地位,對產業(yè)整體的發(fā)展起著帶動作用。 到2010年中國半導體市場將占世界總需求量的6%,位居全球第四。未來幾年內中國芯片生產有望每年以魂2%的速度遞增,這大大高于全球10%的平均增長速度。目前,中國現有400多所高校設置了計算機系, 新近又特批了51所商業(yè)化運作的軟件學院。但這些軟件學院和計算機系培養(yǎng)的是程序員。中國目前只有十來所大學能夠培養(yǎng)IC設計專業(yè)的學生。因此IC設計專業(yè)人才處于極度供不應求的狀態(tài)??梢赃@樣說,這正是我國很大程度上沒有足夠的IC卡設計人才的根源。
負責數字電路的規(guī)格定義、RTL代碼編寫、驗證、綜合、時序分析、可測性設計;
負責進行電路設計、仿真以及總體布局和修改;
制作IC芯片功能說明書;
負責與版圖工程師協(xié)作完成版圖設計;
提供技術支持。
描述產品的結構設計是指產品開發(fā)環(huán)節(jié)中結構設計工程師根據產品功能而進行的內部結構的設計工作,產品結構設計的工作包括根據外觀模型進行零件的分件、確定各個部件的固定方法、設計產品使用和運動功能的實現方式、確...
通信傳輸設計工程師和通信線路設計工程師的區(qū)別:通信線路設計是通信光纜線路設計,通信傳輸設計就是做通信設備設計。通信線路設計工程師:有關通信線路工程實施的規(guī)劃、方案、設計及預算。到實際實施階段具體就是到...
通信線路設計工程師和通信傳輸設計工程師的區(qū)別是什么?
通信傳輸設計工程師和通信線路設計工程師的區(qū)別:通信線路設計是通信光纜線路設計,通信傳輸設計就是做通信設備設計。通信線路設計工程師是做從事通信線路工程的規(guī)劃設計(如,通信管道、光纜、電纜建設的勘察設計工...
集成電路是信息產業(yè)的核心技術之一,是實現把我國信息產業(yè)做大做強的戰(zhàn)略目標的關鍵。近期發(fā)布的“國家中長期科學和技術發(fā)展規(guī)劃綱要”和“國民經濟和社會發(fā)展第十一個五年規(guī)劃綱要”,都把大力發(fā)展IC技術和產業(yè)放在突出重要的位置。因此IC設計工程師的前途光明。
格式:pdf
大小:21KB
頁數: 1頁
評分: 4.6
電子股份有限公司 崗位說明書 基本 信息 崗位 設計工程師 編號 職級 部門 線材部 組 織 關 系 工 作 職 責 NO. 工作職責描述 頻次 權限 關聯標準 權重 1 客戶新產品規(guī)格確認 日 執(zhí)行權 《零件和成品承認作業(yè)辦法》 10% 2 成本核算 日 執(zhí)行權 《工程估價作業(yè)辦法》 20% 3 產品設計,工程藍圖的制作 日 執(zhí)行權 《工程資料管理辦法》 20% 4 樣品制作跟蹤及交期回覆 日 執(zhí)行權 《樣品制作及樣品管理辦法》 15% 5 新產品模治具的申購、驗證、確認 即時 執(zhí)行權 《模治具管理辦法》 10% 6 新產品物料的詢樣、跟蹤、驗證 日 執(zhí)行權 《樣品制作及樣品管理辦法》 10% 7 客戶承認資料制作 即時 執(zhí)行權 《零件和成品承認作業(yè)辦法》 10% 8 原材料承認 及材料環(huán)保報告跟蹤、記錄 日 執(zhí)行權 《零件和成品承認作業(yè)辦法 》 《供應商環(huán)境協(xié)議》 5%
低功耗IC設計
微處理器的低功耗設計技術,首先必須了解它的功耗來源。其中時鐘單元(Clock)功耗最高,因為時鐘單元有時鐘發(fā)生器、時鐘驅動、時鐘樹和鐘控單元的時鐘負載;數據通路(Datapath)是僅次于時鐘單元的部分,其功耗主要來自運算單元、總線和寄存器堆。除了上述兩部分,還有存儲單元(Memory),控制部分和輸入/輸出(Control,I/O)。存儲單元的功耗與容量相關。
CMOS電路功耗主要由3部分組成:電路電容充放電引起的動態(tài)功耗,結反偏時漏電流引起的功耗和短路電流引起的功耗。其中,動態(tài)功耗是最主要的,占了總功耗的90%以上。
常用的低功耗設計技術
低功耗設計足一個復雜的綜合性課題。就流程而言,包括功耗建模、評估以及優(yōu)化等;就設計抽象層次而言,包括自系統(tǒng)級至版圖級的所有抽象層次。同時,功耗優(yōu)化與系統(tǒng)速度和面積等指標的優(yōu)化密切相關,需要折中考慮。下面討論常用的低功耗設計技術。
1) 動態(tài)電壓調節(jié)
動態(tài)功耗與工作電壓的平方成正比,功耗將隨著工作電壓的降低以二次方的速度降低,因此降低工作電壓是降低功耗的有力措施。但是,僅僅降低工作電壓會導致傳播延遲加大,執(zhí)行時間變長。然而,系統(tǒng)負載是隨時間變化的,因此并不需要微處理器所有時刻都保持高性能。動態(tài)電壓調節(jié)DVS(Dynarnic Voltage Scaling)技術降低功耗的主要思路是根據芯片工作狀態(tài)改變功耗管理模式,從而在保證性能的基礎上降低功耗。在不同模式下,工作電壓可以進行調整。為了精確地控制DVS,需要采用電壓調度模塊來實時改變工作電壓,電壓調度模塊通過分析當前和過去狀態(tài)下系統(tǒng)工作情況的不同來預測電路的工作負荷。
2) 門控時鐘和可變頻率時鐘
在微處理器中,很大一部分功耗來自時鐘。時鐘是惟一在所有時間都充放電的信號,而且很多情況下引起不必要的門的翻轉,因此降低時鐘的開關活動性將對降低整個系統(tǒng)的功耗產牛很大的影響。門控時鐘包括門控邏輯模塊時鐘和門控寄存器時鐘。門控邏輯模塊時鐘對時鐘網絡進行劃分,如果在當前的時鐘周期內,系統(tǒng)沒有用到某些邏輯模塊,則暫時切斷這些模塊的時鐘信號,從而明顯地降低開關功耗。采用"與"門實現的時鐘控制電路。門控寄存器時鐘的原理是當寄存器保持數據時,關閉寄存器時鐘,以降低功耗。然而,門控時鐘易引起毛刺,必須對信號的時序加以嚴格限制,并對其進行仔細的時序驗證。
另一種常用的時鐘技術就是可變頻率時鐘。它根據系統(tǒng)性能要求,配置適當的時鐘頻率以避免不必要的功耗。門控時鐘實際上是可變頻率時鐘的一種極限情況(即只有零和最高頻率兩種值),因此,可變頻率時鐘比門控時鐘技術更加有效,但需要系統(tǒng)內嵌時鐘產生模塊PLL,增加了設計復雜度。去年Intel公司推出的采用先進動態(tài)功耗控制技術的Montecito處理器,就利用了變頻時鐘系統(tǒng)。該芯片內嵌一個高精度數字電流表,利用封裝上的微小電壓降計算總電流;通過內嵌的一個32位微處理器來調整主頻,達到64級動態(tài)功耗調整的目的,大大降低了功耗。
3) 并行結構與流水線技術
并行結構的原理是通過犧牲面積來降低功耗。將一個功能模塊復制為n(n≥2)個相同的模塊,這些模塊并行計算后通過數據選擇器選擇輸出,采用二分頻的并行結構。
并行設計后,由于有多個模塊同時工作,提高了吞吐能力,可以把每個模塊的速度降低為原來的l/n。根據延時和工作電壓的線性關系,工作電壓可以相應降低為原來的l/n,電容增大為原來的n倍,工作頻率降低為原來的l/n,根據式(1)功耗降低為原來的1/n2。并行設計的關鍵是算法設計,一般算法中并行計算的并行度往往比較低,并行度高的算法比較難開發(fā)。例如:若原模塊的功耗為P=a×CL×V2dd×f,采用二分頻結構,由于增加了一個模塊和數據選擇器,整個電容負載為2.2CL,工作頻率為f/2,工作電壓可以降為O.6 V,則其功耗為:
由此可見,二分頻并行結構在保持原有電路性能的同時降低了60%的功耗。
流水線技術本質上也是一種并行。把某一功能模塊分成n個階段進行流水作業(yè),每個階段由一個子模塊來完成,在子模塊之間插入寄存器,如圖5所示。若工作頻率不變,對某個模塊的速度要求僅為原來的1/n,則工作電壓可以降低為原來的1/n,電容的變化不大(寄存器面積占的比例很小),功耗可降低為原來的1/n2,面積基本不變,但增加了控制的復雜度。例如,若原模塊的功耗為P=α×C1×V2dd×f,采用流水線技術,由于增加了寄存器,整個電容負載為1.2CL,工作頻率不變,工作電壓降為0.6 V,則其功耗為
:
由此可見,流水線技術能顯著降低系統(tǒng)功耗。
通過流水線技術和并行結構降低功耗的前提是電路工作電壓可變。如果工作電壓固定,則這兩種方法只能提高電路的工作速度,并相應地增加了電路的功耗。在深亞微米工藝下,工作電壓已經比較接近閾值電壓,為了使工作電壓有足夠的下降空間,應該降低闊值電壓;但是隨著閾值電壓的降低,亞閾值電流將呈指數增長,靜態(tài)功耗迅速增加。因此,電壓的下降空間有限。
4) 低功耗單元庫
設計低功耗單元庫是降低功耗的一個重要方法,包括調整單元尺寸、改進電路結構和版圖設計。用戶可以根據負載電容和電路延時的需要選擇不同尺寸的電路來實現,這樣會導致不同的功耗,因此可以根據需要設計不同尺寸的單元。同時,為常用的單元選擇低功耗的實現結構,如觸發(fā)器、鎖存器和數據選擇器等。
5) 低功耗狀態(tài)機編碼
狀態(tài)機編碼對信號的活動性具有重要影響,通過合理選擇狀態(tài)機狀態(tài)的編碼方法,減少狀態(tài)切換時電路的翻轉,可以降低狀態(tài)機的功耗。其原則是:對于頻繁切換的相鄰狀態(tài),盡量采用相鄰編碼。例如:Gray碼在任何兩個連續(xù)的編碼之間只有一位的數值不同,在設計計數器時,使用Gray碼取代二進制碼,則計數器的改變次數幾乎減少一半,顯著降低了功耗;在訪問相鄰的地址空間時,其跳變次數顯著減少,有效地降低了總線功耗。
6) Cache的低功耗設計
作為現代微處理器中的重要部件,Cache的功耗約占整個芯片功耗的30%~60%,因此設計高性能、低功耗的Cach結構,對降低微處理器的功耗有明顯作用。Cache低功耗設計的關鍵在于降低失效率,減少不必要的操作。通常用來降低Cache功耗的方法有以下兩種:一種是從存儲器的結構出發(fā),設計低功耗的存儲器,例如采用基于CAM的Cache結構;另一種是通過減少對Cache的訪問次數來降低功耗。
以上主要是從硬件的角度來實現功耗的降低。除了硬件方法,通過軟件方面的優(yōu)化,也能顯著地降低功耗。例如:在Crusoe處理器中,采用高效的超長指令(VLIW)、代碼融合(Code Morphing)技術、LongRun電源管理技術和RunCooler工作溫度自動調節(jié)等創(chuàng)新技術,獲得了良好的低功耗效果。
IC卡的缺點是制造成本高。
《功率因數校正原理與控制IC及其應用設計》全面地介紹了功率因數校正(PFC)的類型、控制技術、工作原理和控制Ic及其應用與設計。《功率因數校正原理與控制IC及其應用設計》共分九章,主要內容包括功率因數與功率因數校正、功率因數校正的基本類型和控制技術及其工作原理、臨界導電模式(CRM)PFC控制器、連續(xù)導電模式(ccM)平均電流控制PFc控制器、單級PF℃控制器、其他類型的PFC控制器、PFC與鎮(zhèn)流器控制器組合IC、開關電源PFC與PWM控制器 組合1C及PFC功率模塊等。對于各種PFlC控制IC的介紹,具體內容涉及其基本結構、引腳功能、性能特點、工作原理、典型應用電路與設計等。 《功率因數校正原理與控制IC及其應用設計》涵蓋的內容廣泛,資料翔實,插圖豐富,技術新穎,具有系統(tǒng)性、實用性、指導性和前瞻性,并且深入淺出,通俗易懂。 《功率因數校正原理與控制IC及其應用設計》適合于電力與電子行業(yè)、電源行業(yè)和電光源行業(yè)從事研發(fā)和生產的工程技術人員閱讀,并可供高等院校相關專業(yè)的師生參考。