《數(shù)字信號(hào)處理FPGA電路設(shè)計(jì)》內(nèi)容簡(jiǎn)介:由于大規(guī)模集成電路技術(shù)的飛速發(fā)展,一塊FPGA芯片上能實(shí)現(xiàn)的邏輯功能大幅度增加,并進(jìn)一步向嵌入式DSP模塊和嵌入式處理器核技術(shù)發(fā)展,由此帶來(lái)的結(jié)果是在一塊FPGA芯片上能實(shí)現(xiàn)相當(dāng)復(fù)雜的數(shù)字信號(hào)處理功能并保持相對(duì)較低的功耗,而芯片價(jià)格也一直在不斷下降。如今,F(xiàn)PGA已不再局限于ASIC設(shè)計(jì)的原型實(shí)現(xiàn)和功能驗(yàn)證,而是可以直接用于復(fù)雜信號(hào)處理系統(tǒng)的商業(yè)化應(yīng)用和解決方案的開(kāi)發(fā)?!稊?shù)字信號(hào)處理FPGA電路設(shè)計(jì)》專(zhuān)門(mén)為這樣一種技術(shù)發(fā)展趨勢(shì)而寫(xiě)作。
數(shù)字信號(hào)處理FPGA電路設(shè)計(jì)圖片
書(shū)名 | 數(shù)字信號(hào)處理FPGA電路設(shè)計(jì) | 作者 | 施國(guó)勇 |
---|---|---|---|
出版社 | 高等教育出版社 | 出版時(shí)間 | 2010年5月1日 |
第1章 集成電路技術(shù)與數(shù)字信號(hào)處理
1.1 數(shù)字信號(hào)處理基本原理
1.2 FPGA技術(shù)
1.3 數(shù)字信號(hào)處理的應(yīng)用
1.4 數(shù)字信號(hào)處理的發(fā)展趨勢(shì)
1.5 基于FPGA設(shè)計(jì)基本要點(diǎn)
1.6 從算法到硬件:一個(gè)設(shè)計(jì)例子
1.7 一個(gè)電路多樣性例子
1.8 本書(shū)的特色與重點(diǎn)
1.9 本書(shū)結(jié)構(gòu)
1.10 對(duì)課堂教學(xué)的建議
1.11 本章小結(jié)
1.12 練習(xí)
1.13 參考文獻(xiàn)
第2章 Virtex-Ⅱ Pro FPGA資源與設(shè)計(jì)工具
2.1 FPGA的基本資源
2.2 FPGA的設(shè)計(jì)流程
2.3 Xilinx FPGA的設(shè)計(jì)流程
2.4 Xilinx FPGA設(shè)計(jì)工具軟件與安裝
2.5 本章小結(jié)
2.6 與System Generator兼容的ISE和MATLAB版本信息
2.7 參考文獻(xiàn)
第3章 基本算術(shù)運(yùn)算電路
3.1 加法器設(shè)計(jì)與實(shí)現(xiàn)
3.2 符號(hào)數(shù)加法
3.3 溢出與飽和
3.4 乘法器設(shè)計(jì)
3.5 乘法器在Slice上的實(shí)現(xiàn)
3.6 符號(hào)數(shù)乘法
3.7 除法器設(shè)計(jì)
3.8 開(kāi)平方根電路的設(shè)計(jì)
3.9 本章小結(jié)
3.10 練習(xí)
3.11 參考文獻(xiàn)
第4章 采樣與量化
4.1 Fourier級(jí)數(shù)與Fourier變換
4.2 采樣數(shù)學(xué)模型
4.3 采樣定理
4.4 混疊
4.5 下采樣與上采樣
4.6 采樣與電路實(shí)現(xiàn)
4.7 量化
4.8 本章小結(jié)
4.9 練習(xí)
4.10 參考文獻(xiàn)
第5章 低成本低功耗濾波器設(shè)計(jì)
5.1 CIC濾波器
5.2 CIC位寬分析
5.3 CIC電路實(shí)現(xiàn)
5.4 本章小結(jié)
5.5 練習(xí)
5.6 參考文獻(xiàn)
第6章 CORDIC原理與實(shí)現(xiàn)
6.1 CORDIC基本原理
6.2 CORDIC的收斂性
6.3 雙曲CORDIC
6.4 CORDIC電路實(shí)現(xiàn)
6.5 本章小結(jié)
6.6 練習(xí)
6.7 參考文獻(xiàn)
第7章 FFT算法與電路實(shí)現(xiàn)
7.1 基2FFT算法推導(dǎo)
7.2 基2FFT蝶形計(jì)算電路
7.3 基4FFT算法推導(dǎo)
7.4 FFT電路結(jié)構(gòu)設(shè)計(jì)
7.5 本章小結(jié)
7.6 練習(xí)
7.7 參考文獻(xiàn)
第8章 自適應(yīng)濾波器設(shè)計(jì)
8.1 最小二乘問(wèn)題
8.2 最小二乘問(wèn)題迭代算法
8.3 自適應(yīng)濾波算法
8.4 自適應(yīng)濾波器電路設(shè)計(jì)
8.5 QR分解與電路實(shí)現(xiàn)
8.6 本章小結(jié)
8.7 練習(xí)
8.8 參考文獻(xiàn)
第9章 數(shù)據(jù)流圖與時(shí)序分析
9.1 數(shù)據(jù)流圖
9.2 數(shù)據(jù)流圖時(shí)序分析
9.3 時(shí)序重整
9.4 節(jié)點(diǎn)時(shí)序重整
9.5 最短路徑算法
9.6 本章小結(jié)
9.7 Karp定理證明
9.8 練習(xí)
9.9 參考文獻(xiàn)
第10章 設(shè)計(jì)案例
10.1 用4個(gè)乘法器實(shí)現(xiàn)10抽頭FIR濾波器
10.2 8位除法器設(shè)計(jì)與實(shí)現(xiàn)
10.3 8位開(kāi)平方根電路的設(shè)計(jì)與實(shí)現(xiàn)
10.4 本章小結(jié)
附錄 實(shí)驗(yàn)指導(dǎo)書(shū)
實(shí)驗(yàn)前言
參考文獻(xiàn)
實(shí)驗(yàn)一 Xilinx Virtex-Ⅱ Pro實(shí)驗(yàn)板與設(shè)計(jì)軟件
A1.1 實(shí)驗(yàn)簡(jiǎn)介
A1.2 實(shí)驗(yàn)?zāi)康?/p>
A1.3 實(shí)驗(yàn)任務(wù)
A1.4 實(shí)驗(yàn)報(bào)告寫(xiě)作要求
A1.5 實(shí)驗(yàn)步驟
A1.6 參考文獻(xiàn)
實(shí)驗(yàn)二 基本算術(shù)電路的FPGA實(shí)現(xiàn)
A2.1 實(shí)驗(yàn)簡(jiǎn)介
A2.2 實(shí)驗(yàn)?zāi)康?/p>
A2.3 實(shí)驗(yàn)任務(wù)
A2.4 實(shí)驗(yàn)報(bào)告寫(xiě)作要求
A2.5 實(shí)驗(yàn)步驟
A2.6 練習(xí)
A2.7 參考文獻(xiàn)
實(shí)驗(yàn)三 FIR濾波器設(shè)計(jì)
A3.1 實(shí)驗(yàn)簡(jiǎn)介
A3.2 實(shí)驗(yàn)?zāi)康?/p>
A3.3 實(shí)驗(yàn)任務(wù)
A3.4 實(shí)驗(yàn)報(bào)告寫(xiě)作要求
A3.5 實(shí)驗(yàn)步驟
A3.6 參考文獻(xiàn)
實(shí)驗(yàn)四 數(shù)控振蕩器設(shè)計(jì)與降頻轉(zhuǎn)換
A4.1 實(shí)驗(yàn)簡(jiǎn)介
A4.2 實(shí)驗(yàn)?zāi)康?/p>
A4.3 實(shí)驗(yàn)任務(wù)
A4.4 實(shí)驗(yàn)報(bào)告寫(xiě)作要求
A4.5 實(shí)驗(yàn)步驟
A4.6 參考文獻(xiàn)
實(shí)驗(yàn)五 CIC濾波器設(shè)計(jì)與應(yīng)用
A5.1 實(shí)驗(yàn)簡(jiǎn)介
A5.2 實(shí)驗(yàn)?zāi)康?/p>
A5.3 實(shí)驗(yàn)任務(wù)
A5.4 實(shí)驗(yàn)報(bào)告寫(xiě)作要求
A5.5 實(shí)驗(yàn)步驟
A5.6 參考文獻(xiàn)
實(shí)驗(yàn)六 CORDIC計(jì)算向量長(zhǎng)度
A6.1 實(shí)驗(yàn)簡(jiǎn)介
A6.2 實(shí)驗(yàn)?zāi)康?/p>
A6.3 實(shí)驗(yàn)任務(wù)
A6.4 實(shí)驗(yàn)報(bào)告寫(xiě)作要求
A6.5 實(shí)驗(yàn)步驟
A6.6 練習(xí)
A6.7 參考文獻(xiàn)
書(shū) 名: 數(shù)字信號(hào)處理F PGA電路設(shè)計(jì)
作 者:施國(guó)勇
出版社: 高等教育出版社
出版時(shí)間: 2010年5月1日
ISBN: 9787040290745
開(kāi)本: 16開(kāi)
定價(jià): 37.60元
數(shù)字信號(hào)處理與數(shù)字信號(hào)處理器的區(qū)別是什么?
數(shù)字信號(hào)的處理可以有多種方式方法。比如,直接過(guò)濾掉,或并行、串行等都屬于數(shù)字信號(hào)處理。數(shù)字信號(hào)處理器當(dāng)然是指做成一定的器件,專(zhuān)門(mén)用來(lái)處理數(shù)字信號(hào)的。
LA7687A 小信號(hào)處理集成電路LA7687A(LA7688)該集成電路較三洋公司LA7680芯片的主要特點(diǎn)有彩色解碼電路極為簡(jiǎn)單外圍引腳元件極少放棄了慣用于的使用玻璃延遲線(xiàn)組成梳狀濾波器PAL-D...
數(shù)字信號(hào)處理、信號(hào)與系統(tǒng)是不同的課程?電阻電路又屬什么課程數(shù)
隨著科學(xué)技術(shù)的迅速發(fā)展,新興學(xué)科不斷增?完善,它已遠(yuǎn)遠(yuǎn)不只是指教師在課堂上講授的某加,知識(shí)總量不斷增長(zhǎng),迫使本科教育不斷向基礎(chǔ)?門(mén)課程,更多的是指一組系列課程或一個(gè)課程化、重應(yīng)用的方向發(fā)展,基礎(chǔ)課程教...
格式:pdf
大?。?span id="qwo22qg" class="single-tag-height">386KB
頁(yè)數(shù): 3頁(yè)
評(píng)分: 4.6
數(shù)字信號(hào)處理第9章
格式:pdf
大?。?span id="okayeiw" class="single-tag-height">386KB
頁(yè)數(shù): 1頁(yè)
評(píng)分: 4.5
基于信息化時(shí)代背景下,數(shù)字信號(hào)處理技術(shù)作為一項(xiàng)新型的高端技術(shù),憑借其自身強(qiáng)大的優(yōu)勢(shì)特點(diǎn),被廣泛的應(yīng)用于社會(huì)各個(gè)領(lǐng)域當(dāng)中,不但為企業(yè)生產(chǎn)發(fā)揮其重要的作用。同時(shí)也影響著人們的生活領(lǐng)域,并為人們的實(shí)際生產(chǎn)生活提供重要的技術(shù)保障。本文主要對(duì)氣體檢測(cè)中濾波技術(shù)進(jìn)行了論述,同時(shí)對(duì)數(shù)字信號(hào)處理技術(shù)在氣體檢測(cè)中的應(yīng)用進(jìn)行了全面分析。
書(shū) 名: Xilinx FPGA數(shù)字電路設(shè)計(jì)
出版時(shí)間: 2012年1月1日
開(kāi)本: 16開(kāi)
定價(jià): 85.00元
Chapter 1 使用FPGA芯片設(shè)計(jì)數(shù)字電路的方法
1.1 什么是FPGA
1.2 FPGA芯片的發(fā)展過(guò)程及其基本架構(gòu)
1.2.1 PLD的基本架構(gòu)
1.2.2 PLD的種類(lèi)
1.3 XilinxFPGA的基本架構(gòu)
1.3.1 XilinxSpartan?3ANFPGA的基本架構(gòu)
1.4 XilinxSpartan3ANFPGA芯片型號(hào)代表的意義
1.5 數(shù)字電路的傳統(tǒng)設(shè)計(jì)方法
1.6 使用FPGA設(shè)計(jì)數(shù)字電路的方法
1.6.1 使用繪圖方式設(shè)計(jì)數(shù)字電路的方法
1.6.2 使用VHDL硬件描述語(yǔ)言設(shè)計(jì)數(shù)字電路的方法
1.6.3 使用Verilog硬件描述語(yǔ)言設(shè)計(jì)數(shù)字電路的方法
1.6.4 使用狀態(tài)機(jī)方式設(shè)計(jì)數(shù)字電路的方法
1.7 XilinxISE開(kāi)發(fā)系統(tǒng)功能簡(jiǎn)介
1.8 使用XilinxISE開(kāi)發(fā)系統(tǒng)設(shè)計(jì)FPGA及CPLD操作方式的差異
1.9 XilinxISimSimulator簡(jiǎn)介
1.1 0ModelSim模擬器簡(jiǎn)介
Chapter2 XilinxISEWebPACK及ModelSimXE
模擬器的下載及安裝
2.1 ISEWebPACK軟件的下載
2.1.1 登錄Xilinx公司網(wǎng)站
2.1.2 進(jìn)行注冊(cè)
2.1.3 下載ISEWebPACK軟件
2.1.4 ISEWebPACK更新文件的下載
2.1.5 License文件的產(chǎn)生及下載
2.2 ISEWebPACK軟件的安裝
2.3 XilinxISEWebPACK的更新
2.4 ModelSimXE模擬器的下載及安裝
2.4.1 ModelSimXE模擬器的下載
2.4.2 ModelSimXE模擬器的安裝
2.4.3 MdelSimLicense文件的下載及安裝
2.5 ISEWebPACKLicense文件的更新方法
Chapter3 FPGA芯片開(kāi)發(fā)板
3.1 概述
3.2 依元素XC3S200AN_FT256FPGA芯片開(kāi)發(fā)板
3.3 依元素XC3S200AN_FT256開(kāi)發(fā)板外圍裝置與FPGA芯片引腳
3.3.1 電源裝置
3.3.2 輸入裝置
3.3.3 輸出裝置
3.3.4 RS232傳輸接口
3.3.5 XilinxSpartan3ANXC3S200AN?FTG256FPGA芯片
3.3.6 J1Connector
3.3.7 J2Connector
3.4 XC3S200AN_FT256開(kāi)發(fā)板的下載方式
Chapter4 XilinxISE的簡(jiǎn)易操作步驟
4.1 如何進(jìn)入ISEProjectNavigator窗口
4.2 如何新建工程
4.3 如何離開(kāi)所建立的工程
4.4 ProjectNavigator窗口功能介紹
4.5 如何打開(kāi)一個(gè)舊的工程
4.6 基本邏輯門(mén)介紹
4.6.1 非門(mén)的電路符號(hào)、布爾代數(shù)式及真值表
4.6.2 或門(mén)的電路符號(hào)、布爾代數(shù)式及真值表
4.6.3 與門(mén)的電路符號(hào)、布爾代數(shù)式及真值表
4.6.4 異或門(mén)的電路符號(hào)、布爾代數(shù)式及真值表
4.7 基本邏輯門(mén)設(shè)計(jì)方法
4.7.1 取出邏輯門(mén)組件
4.7.2 緩沖器組件的取出
4.7.3 執(zhí)行連線(xiàn)的動(dòng)作
4.7.4 加入輸入/輸出端
4.7.5 定義輸入/輸出端名稱(chēng)
4.8 基本邏輯門(mén)功能模擬的執(zhí)行
4.8.1 TestBench的產(chǎn)生
4.8.2 TestBench語(yǔ)法的檢查
4.8.3 使用ISim模擬器的模擬方法
4.8.4 模擬時(shí)間的設(shè)定
4.8.5 使用ModelSim模擬器的模擬方法
4.9 設(shè)計(jì)執(zhí)行
4.9.1 ImplementationConstraintsFile的設(shè)定
4.9.2 ImplementDesign的執(zhí)行
4.10 使用FPGAEditor查看芯片布局與布線(xiàn)
4.11 FPGA芯片資源利用報(bào)告的查看
4.12 ConfigurationData的產(chǎn)生
4.13 時(shí)序模擬的執(zhí)行
4.13.1 使用ModelSim執(zhí)行時(shí)序模擬的方法
4.13.2 使用XilinxISimSimulator執(zhí)行時(shí)序模擬的方法
4.14 Configuration的執(zhí)行
4.14.1 直接下載至FPGA芯片
4.14.2 下載至FPGA芯片內(nèi)部的FlashMemory
4.14.3 USB下載線(xiàn)的連接方法
4.14.4 直接下載至FPGA與下載至FPGAFlash的差異
4.15 以HDL硬件描述語(yǔ)言設(shè)計(jì)數(shù)字電路的方法
Chapter5 組合邏輯設(shè)計(jì)實(shí)例
5.1 編碼器
5.1.1 十進(jìn)制對(duì)二進(jìn)制編碼器
5.1.2 使用繪圖方式的設(shè)計(jì)方法
5.1.3 功能模擬的執(zhí)行
5.1.4 ModelSim模擬器的簡(jiǎn)易操作
5.1.5 將十進(jìn)制對(duì)二進(jìn)制編碼器設(shè)計(jì)成組件模塊使用
5.1.6 十進(jìn)制對(duì)二進(jìn)制編碼器組件模塊的模擬及下載
5.2 如何將建立的組件模塊用于別的工程
5.3 BCD譯碼器
5.3.1 BCD譯碼器的基本電路
5.3.2 使用繪圖方式的設(shè)計(jì)方法
5.3.3 將BCD譯碼器組成組件模塊使用
5.3.4 再使用ModelSim模擬電路的功能
5.3.5 執(zhí)行及下載
5.4 2對(duì)4譯碼器
5.5 多路分配器
5.5.1 1對(duì)4多路分配器
5.6 多路選擇器
5.6.1 4對(duì)1多路選擇器
5.7 一位全加器的設(shè)計(jì)
5.7.1 一位半加器
5.7.2 一位全加器
5.8 二位全加器的設(shè)計(jì)
5.9 BCD七段顯示器譯碼器的設(shè)計(jì)
5.9.1 七段顯示器的基本架構(gòu)
5.9.2 七段顯示器譯碼器的真值表
5.9.3 布爾代數(shù)式
5.9.4 邏輯電路圖
5.9.5 使用XilinxECS繪圖
5.9.6 使用ModelSim執(zhí)行電路功能模擬
5.9.7 將七段顯示器譯碼器設(shè)計(jì)成組件模塊使用
5.9.8 再使用ModelSim模擬電路的功能
5.9.9 ImplementationConstraintsFile的執(zhí)行
5.9.1 0ImplementDesign的執(zhí)行
5.9.1 1時(shí)序模擬的執(zhí)行
5.9.1 2Configuration的執(zhí)行
Chapter6 時(shí)序邏輯電路設(shè)計(jì)
6.1 四位異步加法計(jì)數(shù)器的設(shè)計(jì)
6.2 不同頻率時(shí)鐘脈沖產(chǎn)生電路的設(shè)計(jì)
6.3 具有七段顯示器譯碼器的四位異步加法計(jì)數(shù)器的設(shè)計(jì)
Chapter7 VHDL硬件描述語(yǔ)言設(shè)計(jì)方法
7.1 使用VHDL硬件描述語(yǔ)言設(shè)計(jì)數(shù)字電路
7.1.1 使用ISEHDLTextEditor編輯VHDL硬件描述語(yǔ)言設(shè)計(jì)
電路
7.1.2 使用ISE語(yǔ)言樣板設(shè)計(jì)VHDL硬件描述語(yǔ)言的方法
7.2 VHDL硬件描述語(yǔ)言的基本架構(gòu)組成
7.2.1 Library聲明的格式
7.2.2 Use聲明的格式
7.2.3 Entity電路實(shí)體的描述格式
7.2.4 Architecture結(jié)構(gòu)體的描述格式
7.2.5 Structure聲明所使用的格式及范例
7.2.6 Dataflow描述的格式及范例
7.2.7 Behavioral行為描述的格式及范例
7.2.8 組成聲明描述的格式及范例
Chapter8 VHDL硬件描述語(yǔ)言的描述規(guī)則
8.1 VHDL硬件描述語(yǔ)言指令的命名規(guī)則
8.1.1 VHDL的批注
8.2 VHDL語(yǔ)句的描述形式
8.3 VHDL的常用指令
8.3.1 IF條件式
8.3.2 WHEN…ELSE語(yǔ)句
8.3.3 CASE…IS…WHEN…WHENOTHERS語(yǔ)句
8.3.4 WITH…SELECT…WHEN…WHENOTHERS語(yǔ)句
8.3.5 LOOP語(yǔ)句
8.3.6 NEXT語(yǔ)句
8.3.7 WAIT語(yǔ)句
8.4 VHDL中所使用的運(yùn)算符
8.5 VHDL的保留字
Chapter9VHDL設(shè)計(jì)實(shí)例
9.1 3對(duì)8譯碼器
9.2 十六進(jìn)制加減計(jì)數(shù)器
9.2.1 分頻器的設(shè)計(jì)
9.2.2 十六進(jìn)制加減計(jì)數(shù)器的設(shè)計(jì)
9.2.3 多路選擇器
9.2.4 七段顯示器譯碼器的設(shè)計(jì)
9.2.5 十六進(jìn)制加減計(jì)數(shù)器完整電路的設(shè)計(jì)
9.3 BCD加減計(jì)數(shù)器
9.3.1 BCD加減計(jì)數(shù)器的設(shè)計(jì)方法
9.3.2 分頻器、多路選擇器、七段顯示器譯碼器模塊的導(dǎo)入
9.3.3 BCD加減計(jì)數(shù)電路的完整設(shè)計(jì)
9.4 跑馬燈
9.4.1 八位右移寄存器的設(shè)計(jì)
9.4.2 完整跑馬燈的設(shè)計(jì)
Chapter10VHDL專(zhuān)題設(shè)計(jì)
1018×8點(diǎn)陣LED
1011基本架構(gòu)
1012設(shè)計(jì)方法
1013合成及下載
102液晶顯示
1021液晶顯示模塊基本架構(gòu)
1022LCM工作原理
1023設(shè)計(jì)方法
1024VHDL設(shè)計(jì)
1025合成及下載
1026LCD由右向左移位顯示的設(shè)計(jì)
103鍵盤(pán)
1031鍵盤(pán)讀取基本原理
1032設(shè)計(jì)方法一
1033設(shè)計(jì)方法二
104蜂鳴器
1041蜂鳴器發(fā)音的基本原理
1042設(shè)計(jì)方法
105RS232接口
1051打開(kāi)一個(gè)新工程
1052VHDL設(shè)計(jì)
1053合成及下載
1054計(jì)算機(jī)超級(jí)終端的設(shè)置
參考文獻(xiàn)641
基本特點(diǎn)
1),用戶(hù)不需要投片生產(chǎn),就能得到合用的芯片。
2)FPGA可做其它全定制或半定制ASIC電路的中試樣片。
3)FPGA。
4)FPGA是ASIC電路中的器件之一。
5) FPGA,可以與CMOS、TTL電平兼容。
可以說(shuō),F(xiàn)PGA芯片是小批量系統(tǒng)提高系統(tǒng)集成度、可靠性的最佳選擇之一。
FPGA是由存放在片內(nèi)RAM中的程序來(lái)設(shè)置其工作狀態(tài)的,因此,工作時(shí)需要對(duì)片內(nèi)的RAM進(jìn)行編程。用戶(hù)可以根據(jù)不同的配置模式,采用不同的編程方式。
加電時(shí),F(xiàn)PGA芯片將EPROM中數(shù)據(jù)讀入片內(nèi)編程RAM中,配置完成后,F(xiàn)PGA進(jìn)入工作狀態(tài)。掉電后,F(xiàn)PGA恢復(fù)成白片,內(nèi)部邏輯關(guān)系消失,因此,F(xiàn)PGA能夠反復(fù)使用。FPGA的編程無(wú)須專(zhuān)用的FPGA編程器,只須用通用的EPROM、PROM編程器即可。當(dāng)需要修改FPGA功能時(shí),只需換一片EPROM即可。這樣,同一片F(xiàn)PGA,不同的編程數(shù)據(jù),可以產(chǎn)生不同的電路功能。因此,F(xiàn)PGA的使用非常靈活。