中文名 | 發(fā)射極功能邏輯電路 | 組成部分 | 基本單元電路由兩部分組成 |
---|---|---|---|
特????點(diǎn) | 發(fā)射極功能邏輯同發(fā)射極耦合邏輯 | 簡????稱 | EFL電路 |
發(fā)射極功能邏輯電路是在發(fā)射極耦合邏輯電路基礎(chǔ)上的簡化電路,它在大規(guī)模集成電路中作為內(nèi)部單元電路和在與發(fā)射極耦合邏輯電路配合時(shí),以構(gòu)成各種組合門方面顯示出速度快、結(jié)構(gòu)簡單、功耗小和功能靈活等優(yōu)點(diǎn)。
其基本單元電路由兩部分組成:由共基極工作方式的多發(fā)射極晶體管與上拉電阻、下拉電阻構(gòu)成輸入級(jí);由多發(fā)射極晶體管構(gòu)成射極跟隨器輸出級(jí)。這種邏輯電路出現(xiàn)于70年代。在發(fā)射極功能邏輯電路中,共基極方式工作的輸入晶體管的集電極點(diǎn)的電位與發(fā)射極輸入端的邏輯關(guān)系為=,[kg2]發(fā)射極跟隨器不改變其邏輯關(guān)系,而發(fā)射極跟隨器發(fā)射極輸出的“線”功能可實(shí)現(xiàn)“或”邏輯。
發(fā)射極功能邏輯同發(fā)射極耦合邏輯相同,典型的邏輯擺幅值為0.8伏,邏輯高電平為-0.8伏,邏輯低電平為-1.6伏,而參考電壓為-0.4伏。發(fā)射極功能邏輯電路是由發(fā)射極耦合邏輯電路改進(jìn)而成。發(fā)射極耦合邏輯電路同相集電極構(gòu)成“與”功能,射極跟隨器的發(fā)射極輸出能形成“或”功能,并只取發(fā)射極耦合邏輯電路的同相輸出部分。
在發(fā)射極功能邏輯基本單元電路中,輸入級(jí)和輸出級(jí)除共基和共集兩只多發(fā)射極晶體管外,不包括任何反相器,這就保證了電路的高速度和良好的頻率特性。
然而,發(fā)射極功能邏輯電路沒有“非”的功能是一大缺點(diǎn),因而應(yīng)用受到限制。同時(shí),由于=-0.4伏,輸入晶體管集電結(jié)有0.4伏正偏,只有邏輯幅度和集電極串聯(lián)電阻受到限制,才能保證輸入晶體管集電極正偏不至于惡化到影響正常工作。
如圖:輸入信號(hào)ui和輸出信號(hào)uo的公共端與發(fā)射極相連。共發(fā)射極電路是最基本的單管放大電路之一。共發(fā)射極放大電路具有以下特性:1、輸入信號(hào)與輸出信號(hào)反相;2、有電壓放大作用;3、有電流放大作用;4、功率...
這個(gè)是不能減小的,即使你電阻加的再大,因?yàn)槎O管的特性是只要兩端壓差高于0.7就導(dǎo)通, 你可以把電阻跟5V當(dāng)一個(gè)整體看,至于你第二個(gè)問題這很明顯啊, 因?yàn)锳才0.3V A肯定先通啊,A通了 后F點(diǎn)電壓...
怎么分辨共集電極 共發(fā)射極 共基極放大電路? 這幾個(gè)圖哪個(gè)是共發(fā)射極 集電極 基極放大電路?
首先你要理解理想電壓源的內(nèi)阻等于0的概念,也就是正負(fù)極性實(shí)質(zhì)上是短路的三極管有任何一個(gè)引腳連接到電源的正負(fù)端,就叫做共xxxx極放大電路.比如射極跟隨器,雖然是叫射極跟隨器,但是確實(shí)集電極接電源正極的...
格式:pdf
大?。?span id="7g0ljhj" class="single-tag-height">6.5MB
頁數(shù): 107頁
評(píng)分: 4.3
數(shù)字電路第5章時(shí)序邏輯電路
格式:pdf
大小:6.5MB
頁數(shù): 38頁
評(píng)分: 4.7
1 20章 組合電路 20-0XX 選擇與填空題 20-1XX 畫簡題 20-2XX 畫圖題 20-3XX 分析題 20-XX 設(shè)計(jì)題 十二、 [共 8分]兩個(gè)輸入端的與門、 或門和與非門的輸入波形如圖 12 所示, 試畫出其輸出信號(hào)的波形。 解: 設(shè)與門的輸出為 F1, 或門的輸出為 F2,與非門的輸出為 F3,根據(jù)邏輯關(guān)系其輸出波形如圖所示。 20-0XX 選擇與填空題 20-001 試說明能否將 與非門、或非門、異或門當(dāng)做反相器使用?如果可以, 其他輸入端應(yīng)如何連接? 答案 與非門當(dāng)反相器使用時(shí),把多余輸入端接高電平 或非門當(dāng)反相器使用時(shí),把多余輸入端接低電平 A B F1 F2 F3 (a) (b) 2 異或門當(dāng)反相器使用時(shí),把多余輸入端接高電平 20-002、試比較 TTL 電路和 CMOS電路的優(yōu)、缺點(diǎn)。 答案 COMS 電路抗干擾能力強(qiáng), 速度快,靜態(tài)損耗小,工作電壓范圍
數(shù)字邏輯電路課程內(nèi)容主要包括數(shù)字邏輯基礎(chǔ)、邏輯代數(shù)的基本定律和規(guī)則、邏輯代數(shù)的標(biāo)準(zhǔn)形式、組合邏輯電路的分析與設(shè)計(jì)、譯碼器、數(shù)據(jù)選擇器、數(shù)值比較器、鎖存器和觸發(fā)器應(yīng)用示例、邏輯門電路、組合邏輯電路、組合邏輯功能模塊、時(shí)序邏輯電路、時(shí)序邏輯功能模塊、半導(dǎo)體存儲(chǔ)器、可編程邏輯器件、脈沖信號(hào)的產(chǎn)生與整形、數(shù)模與模數(shù)轉(zhuǎn)換等。
時(shí)序邏輯電路其任一時(shí)刻的輸出不僅取決于該時(shí)刻的輸入,而且還與過去各時(shí)刻的輸入有關(guān)。常見的時(shí)序邏輯電路有觸發(fā)器、計(jì)數(shù)器、寄存器等。由于時(shí)序邏輯電路具有存儲(chǔ)或記憶的功能,檢修起來就比較復(fù)雜。
帶有時(shí)序邏輯電路的數(shù)字電路主要故障分析:
1. 時(shí)鐘:時(shí)鐘是整個(gè)系統(tǒng)的同步信號(hào),當(dāng)時(shí)鐘出現(xiàn)故障時(shí)會(huì)帶來整體的功能故障。時(shí)鐘脈沖丟失會(huì)導(dǎo)致系統(tǒng)數(shù)據(jù)總線、地址總線或控制總線沒有動(dòng)作。時(shí)鐘脈沖的速率、振幅、寬度、形狀及相位發(fā)生變化均可能引發(fā)故障。
2. 復(fù)位:含有微處理器(MPU)的設(shè)備,即使是最小系統(tǒng),一般都具有復(fù)位功能。復(fù)位脈沖在系統(tǒng)上電時(shí)加載到MPU上,或在特定情況下使程序回到最初狀態(tài)(例如,看門狗Watchdog程序)。當(dāng)復(fù)位脈沖不能發(fā)生、信號(hào)過窄、信號(hào)幅度不對(duì)、轉(zhuǎn)換中有干擾或轉(zhuǎn)換太慢時(shí),程序就可能在錯(cuò)誤的地址啟動(dòng),導(dǎo)致程序混亂。
3. 總線:總線傳遞指令系列和控制事件,一般有地址總線、數(shù)據(jù)總線和控制總線。當(dāng)總線即使只有一位發(fā)生錯(cuò)誤時(shí),也會(huì)嚴(yán)重影響系統(tǒng)功能,出現(xiàn)錯(cuò)誤尋址、錯(cuò)誤數(shù)據(jù)或錯(cuò)誤操作等??偩€錯(cuò)誤可能發(fā)生在總線驅(qū)動(dòng)器中,也可能發(fā)生在接收數(shù)據(jù)位的其它元件中。
4. 中斷:帶微處理器(MPU)的系統(tǒng)一般都能夠響應(yīng)中斷信號(hào)或設(shè)備請(qǐng)求,產(chǎn)生控制邏輯,以暫時(shí)中斷程序執(zhí)行,轉(zhuǎn)到特殊程序,為中斷設(shè)備服務(wù),然后自動(dòng)回到主程序。中斷錯(cuò)誤主要是中斷線路粘附(此時(shí)系統(tǒng)操作非常緩慢)或受到干擾(系統(tǒng)錯(cuò)誤響應(yīng)中斷請(qǐng)求)。
5. 信號(hào)衰減和畸變:長的并行總線和控制線可能會(huì)發(fā)生交互串?dāng)_和傳輸線故障,表現(xiàn)為相鄰的信號(hào)線出現(xiàn)尖峰脈沖(交互串?dāng)_),或驅(qū)動(dòng)線上形成減幅振蕩(相當(dāng)于邏輯電平的多次轉(zhuǎn)換),從而可能加入錯(cuò)誤數(shù)據(jù)或控制信號(hào)。發(fā)生信號(hào)衰減的可能原因比較多,常見的有高濕度環(huán)境、長的傳輸線、高速率轉(zhuǎn)換等。而大的電子干擾源會(huì)產(chǎn)生電磁干擾(EMI),導(dǎo)致信號(hào)畸變,引起電路的功能紊亂。
邏輯電路是執(zhí)行基本邏輯操作的電路,它們?cè)陔娮訑?shù)字計(jì)算機(jī)中被大量運(yùn)用。這些基本的邏輯操作是"與"、"或"、"非"以及由它們組成的復(fù)合動(dòng)作。邏輯電路按其工作性質(zhì)可分為組合電路和時(shí)序電路兩大類。
任何時(shí)刻輸出信號(hào)的邏輯狀態(tài)僅取決于該時(shí)刻輸入信號(hào)的邏輯狀態(tài),而與輸入信號(hào)和輸出信號(hào)過去狀態(tài)無關(guān)的邏輯電路。由于組合邏輯電路的輸出邏輯狀態(tài)與電路的歷史情況無關(guān),所以它的電路中不包含記憶性電路或器件。門電路是組合邏輯電路的基本單元。當(dāng)前組合邏輯電路都已制成標(biāo)準(zhǔn)化、系列化的中、大規(guī)模集成電路可供選用。
任何時(shí)刻的輸出狀態(tài)不僅與該時(shí)刻的輸入有關(guān),而且還與電路歷史狀態(tài)有關(guān)的一種數(shù)字邏輯電路。時(shí)序邏輯電路具有記憶輸入信息的功能,由于它的引入使得數(shù)字系統(tǒng)的應(yīng)用大大增強(qiáng)。常用的有計(jì)數(shù)器、寄存器和脈沖順序分配器等。
也可以按照原件對(duì)邏輯電路進(jìn)行分類,例如:電阻-晶體管邏輯電路、二極管-晶體管邏輯電路、發(fā)射極功能邏輯電路、發(fā)射極耦合邏輯電路、高閾值邏輯電路、集成注入邏輯電路、晶體管-晶體管邏輯電路。