第一章 數(shù)字技術概念以及數(shù)制和編碼

1.1 引盲

1.2 數(shù)制

1.3 數(shù)制間的轉換

1.3.1 二、八、十六進制數(shù)轉換為十進制數(shù)

1.3.2 十進制數(shù)轉換為二、八、十六進制數(shù)

1.3.3 二、八、十六進制數(shù)之間的轉換

1.4 數(shù)的補碼及運算

1.4.1 數(shù)的補碼

1.4.2 補碼的運算

1.5 編碼

1.5.1 二進制碼、格雷碼和二-十進制碼

1.5.2 字母數(shù)字碼

1.5.3 檢錯碼

第二章 邏輯代數(shù)基礎

2.1 邏輯變量與邏輯函數(shù)

2.1.1 邏輯變量和三種基本運算

2.1.2 邏輯函數(shù)

2.2 邏輯代數(shù)的運算規(guī)律

2.2.1 基本公式

2.2.2 三個重要規(guī)則

2.2.3 若干常用公式

2.2.4 復合運算和復合門

2.3 邏輯函數(shù)的兩種標準形式

2.3.1 最小項和最大項

2.3.2 標準表達式和真值表

2.4 邏輯函數(shù)的代數(shù)化簡法

2.4.1 簡化的意義和途徑

2.4.2 代數(shù)化簡法

2.5 邏輯函數(shù)的卡諾圈化簡法

2.5.1 卡諾圖(K圖)

2.5.2 最小項合并規(guī)律

2.5 用卡諾圖化簡邏輯函數(shù)

2.6 非完全描述邏輯函數(shù)的化簡

2.6.1 非完全描述邏輯函數(shù)

2.6.2 利用約束項簡化非完全描述邏輯函數(shù)

2.7 邏輯表達式的變換

2.8 邏輯函數(shù)的描述

2.8.1 邏輯函數(shù)的描述方法

2.8.2 描述方法間的轉換

第三章 組合邏輯電路

4.1 概述

3.1.1 組合電路的特點

3.1.2 組合元件——邏輯門

3.2 常用組合邏輯電路

3.2.1 編碼器和譯碼器

3.2.2 數(shù)據(jù)選擇器和數(shù)據(jù)分配器

3.2.3 數(shù)碼比較器

3.2.4 加法器

3.2.5 碼組校驗電路

5.5 組合電路邏輯分析

5.4 組合電路邏輯設計

3.4.1 、用SSI設計組合電路

3.4.2 用MSI設計組合電路

3.4.3 一般設計步驟和邏輯抽象舉例

5.5 競爭與冒險

3.5.1 競爭與冒險現(xiàn)象

3.5.2 競爭與冒險的識別

3.5.3 冒險現(xiàn)象的排除

第四章 觸發(fā)器

4.1 基本RS觸發(fā)器

4.2 時鐘控制的RS觸發(fā)置

4.2.1 電路結構及工作原理

4.2.2 RS觸發(fā)器的特性方程和狀態(tài)圖

4.5 JK觸發(fā)器

4.3.1 主從式JK觸發(fā)器

4.3.2 JK邊沿觸發(fā)器

4.4 維持阻塞式D觸發(fā)器

4.4.1 電路及工作原理

4.4.2 D觸發(fā)器的特性方程及狀態(tài)圖

4.5 T和T'觸發(fā)器

4.6.1 T和T'觸發(fā)器的邏輯功能

4.5.2 觸發(fā)器的驅動(或稱激勵)表

4.B觸發(fā)器的脈沖工作特性

4.8.1 主從式JK觸發(fā)器的脈沖工作特性

4.6.2 JK邊沿觸發(fā)器的脈沖工作特性

4.6.3 維持阻塞式D觸發(fā)器的脈沖工作特性

4.7 CMOS觸發(fā)器

4.7.1 主從式D觸發(fā)器

4.7.2 主從式JK觸發(fā)器

4.8 觸發(fā)器邏輯功能的轉換

4.8.1 D觸發(fā)器轉換為其它功能的觸發(fā)器

4.8.2 JK觸發(fā)器轉換為其它功能的觸發(fā)器

第五章 時序邏輯電路

5.1 概述

5.1.1 時序電路的特點與組成

5.1.2 時序電路的功能描述

5.2 常用時序邏輯部件

s.2.1 寄存器

5.2.2 移位寄存器

s.2.3 計數(shù)器

5.5 計數(shù)和分頻電路

5.3.1 同步計數(shù)器的分析與設計

5.3.2 異步計數(shù)器的分析與設計

5.3.3 用MSI計數(shù)器實現(xiàn)任意模計數(shù)和分頻

5.3.4 移存型計數(shù)器

5.4 序列信號發(fā)生器

5.4.1 順序脈沖發(fā)生器

5.4.2 移存型序列信號發(fā)生器

s.4.3 計數(shù)型序列信號發(fā)生器

5.5 同步時序電路的分析與設計

5.5.1 同步時序電路分析

5.5.2 同步時序電路設計

s.5.3 同步時序電路的實現(xiàn)

第六章 數(shù)字系統(tǒng)設計

6.1 概述

6.2 ASM圖符號

6.5 ASM圖的硬件實現(xiàn)

6.3.1 用傳統(tǒng)方法實現(xiàn)ASM圖

6.3.2 用多路選擇器實現(xiàn)ASM圖

6.3.3 每個狀態(tài)一個觸發(fā)器法

6.3.4 基于ROM法實現(xiàn)ASM圖

6.3.5 對實現(xiàn)已知ASM圖需進一步明確的問題

6.4 用ASM圖實現(xiàn)小型數(shù)字系統(tǒng)

6.4.1 系統(tǒng)時鐘的設計

6.4.2 交通信號燈的設計

第七章 集成邏輯門

第八章 脈沖波形的產(chǎn)生及整形

第九章 數(shù)字/模擬及模擬/數(shù)字轉換

第十章 可編程邏輯器件PLD

習題

附錄1 引入變量卡諾圖

附錄2 BCD/七段譯碼器

附錄3 組塞反饋式異步計數(shù)器

附錄4 程序分頻器

附錄5 隨機存取存儲器

附錄6 常用符號對照表

參考書目

數(shù)字設計:電路與系統(tǒng)造價信息

市場價 信息價 詢價
材料名稱 規(guī)格/型號 市場價
(除稅)
工程建議價
(除稅)
行情 品牌 單位 稅率 供應商 報價日期
系統(tǒng)回路信號線 ZR-RVS-2×1.5 查看價格 查看價格

高強信

m 13% 東莞市高強信實業(yè)有限公司
電路 HBA 產(chǎn)品編號:39R6525 單口 4Gb, PCI-E FC HBA, Qlogic 查看價格 查看價格

13% 廣州昊群計算機科技有限公司
電路 HBA 產(chǎn)品編號:42D0485 Emulex 8GB FC Single-Port PCI-E HBA for IBM System x 查看價格 查看價格

13% 廣州昊群計算機科技有限公司
門機電路 品種:門機電路板;規(guī)格:DMC;編碼:R27C176A50;產(chǎn)地:上海; 查看價格 查看價格

永大

13% 北京大東創(chuàng)業(yè)電梯有限公司
電路控制板及軟件 通信主板GPS 查看價格 查看價格

13% 廣東京安交通科技有限公司
電路 HBA 產(chǎn)品編號:42C2069 4GB 光纖通道卡 PCI-E (HBA卡) 查看價格 查看價格

13% 廣州昊群計算機科技有限公司
電路控制板及軟件 聯(lián)調及調試運行 查看價格 查看價格

13% 廣東京安交通科技有限公司
電路控制板及軟件 信號控制軟件 GPS控制 查看價格 查看價格

13% 廣東京安交通科技有限公司
材料名稱 規(guī)格/型號 除稅
信息價
含稅
信息價
行情 品牌 單位 稅率 地區(qū)/時間
高壓噴藥系統(tǒng) 查看價格 查看價格

臺班 汕頭市2012年2季度信息價
高壓噴藥系統(tǒng) 查看價格 查看價格

臺班 汕頭市2011年3季度信息價
高壓噴藥系統(tǒng) 查看價格 查看價格

臺班 汕頭市2011年2季度信息價
高壓噴藥系統(tǒng) 查看價格 查看價格

臺班 廣州市2011年1季度信息價
高壓噴藥系統(tǒng) 查看價格 查看價格

臺班 汕頭市2011年1季度信息價
高壓噴藥系統(tǒng) 查看價格 查看價格

臺班 汕頭市2010年3季度信息價
高壓噴藥系統(tǒng) 查看價格 查看價格

臺班 汕頭市2010年2季度信息價
高壓噴藥系統(tǒng) 查看價格 查看價格

臺班 汕頭市2010年1季度信息價
材料名稱 規(guī)格/需求量 報價數(shù) 最新報價
(元)
供應商 報價地區(qū) 最新報價時間
電路集成控制系統(tǒng) 按下面雨水系統(tǒng)設備配套需求|1套 1 查看價格 深圳志深建筑技術有限公司 全國   2021-10-22
電路改造 滿足項目設備電路應用,敷設6平方50米220V纜,含配控制開關、插座等;|1項 3 查看價格 廣州賽瑞電子有限公司 全國   2021-12-08
流程設計套件 拼插式結構,易于組裝和拆卸,可重復使用.由各種顆粒、軸承、軸、輪、齒輪、連接件特殊件組成,用ABS材料制作.能搭建火中逃生、蓋房子、積木分揀流程的設計優(yōu)化、積木分揀流程的優(yōu)化等活動項目.|28套 2 查看價格 廣州市熹尚科技設備有限公司 全國   2020-04-10
電路游戲1 展項展示導體物質和非導體物質的導性區(qū)別.觀眾將不同物料放在監(jiān)測電路中,有些能夠導,有些不能,把能夠導的物料組成電路,使燈泡發(fā)光.|1項 1 查看價格 鴻瑞工美(深圳)實業(yè)有限公司 全國   2022-10-24
電路游戲1 展項展示導體物質和非導體物質的導性區(qū)別.觀眾將不同物料放在監(jiān)測電路中,有些能夠導,有些不能,把能夠導的物料組成電路,使燈泡發(fā)光.|1項 1 查看價格 合肥金諾數(shù)碼科技股份有限公司 全國   2022-09-14
電路游戲1 展項展示導體物質和非導體物質的導性區(qū)別.觀眾將不同物料放在監(jiān)測電路中,有些能夠導,有些不能,把能夠導的物料組成電路,使燈泡發(fā)光.|1項 1 查看價格 安徽盛鴻展覽工程有限公司 全國   2022-08-15
電路防雷器 電路防雷器|7個 1 查看價格 廣西成吉思科技有限公司 全國   2021-01-14
電路防雷器 電路防雷器|1個 1 查看價格 廣西成吉思科技有限公司 全國   2021-01-14

數(shù)字邏輯設計課程編寫的教材。書稿經(jīng)兵器工業(yè)總公司電子技術專業(yè)指導委員會復查,兵工教材編審室審定定稿。

隨著半導體集成技術的迅速發(fā)展,已經(jīng)生產(chǎn)出快速、可靠、價格適當?shù)臄?shù)字/模擬和模擬/數(shù)字集成轉換器,以及各種集成規(guī)模(SSl、MSl、LSI)的其它數(shù)字電路,很多過去只能靠模擬方法解決的問題,今天可以用數(shù)字概念和方法來實現(xiàn)。當前數(shù)字概念和方法以及微處理器幾乎滲透到所有領域,并將繼續(xù)發(fā)展下去。

微處理器和系統(tǒng)級大規(guī)模數(shù)字集成電路的出現(xiàn),并不意味著可以取消基本邏輯設計方法,而只需要強調邏輯設計的接口設計。事實上,根據(jù)數(shù)字集成電路的現(xiàn)狀和新的進展,為適應新的需要,應讓學生從基本邏輯設計開始,進而實現(xiàn)接口設計。因此,邏輯設計者當前和今后的任務是通過邏輯和接口設計,將各種規(guī)模的邏輯器件和部件連接起來,構成預定的數(shù)字系統(tǒng)。本教村首先解決基本邏輯分析和設計方法,進而闡明通過邏輯和接口設計實現(xiàn)小型數(shù)字系統(tǒng)的設計方法。此外,本教材也為通過微程序設計實現(xiàn)更復雜的數(shù)字系統(tǒng)——微處理器、單片機和微型計算機,打下硬件基礎。2100433B

數(shù)字設計:電路與系統(tǒng)圖書目錄常見問題

  • 建筑施工的圖書目錄

    第2版前言第1版前言第1章 土方工程1.1 土的分類與工程性質1.2 場地平整、土方量計算與土方調配1.3 基坑土方開挖準備與降排水1.4 基坑邊坡與坑壁支護1.5 土方工程的機械化施工復習思考題第2...

  • 世界現(xiàn)代設計史的圖書目錄

    前言第一章 現(xiàn)代設計和現(xiàn)代設計教育現(xiàn)代設計的發(fā)展現(xiàn)代設計教育第二章 現(xiàn)代設計的萌芽與“工藝美術”運動工業(yè)革命初期的設計發(fā)展狀況英國“工藝美術”運動第三章 “新藝術”運動“新藝術”運動的背景法國的“新藝...

  • 小學生禮儀的圖書目錄

    第一篇 個人禮儀1 講究禮貌 語言文明2 規(guī)范姿勢 舉止優(yōu)雅3 服飾得體 注重形象第二篇 家庭禮儀1 家庭和睦 尊重長輩2 情同手足 有愛同輩第三篇 校園禮儀1 尊重師長 虛心學習2 團結同學 共同進...

數(shù)字設計:電路與系統(tǒng)圖書目錄文獻

電廠圖書目錄 電廠圖書目錄

格式:pdf

大?。?span id="rqt6sbo" class="single-tag-height">546KB

頁數(shù): 40頁

評分: 4.3

柜號 序號 G1 1 G1 2 G1 3 G2 4 G2 5 G2 6 G2 7 G2 8 G2 9 G1 10 G2 11 G2 12 G2 13 G2 14 G1 15 G1 16 G1 17 G2 18 G2 19 G2 20 G1 21 G3 22 G3 23 G3 24 G3 25 G3 26 G3 27 G1 28 G1 29 G3 30 G3 31 G2 32 G2 33 G2 34 G2 35 G2 36 G2 37 G2 38 下右 39 下右 40 下右 41 下右 42 下右 43 下右 44 下右 45 下右 46 下右 47 下右 48 下右 49 下右 50 下右 51 下右 52 下右 53 下左 54 下左 55 下左 56 下左 57 下左 58 下左 59 下左 60 下左 61 下左 62 下左 63 下左 64 下左 65 下左 66 下左 67 下

立即下載
工程常用圖書目錄 工程常用圖書目錄

格式:pdf

大小:546KB

頁數(shù): 5頁

評分: 4.7

1 工程常用圖書目錄(電氣、給排水、暖通、結構、建筑) 序號 圖書編號 圖書名稱 價格(元) 備注 JTJ-工程 -24 2009JSCS-5 全國民用建筑工程設計技術措施-電氣 128 JTJ-工程 -25 2009JSCS-3 全國民用建筑工程設計技術措施-給水排水 136 JTJ-工程 -26 2009JSCS-4 全國民用建筑工程設計技術措施-暖通空調 ?動力 98 JTJ-工程 -27 2009JSCS-2 全國民用建筑工程設計技術措施-結構(結構體系) 48 JTJ-工程 -28 2007JSCS-KR 全國民用建筑工程設計技術措施 節(jié)能專篇-暖通空調 ?動力 54 JTJ-工程 -29 11G101-1 混凝土結構施工圖平面整體表示方法制圖規(guī)則和構造詳圖(現(xiàn)澆混凝土框架、剪力墻、框架 -剪力墻、框 支剪力墻結構、現(xiàn)澆混凝土樓面與屋面板) 69 代替 00G101

立即下載

本書根據(jù)數(shù)字集成電路和系統(tǒng)工程設計所需求的知識結構,涉及了從系統(tǒng)架構設計至GDSⅡ版圖文件的交付等完整的數(shù)字集成電路系統(tǒng)前/后端工程設計流程及關鍵技術。內(nèi)容涵蓋了VLSI設計方法、系統(tǒng)架構、技術規(guī)格書(SPEC)、算法建模、Verilog HDL及RTL描述、邏輯與物理綜合、仿真與驗證、時序分析、可測性設計、安全性設計、低功耗設計、版圖設計及封裝等工程設計中各階段的核心知識點。尤其對數(shù)字信號處理器的算法建模及ASIC設計實現(xiàn)中的關鍵技術給出了詳盡的描述和設計實例。

第1章 緒論

1.1 集成電路的發(fā)展簡史

1.2 集成電路產(chǎn)業(yè)鏈(行業(yè))概述

1.2.1 電子設計自動化行業(yè)

1.2.2 IP行業(yè)

1.2.3 集成電路設計服務行業(yè)

1.2.4 集成電路設計行業(yè)

1.2.5 集成電路晶圓制造行業(yè)

1.2.6 封裝測試行業(yè)

1.2.7 半導體設備與材料行業(yè)

1.2.8 集成電路分銷代理行業(yè)

1.3 VLSI設計流程

1.3.1 系統(tǒng)規(guī)范(System Specification)

1.3.2 架構設計(Architecture Exploration)

1.3.3 邏輯功能設計與綜合(Logic Design and Syntheses)

1.3.4 電路設計、綜合與驗證(Circuit Design,Syntheses and Verification)

1.3.5 物理設計(Physical Design)

1.3.6 物理驗證(Physical Verification)

1.3.7 制造(Manufacture)

1.3.8 封裝和測試(Packaging and Testing)

1.4 VLSI設計模式

1.4.1 全定制設計

1.4.2 標準單元設計

1.4.3 宏單元

1.4.4 門陣列

1.4.5 現(xiàn)場可編程門陣列 (FPGA)

1.4.6 結構化ASIC(無通道門陣列)

1.5 版圖層和設計規(guī)則

1.5.1 版圖層集成電路

1.5.2 設計規(guī)則

1.6 目前面臨的問題和發(fā)展方向

1.6.1 物理綜合技術

1.6.2 設計重用和片上系統(tǒng)

1.6.3 片上網(wǎng)絡

1.6.4 FPGA的動態(tài)可重構和異構計算

1.6.5 演化硬件電路和系統(tǒng)

參考文獻

習題

第2章 可編程邏輯器件及現(xiàn)場可編程門陣列

2.1 可編程邏輯器件的分類及現(xiàn)狀

2.2 半導體存儲器及其組合邏輯實現(xiàn)

2.2.1 存儲器件

2.2.2 基于存儲器ROM/RAM的組合邏輯及狀態(tài)機實現(xiàn)

2.3 可編程邏輯器件

2.3.1 可編程邏輯陣列

2.3.2 可編程陣列邏輯

2.3.3 復雜可編程邏輯器件

2.4 現(xiàn)場可編程門陣列

2.4.1 FPGA的典型結構

2.4.2 基于SRAM的FPGA

2.4.3 基于反熔絲多路開關(MUX)的FPGA

2.4.4 Xilinx和Altera的系列FPGA

2.5 基于Verilog的FPGA設計流程

2.5.1 架構設計

2.5.2 設計輸入

2.5.3 RTL設計

2.5.4 FPGA綜合

2.5.5 布局布線

2.5.6 仿真與驗證

2.5.7 基于ModelSim的設計與仿真流程

2.5.8 基于IP的FPGA嵌入式系統(tǒng)設計

2.6 ASIC設計與FPGA設計之間的移植

2.6.1 可供選擇的設計方法

2.6.2 FPGA之間的轉換

2.6.3 FPGA到ASIC的轉換

2.6.4 ASIC到FPGA的轉換

2.7 FPGA的安全性設計

2.7.1 設備對FPGA日益增加的依賴

2.7.2 FPGA的安全設計及技術要點

參考文獻

習題

第3章 數(shù)字集成電路系統(tǒng)設計工程

3.1 數(shù)字集成電路設計的基本流程

3.2 需求分析和設計規(guī)格書

3.3 算法和架構設計

3.3.1 算法設計

3.3.2 架構設計

3.4 模塊設計、RTL設計和可測性設計

3.4.1 模塊設計

3.4.2 RTL設計

3.4.3 可測性設計

3.5 綜合

3.6 時序驗證

3.6.1 動態(tài)時序仿真和靜態(tài)時序分析

3.6.2 時序收斂

3.7 原型驗證

3.8 后端設計

3.9 CMOS工藝選擇

3.10 封裝

3.11 生產(chǎn)測試

3.12 集成電路產(chǎn)業(yè)的變革及對設計方法的影響

參考文獻

習題

第4章 Verilog HDL基礎

4.1 Verilog HDL的基本結構及描述方式

4.1.1 模塊的結構

4.1.2 Verilog中的標識符

4.1.3 Verilog中的端口和內(nèi)部變量的定義

4.1.4 結構定義語句

4.1.5 注釋語句

4.1.6 Verilog原語(Primitives)

4.2 Verilog中的常量、變量和數(shù)據(jù)類型

4.2.1 數(shù)字聲明

4.2.2 常量、變量和運算表達式

4.3 賦值語句

4.3.1 連續(xù)賦值語句

4.3.2 過程賦值語句

4.3.3 塊語句

4.4 電路功能描述方式

4.4.1 數(shù)據(jù)流描述方式

4.4.2 行為描述方式

4.4.3 結構描述方式

4.4.4 混合描述方式

4.5 門電路的傳輸延遲

4.5.1 慣性延遲

4.5.2 傳輸延遲

4.5.3 模塊路徑延遲

4.5.4 延遲建模的表達式

4.6 數(shù)字邏輯驗證和仿真

4.6.1 數(shù)字邏輯驗證的4個階段

4.6.2 邏輯仿真

4.7 測試平臺testbench及仿真設計

4.7.1 testbench的概念及結構

4.7.2 testbench的編寫

參考文獻

習題

第5章 數(shù)字邏輯電路的Verilog RTL建模和設計

5.1 數(shù)字系統(tǒng)的數(shù)據(jù)通路和控制器

5.1.1 數(shù)據(jù)通路

5.1.2 控制部分

5.2 Verilog的寄存器傳輸級(RTL)設計流程

5.2.1 寄存器傳輸級概念和模型

5.2.2 寄存器傳輸級的基本特點

5.2.3 寄存器傳輸級的設計步驟

5.2.4 寄存器傳輸級設計與行為級設計的區(qū)別

5.3 基本組合電路設計

5.3.1 多路選擇器

5.3.2 譯碼器

5.3.3 行波進位加法器和超前進位全加器

5.4 基本時序電路設計

5.4.1 存儲元件的基本特點

5.4.2 鎖存器

5.4.3 D觸發(fā)器

5.4.4 計數(shù)器

5.5 有限狀態(tài)機設計

5.5.1 有限狀態(tài)機的基本概念

5.5.2 狀態(tài)機的描述和基本語法

5.5.3 狀態(tài)機設計流程和設計準則

5.5.4 狀態(tài)機的描述風格

5.5.5 狀態(tài)機設計的建模技巧

參考文獻

習題

第6章 數(shù)字信號處理器的算法、架構及實現(xiàn)

6.1 數(shù)字信號處理的算法分析與實現(xiàn)

6.1.1 算法分解的基礎理論

6.1.2 基本算法分析

6.2 信號處理器的基本運算模型及實現(xiàn)

6.2.1 加法器、乘法器和延遲單元

6.2.2 積分器和微分器

6.2.3 抽樣和插值濾波器

6.3 數(shù)字濾波器的工作原理及實現(xiàn)結構

6.3.1 數(shù)字濾波器的特點

6.3.2 FIR數(shù)字濾波器的工作原理

6.3.3 FIR濾波器技術參數(shù)及設計步驟

6.3.4 FIR濾波器的設計方案

6.3.5 FIR濾波器的一般實現(xiàn)結構

6.3.6 FIR濾波器的抽頭系數(shù)編碼

6.4 FIR數(shù)字濾波器的Verilog描述及實現(xiàn)

6.4.1 數(shù)字信號處理系統(tǒng)的設計流程

6.4.2 FIR濾波器的Verilog設計舉例

6.4.3 數(shù)字相關器的Verilog設計舉例

6.5 數(shù)字信號處理器的有限字長 效應

6.5.1 數(shù)字信號處理器的主要誤差源

6.5.2 有限字長的影響

6.5.3 減緩舍入誤差的措施

參考文獻

習題

第7章 可測性設計

7.1 測試和可測性設計的基本概念

7.1.1 故障測試基本概念和過程

7.1.2 自動測試設備

7.2 故障建模及ATPG原理

7.2.1 故障建模的基本概念

7.2.2 數(shù)字邏輯單元中的常見故障模型

7.2.3 存儲器的故障模型

7.2.4 故障測試覆蓋率和成品率

7.2.5 ATPG的工作原理

7.2.6 ATPG的設計流程和工具

7.3 可測性設計

7.3.1 電路的可測性

7.3.2 常用的可測性設計方案

7.3.3 可測性設計的優(yōu)勢和不足

7.4 掃描測試

7.4.1 掃描測試原理

7.4.2 掃描測試的可測性設計

7.5 內(nèi)建自測試

7.5.1 內(nèi)建自測試的基本概念

7.5.2 存儲器的內(nèi)建自測試

7.6 邊界掃描法

7.6.1 邊界掃描法的基本結構

7.6.2 JTAG和IEEE 1149.1標準

7.6.3 邊界掃描設計流程

參考文獻

習題

第8章 物理設計

8.1 數(shù)字集成電路的后端設計

8.1.1 數(shù)字集成電路的前端設計和后端設計

8.1.2 數(shù)字集成電路的前端設計

8.1.3 數(shù)字集成電路的后端設計

8.2 半導體制造工藝簡介

8.2.1 單晶硅和多晶硅

8.2.2 氧化工藝

8.2.3 摻雜工藝

8.2.4 掩模的制版工藝

8.2.5 光刻工藝

8.2.6 金屬化工藝

8.3 版圖設計規(guī)則

8.3.1 版圖設計規(guī)則

8.3.2 版圖設計規(guī)則的幾何約束

8.4 版圖設計

8.4.1 布局規(guī)劃

8.4.2 布線

8.4.3 寄生參數(shù)提取

8.5 版圖后驗證

8.5.1 設計規(guī)則檢查(DRC)

8.5.2 版圖與原理圖的一致性檢查

8.5.3 版圖后時序分析(后仿真)

8.5.4 ECO技術

8.5.5 噪聲、VDD壓降和電遷移分析

8.5.6 功耗分析

8.6 數(shù)據(jù)交換及檢查

8.6.1 數(shù)據(jù)交換

8.6.2 檢查內(nèi)容及方法

8.7 封裝

8.7.1 封裝的基本功能

8.7.2 常見的封裝類型

8.7.3 系統(tǒng)級封裝技術

參考文獻

習題

第9章 仿真驗證和時序分析

9.1 仿真類型

9.2 綜合后的時序仿真與驗證

9.2.1 動態(tài)時序分析

9.2.2 靜態(tài)時序分析

9.2.3 影響時序的因素

9.3 時序規(guī)范和用于時序驗證的Verilog系統(tǒng)任務

9.3.1 時序規(guī)范

9.3.2 時序檢查驗證

9.4 延遲反標注

9.4.1 Verilog中的sdf

9.4.2 在ASIC設計流程中使用sdf

9.5 ASIC中時序違約的消除

9.5.1 消除時序違約的可選方案

9.5.2 利用緩沖器插入技術減少信號延遲

參考文獻

習題

第10章 低功耗設計

10.1 低功耗設計的意義

10.1.1 功耗問題的嚴重性

10.1.2 低功耗設計的意義

10.2 低功耗設計技術的發(fā)展趨勢

10.2.1 降低動態(tài)功耗技術趨勢

10.2.2 降低靜態(tài)功耗技術趨勢

10.2.3 低功耗體系結構設計的趨勢

10.3 在各設計抽象層次降低功耗

10.3.1 降低動態(tài)功耗技術

10.3.2 降低靜態(tài)功耗技術

10.4 系統(tǒng)級低功耗技術

10.4.1 硬件/軟件劃分

10.4.2 低功耗軟件和處理器

10.5 寄存器傳輸級的低功耗設計

10.5.1 并行處理和流水線

10.5.2 幾種常見的RTL設計描述方法

10.6 未來超低功耗設計的展望

10.6.1 亞閾區(qū)電路

10.6.2 容錯設計

10.6.3 全局異步和局部同步設計

10.6.4 柵感應泄漏抑制方法

參考文獻

習題

第1章 Verilog HDL 9

1.1 Verilog HDL設計模塊的基本結構 9

1.1.1 模塊端口定義 9

1.1.2 模塊內(nèi)容 10

1.2 Verilog HDL的詞法 12

1.2.1 空白符和注釋 12

1.2.2 常數(shù) 12

1.2.3 字符串 13

1.2.4 關鍵詞 13

1.2.5 標識符 14

1.2.6 操作符 14

1.2.7 Verilog HDL數(shù)據(jù)對象 17

1.3 Verilog HDL的語句 20

1.3.1 賦值語句 20

1.3.2 條件語句 21

1.3.3 循環(huán)語句 23

1.3.4 結構聲明語句 24

1.3.5 語句的順序執(zhí)行與并行執(zhí)行 26

1.4 Verilog HDL仿真 26

1.4.1 Verilog HDL仿真支持語句 27

1.4.2 Verilog HDL測試平臺軟件的設計 31

第2章 門電路的設計 35

2.1 用assign語句設計門電路 35

2.1.1 四-2輸入與非門7400的設計 36

2.1.2 六反相器7404的設計 37

2.2 用門級元件例化方式設計門電路 38

2.2.1用元件例化方式設計四-2輸入端與非門7400 38

2.2.2 用門級元件例化方式設計六反相器7404 39

2.3 三態(tài)輸出電路的設計 39

2.3.1 三態(tài)輸出門的設計 39

2.3.2 集成三態(tài)輸出緩沖器的設計 41

第3章 組合邏輯電路的設計 44

3.1 算術運算電路的設計 44

3.1.1 一般運算電路的設計 44

3.1.2 集成運算電路的設計 51

3.2 編碼器的設計 55

3.2.1 普通編碼器的設計 55

3.2.2 集成編碼器的設計 59

3.3 譯碼器的設計 63

3.3.1 4線-10線BCD譯碼器7442的設計 63

3.3.2 4線-16譯碼器74154的設計 64

3.3.3 3線-8線譯碼器74138的設計 66

3.3.4 七段顯示譯碼器7448的設計 67

3.4 數(shù)據(jù)選擇器的設計 69

3.4.1 8選1數(shù)據(jù)選擇器74151的設計 69

3.4.2 雙4選1數(shù)據(jù)選擇器74153的設計 71

3.4.3 16選1數(shù)據(jù)選擇器161mux的設計 72

3.4.4 三態(tài)輸出8選1數(shù)據(jù)選擇器74251的設計 73

3.5 數(shù)值比較器的設計 75

3.5.1 4位數(shù)值比較器7485的設計 75

3.5.2 8位數(shù)值比較器74684的設計 76

3.5.3 帶使能控制的8位數(shù)值比較器74686的設計 77

3.6 奇偶校驗器的設計 78

3.6.1 8位奇偶產(chǎn)生器/校驗器74180的設計 79

3.6.2 9位奇偶產(chǎn)生器74280 80

3.7 碼轉換器的設計 81

3.7.1 BCD編碼之間的碼轉換器的設計 81

3.7.2 數(shù)制之間的碼轉換器的設計 84

3.7.3 明碼與密碼轉換器的設計 88

第4章 觸發(fā)器的設計 91

4.1 RS觸發(fā)器的設計 91

4.1.1 基本RS觸發(fā)器的設計 91

4.1.2 鐘控RS觸發(fā)器的設計 93

4.2 D觸發(fā)器的設計 94

4.2.1 D鎖存器的設計 94

4.2.2 D觸發(fā)器的設計 94

4.2.3 集成D觸發(fā)器的設計 95

4.3 JK觸發(fā)器的設計 96

4.3.1具有置位端的JK觸發(fā)器7471的設計 96

4.3.2 具有異步復位的JK觸發(fā)器7472 98

4.3.3 具有異步置位和共用異步復位與時鐘的雙JK觸發(fā)器7478的設計 99

第5章 時序邏輯電路的設計 101

5.1 數(shù)碼寄存器的設計 101

5.1.1 8D鎖存器74273的設計 101

5.1.2 8D鎖存器(三態(tài)輸出)CT74373的設計 102

5.2 移位寄存器的設計 103

5.2.1 4位移位寄存器74178的設計 104

5.2.2 雙向移位寄存器74194的設計 105

5.3 計數(shù)器的設計 106

4.3.1 十進制同步計數(shù)器(異步復位)74160的設計 106

5.3.2 4位二進制同步計數(shù)器(異步復位)74161的設計 108

5.3.3 4位二進制同步計數(shù)器(同步復位)74163的設計 110

5.3.4 4位二進制同步加/減計數(shù)器74191的設計 111

5.4 專用數(shù)字電路的設計 112

5.4.1 順序脈沖發(fā)生器的設計 112

5.4.2 序列信號發(fā)生器的設計 114

5.4.3 偽隨機信號發(fā)生器的設計 114

5.4.4 序列信號檢測器的設計 116

5.4.5 流水燈控制器的設計 117

5.4.6 搶答器的設計 118

5.4.7 串行數(shù)據(jù)檢測器的設計 120

第6章 存儲器的設計 124

6.1 RAM的設計 124

6.2 ROM的設計 125

第7章 數(shù)字電路系統(tǒng)的設計 128

7.1 數(shù)字電路系統(tǒng)的設計方法 128

7.1.1 數(shù)字電路系統(tǒng)設計的圖形編輯方式 128

7.1.2 用元件例化方式實現(xiàn)系統(tǒng)設計 130

7.2 8位串行加法器的設計 132

7.2.1 基本元件的設計 132

7.2.2 8位串行加法器的頂層設計 135

7.3 24小時計時器的設計 137

7.3.1 2千萬分頻器的設計 137

7.3.2 60進制分頻器的設計 138

7.3.3 24進制分頻器的設計 139

7.3.4 24小時計時器的頂層設計 140

7.4 萬年歷的設計 140

7.4.1 控制器的設計 141

7.4.2 數(shù)據(jù)選擇器mux_4的設計 142

7.4.3 數(shù)據(jù)選擇器mux_16的設計 142

7.4.4年月日計時器的設計 143

7.4.5 萬年歷的頂層設計 145

7.5 倒計時器的設計 146

7.5.1 控制器contr100_s的設計 146

7.5.2 60進制減法計數(shù)器的設計 147

7.5.3 24進制減法計數(shù)器的設計 148

7.5.4 100進制減法計數(shù)器的設計 149

7.5.5 倒計時器的頂層設計 149

7.6 交通燈控制器的設計 150

7.6.1 100進制減法計數(shù)器的設計 151

7.6.2 控制器的設計 151

7.6.3 交通燈控制器的頂層設計 152

7.7 出租車計費器的設計 154

7.7.1 計費器的設計 155

7.7.2 出租車計費器的頂層設計 156

7.8 波形發(fā)生器的設計 156

7.8.1 計數(shù)器cnt256的設計 157

7.8.2 存儲器rom0的設計 158

7.8.3多路選擇器mux_1的設計 161

7.8.4 波形發(fā)生器的頂層設計 161

7.9 數(shù)字電壓表的設計 162

7.9.1 分頻器clkgen的設計 163

7.9.2 控制器contr_2的設計 163

7.9.3 存儲器myrom_dyb的設計 165

7.9.4 數(shù)字電壓表的頂層設計 168

7.10 8位十進制頻率計設計 169

7.10.1 測頻控制信號發(fā)生器testctl的設計 169

7.10.2 十進制加法計數(shù)器cnt10x8的設計 170

7.10.3 8位十進制鎖存器reg4x8的設計 172

7.10.4 頻率計的頂層設計 172

第8章 常用EDA軟件 174

8.1 Quartus II 13.0軟件 174

8.1.1 Quartus II軟件的主界面 174

8.1.2 Quartus II的圖形編輯輸入法 175

8.1.3 Quartus II的文本編輯輸入法 190

8.1.4 嵌入式邏輯分析儀的使用方法 192

8.1.5 嵌入式鎖相環(huán)的設計方法 195

8.1.6 設計優(yōu)化 199

8.1.7 Quartus II的RTL閱讀器 200

8.2 ModelSim 202

8.2.1 ModelSim的圖形用戶交互方式 202

8.2.2 ModelSim的交互命令方式 206

8.2.3 ModelSim的批處理工作方式 208

8.2.4 在Quartus II 13.0中使用ModelSim仿真 209

8.3 基于Matlab/DSP Builder的DSP模塊設計 214

8.3.1 設計原理 214

8.3.2 DSP Builder的層次設計 226

8.4 Nios II嵌入式系統(tǒng)開發(fā)軟件 227

8.4.1 Nios II的硬件開發(fā) 227

8.4.2 Qsys系統(tǒng)的編譯與下載 232

8.4.3 Nios II嵌入式系統(tǒng)的軟件調試 256

8.4.4 Nios II的常用組件與編程 261

8.4.5 基于Nios II的Qsys系統(tǒng)應用 272

主要參考文獻 284

數(shù)字設計:電路與系統(tǒng)相關推薦
  • 相關百科
  • 相關知識
  • 相關專欄