數(shù)字電路根據(jù)邏輯功能的不同特點,可以分成兩大類,一類叫組合邏輯電路(簡稱組合電路),另一類叫做時序邏輯電路(簡稱時序電路)。組合邏輯電路在邏輯功能上的特點是任意時刻的輸出僅僅取決于該時刻的輸入,與電路原來的狀態(tài)無關(guān)。而時序邏輯電路在邏輯功能上的特點是任意時刻的輸出不僅取決于當(dāng)時的輸入信號,而且還取決于電路原來的狀態(tài),或者說,還與以前的輸入有關(guān)。
中文名稱 | 時序邏輯電路 | 外文名稱 | sequential logic circuit |
---|---|---|---|
分????類 | 組合電路、時序電路 |
時序邏輯電路應(yīng)用很廣泛,根據(jù)所要求的邏輯功能不同進(jìn)行劃分,它的種類也比較繁多。在具體的授課環(huán)節(jié)中,主要選取了應(yīng)用較廣、具有典型時序邏輯電路特征的三種邏輯器件進(jìn)行比較詳細(xì)地介紹。
1.計數(shù)器
一般來說,計數(shù)器主要由觸發(fā)器組成,用以統(tǒng)計輸入計數(shù)脈沖CP的個數(shù)。計數(shù)器的輸出通常為現(xiàn)態(tài)的函數(shù)。計數(shù)器累計輸入脈沖的最大數(shù)目稱為計數(shù)器的"模",用M表示。如M=6計數(shù)器,又稱六進(jìn)制計數(shù)器。所以,計數(shù)器的"模"實際上為電路的有效狀態(tài)數(shù)。
同步七進(jìn)制加法計數(shù)器的邏輯圖計數(shù)器的種類很多,特點各異。主要分類如下:按計數(shù)進(jìn)制可分為:二進(jìn)制計數(shù)器、十進(jìn)制計數(shù)器、任意進(jìn)制計數(shù)器。按計數(shù)增減可分為:加法計數(shù)器、減法計數(shù)器、加/減計數(shù)器,又稱可逆計數(shù)器。按計數(shù)器中觸發(fā)器翻轉(zhuǎn)是否同步可分為:異步計數(shù)器和同步計數(shù)器。
2.寄存器
寄存器是存放數(shù)碼、運算結(jié)果或指令的電路,移位寄存器不但可存放數(shù)碼,而且在移位脈沖作用下,寄存器中的數(shù)碼可根據(jù)需要向左或向右移位。寄存器和移位寄存器是數(shù)字系統(tǒng)和計算機中常用的基本邏輯部件,應(yīng)用很廣。一個觸發(fā)器可存儲一位二進(jìn)制代碼, n個觸發(fā)器可存儲n位二進(jìn)制代碼。因此,觸發(fā)器是寄存器和移位寄存器的重要組成部分。對寄存器中的觸發(fā)器只要求它們具有置0或者置1功能即可,無論是用同步結(jié)構(gòu)的觸發(fā)器,還是用主從結(jié)構(gòu)或者邊沿觸發(fā)的觸發(fā)器,都可以組成寄存器。
3.順序脈沖發(fā)生器
順序脈沖是指在每個循環(huán)周期內(nèi),在時間上按一定先后順序排列的脈沖信號。產(chǎn)生順序脈沖信號的電路稱為順序脈沖發(fā)生器。在數(shù)字系統(tǒng)中,常用以控制某些設(shè)備按照事先規(guī)定的順序進(jìn)行運算或操作。
時序邏輯電路檢修方法
在檢修時序邏輯電路之前應(yīng)盡可能熟悉系統(tǒng)的結(jié)構(gòu)原理和電路,然后是分析故障的表征特性,盡可能地縮小故障產(chǎn)生的范圍。較高檔的醫(yī)療設(shè)備一般帶有自診斷程序,可充分利用它查找故障,將故障定位到較小范圍。
時序邏輯電路較常采用±5V、±15V、±12V電源。當(dāng)電源對地短路或電源穩(wěn)定性差都可能導(dǎo)致系統(tǒng)故障,表現(xiàn)為系統(tǒng)無反應(yīng)、系統(tǒng)程序紊亂等。一般來說,電源對地短路是因為電容(去耦電容)短路產(chǎn)生的,找到故障電容最好的辦法是采用電流跟蹤儀跟蹤短路電流,沒有電流跟蹤儀的就只好將電路分單元查找替換。
時鐘電路一般由石英晶體電路組成(也有采用RC振蕩電路的)。根據(jù)經(jīng)驗,石英晶體較易損壞??捎檬静ㄆ鳒y試時鐘信號的頻率、振幅、相位,或簡單地用邏輯探針檢測時鐘脈沖的有無。對各個單元電路的時鐘均應(yīng)檢測,以防斷線、松脫、干擾等引起時鐘脈沖的不正確。
用邏輯探針檢查總線上是否有脈沖活動。若總線上沒有脈沖活動,可繼續(xù)檢查總線驅(qū)動器輸入端有無脈沖信號、驅(qū)動器是否在允許狀態(tài)、驅(qū)動器是否響應(yīng)激勵等,來確定故障是否是由于總線驅(qū)動器引起的,然后輪流檢查每一個總線接收者。另外,可以關(guān)掉電源,用多用表檢查總線各線的對地電阻,如果所有線的阻值一樣,那么總線估計正常;如果一條或多條線的阻值與其余的不同,那么該線值得懷疑;如果有兩根線的阻值相同,而又高于或低于其它的線,那么這兩條線可能相互短路了。
用邏輯探針、示波器或邏輯分析儀觀察復(fù)位、使能、選通、讀寫、中斷、讀內(nèi)存等控制信號,可以較好地判斷集成電路(IC)是否正常工作。當(dāng)復(fù)位信號有效時,IC輸出應(yīng)被清零或置位,程序應(yīng)回到初始狀態(tài)運行;當(dāng)使能信號有效而時鐘脈沖正常時,IC數(shù)據(jù)線上應(yīng)有脈沖活動;當(dāng)邏輯探針連到讀內(nèi)存線上,而指示燈沒有閃爍顯示(即讀內(nèi)存線上沒有脈沖活動),說明微處理器可能在程序的某處卡住了,因為每一條指令讀地址處存儲器時,讀內(nèi)存線上通常是應(yīng)有脈沖信號的;對于中斷信號,可用邏輯探針來觀察是否發(fā)生中斷線路粘附,也可通過外加直流電壓或低電平來控制(允許或禁止)被測試的中斷。
接口卡、印刷板與插座插接時可能松脫或偏離中心導(dǎo)致接觸不良而引發(fā)故障,實際上很多故障的確是由此產(chǎn)生的,對此可用無水酒精擦拭清潔接口后再重新插接固定。另外數(shù)字系統(tǒng)還常常通過外部通信線路(RS232、MODEM、IEEE-488等)與其它系統(tǒng)連接,而連接線通常很長,還可能暴露于電子干擾源下,例如繼電器、電機、變壓器、大型X線機、陰雨天閃電等,連接口接觸不良和電子干擾源的電磁干擾(EMI)均可能會產(chǎn)生錯誤的數(shù)據(jù)傳送,甚至損壞相關(guān)的元件。對電磁干擾最好找出干擾源后排除它,其次可改善工作環(huán)境(如濕度和溫度等),加強屏蔽,或改用屏蔽性能好的連接線。
時序邏輯電路的檢修有許多方法技巧,必須通過長期實際工作摸索總結(jié)經(jīng)驗,才能更好地診斷、發(fā)現(xiàn)、排除故障,提高時序邏輯電路的維修技術(shù)水平。
時序邏輯電路簡介
時序邏輯電路是數(shù)字邏輯電路的重要組成部分,時序邏輯電路又稱時序電路,主要由存儲電路和組合邏輯電路兩部分組成。它和我們熟悉的其他電路不同,其在任何一個時刻的輸出狀態(tài)由當(dāng)時的輸入信號和電路原來的狀態(tài)共同決定,而它的狀態(tài)主要是由存儲電路來記憶和表示的。同時時序邏輯電路在結(jié)構(gòu)以及功能上的特殊性,相較其他種類的數(shù)字邏輯電路而言,往往具有難度大、電路復(fù)雜并且應(yīng)用范圍廣的特點。
在數(shù)字電路通常分為組合邏輯電路和時序邏輯電路兩大類,組合邏輯電路的有關(guān)內(nèi)容在前面的章節(jié)里已經(jīng)作了介紹,組合邏輯電路的特點是輸入的變化直接反映了輸出的變化,其輸出的狀態(tài)僅取決于輸入的當(dāng)前的狀態(tài),與輸入、輸出的原始狀態(tài)無關(guān),而時序電路是一種輸出不僅與當(dāng)前的輸入有關(guān),而且與其輸出狀態(tài)的原始狀態(tài)有關(guān),其相當(dāng)于在組合邏輯的輸入端加上了一個反饋輸入,在其電路中有一個存儲電路,其可以將輸出的狀態(tài)保持住,我們可以用下圖的框圖來描述時序電路的構(gòu)成。
從上面的圖上可以看出,其輸出是輸入及輸出前一個時刻的狀態(tài)的函數(shù),這時就無法用組合邏輯電路的函數(shù)表達(dá)式的方法來表示其輸出函數(shù)表達(dá)式了,在這里引入了現(xiàn)態(tài)(Present state)和次態(tài)(Next State)的概念,當(dāng)現(xiàn)態(tài)表示現(xiàn)在的狀態(tài)(通常用Qn來表示),而次態(tài)表示輸入發(fā)生變化后其輸出的狀態(tài) (通常用Qn 1表示),那么輸入變化后的輸出狀態(tài)表示為
Qn 1=f(X,Qn)
其中:X為輸入變量。
下面通過兩個波形圖來幫助建立時序電路中存儲器的概念:
從上圖a圖中可以看出,其圖中有四段輸入RS都為0的情況,但其輸出Q的狀態(tài)不同,這取決于輸出的原始狀態(tài);而b圖中的輸入與圖a相同,但多了一個CP,這時輸出Q不僅取決于輸入RS、輸出Q的原始狀態(tài),而且取決CP的狀態(tài),僅當(dāng)CP為高電平時,輸入的狀態(tài)才能影響輸出的狀態(tài)。通常將上面的兩種類型分為兩種形式的存儲器電路:鎖存器(Latch)和觸發(fā)器(Flip-flop),其兩者的區(qū)別在于其輸出狀態(tài)的變化是否取決于CP(時鐘脈沖Clock Pulse)。將圖a所有的電路稱為鎖存器,而b圖所示的電路稱為觸發(fā)器電路。
時序邏輯電路的特點:任意時刻的輸出不僅取決于該時刻的輸入,而且還和電路原來的狀態(tài)有關(guān),所以時序電路具有記憶功能。
數(shù)字電子考試時時序邏輯電路計數(shù)器的部分怎么連接?
http://zhidao.baidu.com/link?url=kJQwNbWI-ytThEvkEqii5rCOcpOC9zZozgkt2XoeGfqTfkj8lJ3iUyuTyywSR5FP9VG...
這個是不能減小的,即使你電阻加的再大,因為二極管的特性是只要兩端壓差高于0.7就導(dǎo)通, 你可以把電阻跟5V當(dāng)一個整體看,至于你第二個問題這很明顯啊, 因為A才0.3V A肯定先通啊,A通了 后F點電壓...
如果題目不限制使用的邏輯門類型,就很容易。Y=AB+AC+BC三個二輸入端與門,輸出接入一個三輸入端或門。http://zhidao.baidu.com/question/489247413.html...
時序邏輯電路其任一時刻的輸出不僅取決于該時刻的輸入,而且還與過去各時刻的輸入有關(guān)。常見的時序邏輯電路有觸發(fā)器、計數(shù)器、寄存器等。由于時序邏輯電路具有存儲或記憶的功能,檢修起來就比較復(fù)雜。
帶有時序邏輯電路的數(shù)字電路主要故障分析:
1. 時鐘:時鐘是整個系統(tǒng)的同步信號,當(dāng)時鐘出現(xiàn)故障時會帶來整體的功能故障。時鐘脈沖丟失會導(dǎo)致系統(tǒng)數(shù)據(jù)總線、地址總線或控制總線沒有動作。時鐘脈沖的速率、振幅、寬度、形狀及相位發(fā)生變化均可能引發(fā)故障。
2. 復(fù)位:含有微處理器(MPU)的設(shè)備,即使是最小系統(tǒng),一般都具有復(fù)位功能。復(fù)位脈沖在系統(tǒng)上電時加載到MPU上,或在特定情況下使程序回到最初狀態(tài)(例如,看門狗Watchdog程序)。當(dāng)復(fù)位脈沖不能發(fā)生、信號過窄、信號幅度不對、轉(zhuǎn)換中有干擾或轉(zhuǎn)換太慢時,程序就可能在錯誤的地址啟動,導(dǎo)致程序混亂。
3. 總線:總線傳遞指令系列和控制事件,一般有地址總線、數(shù)據(jù)總線和控制總線。當(dāng)總線即使只有一位發(fā)生錯誤時,也會嚴(yán)重影響系統(tǒng)功能,出現(xiàn)錯誤尋址、錯誤數(shù)據(jù)或錯誤操作等。總線錯誤可能發(fā)生在總線驅(qū)動器中,也可能發(fā)生在接收數(shù)據(jù)位的其它元件中。
4. 中斷:帶微處理器(MPU)的系統(tǒng)一般都能夠響應(yīng)中斷信號或設(shè)備請求,產(chǎn)生控制邏輯,以暫時中斷程序執(zhí)行,轉(zhuǎn)到特殊程序,為中斷設(shè)備服務(wù),然后自動回到主程序。中斷錯誤主要是中斷線路粘附(此時系統(tǒng)操作非常緩慢)或受到干擾(系統(tǒng)錯誤響應(yīng)中斷請求)。
5. 信號衰減和畸變:長的并行總線和控制線可能會發(fā)生交互串?dāng)_和傳輸線故障,表現(xiàn)為相鄰的信號線出現(xiàn)尖峰脈沖(交互串?dāng)_),或驅(qū)動線上形成減幅振蕩(相當(dāng)于邏輯電平的多次轉(zhuǎn)換),從而可能加入錯誤數(shù)據(jù)或控制信號。發(fā)生信號衰減的可能原因比較多,常見的有高濕度環(huán)境、長的傳輸線、高速率轉(zhuǎn)換等。而大的電子干擾源會產(chǎn)生電磁干擾(EMI),導(dǎo)致信號畸變,引起電路的功能紊亂。
格式:pdf
大小:185KB
頁數(shù): 3頁
評分: 4.7
在異步時序邏輯電路的設(shè)計過程中,以波形分析為基礎(chǔ),通過電路的狀態(tài)轉(zhuǎn)換圖得到電路的時序圖,通過時序圖的分析確定觸發(fā)器的時鐘方程,在時鐘方程的作用下得到狀態(tài)轉(zhuǎn)換,填寫次態(tài)卡諾圖,通過次態(tài)卡諾圖的化簡得到輸出方程和狀態(tài)方程的設(shè)計方法。該方法簡單實用,學(xué)生易于理解和接受。
格式:pdf
大?。?span id="wesi7do" class="single-tag-height">185KB
頁數(shù): 107頁
評分: 4.3
數(shù)字電路第5章時序邏輯電路
14.1重點內(nèi)容提要
14.2重點知識結(jié)構(gòu)圖
14.3考點及常見題型精解
14.4練習(xí)與思考題解答
14.5課后習(xí)題全解
14.6學(xué)習(xí)效果測試及答案
可將數(shù)字邏輯電路分成組合邏輯電路和時序邏輯電路兩大類。在組合邏輯電路中,任意時刻的輸出僅取決于當(dāng)時的輸入,而與電路以前的工作狀態(tài)無關(guān)。最常用的組合邏輯電路有編碼器、譯碼器、數(shù)據(jù)選擇器、多路分配器、數(shù)值比較器、全加器、奇偶校驗器等。在時序邏輯電路中,任意時刻的輸出不僅取決于該時刻的輸入,還與電路原來的狀態(tài)有關(guān)。因此,時序邏輯電路必須有記憶功能,必含有存儲單元電路。最常用的時序邏輯電路有寄存器、移位寄存器、計數(shù)器等。
具體的組合邏輯電路和時序邏輯電路不勝枚舉。由于它們的應(yīng)用十分廣泛,所以都有標(biāo)準(zhǔn)化、系列化的集成電路產(chǎn)品,通常把這些產(chǎn)品叫做通用集成電路。與此相對應(yīng)地把那些為專門用途而設(shè)計制作的集成電路叫做專用集成電路(ASIC)。
第一部分 模擬電路
第1章 緒論
第2章 半導(dǎo)體器件基礎(chǔ)
第3章 放大電路基礎(chǔ)
第4章 放大電路中的反饋
第5章 集成運算放大器
第6章 正弦波振蕩電路
第7章直流穩(wěn)壓電源
第二部分 數(shù)字電路
第8章 數(shù)字邏輯基礎(chǔ)
第9章 組合邏輯電路
第10章 時序邏輯電路引論
第11章 時序邏輯電路的分析與設(shè)計
第12章 脈沖信號的產(chǎn)生與整形
參考文獻(xiàn)