第一篇 EWB在電路分析中的應(yīng)用
第1章 EWB在電路分析中的應(yīng)用
1.1 EWB工作軟件介紹
1.2 EWB的基本界面
1.3 EWB的主要操作
1.4 EWB中虛擬儀器介紹
1.5 電路設(shè)計(jì)及分析流程
1.6 電路分析參考實(shí)驗(yàn)
第二篇 Pspice在電子線路中的應(yīng)用
第2章 Pspice編程入門(mén)
2.1 Pspice的組成及分析步驟
2.2 電路描述
2.3 分析指令
第3章 線性電子線路的分析與設(shè)計(jì)
3.1 半導(dǎo)體二極管及電路
3.2 雙極型晶體管及電路
3.3 場(chǎng)效應(yīng)晶體管及電路
3.4 晶體管模擬集成電路中的基本單元電路
3.5 MOS模擬集成電路中的基本單元電路
3.6 反饋放大電路
3.7 集成運(yùn)算放大器及基本應(yīng)用電路
第4章 非線性電子線路的分析與設(shè)計(jì)
4.1 正弦波振蕩電路
4.2 功率放大電路
4.3 直流穩(wěn)壓電源
4.4 諧振動(dòng)率放大器
4.5 調(diào)制與解調(diào)電路
第5章 綜合設(shè)計(jì)舉例與實(shí)驗(yàn)
5.1 綜合設(shè)計(jì)舉例
5.2 實(shí)驗(yàn)
第三篇 CPLD/FPGA的設(shè)計(jì)與應(yīng)用
第6章 MAX PLUS II使用指南
6.1 MAX PLUS II的安裝
6.2 基于MAX PLUS II的設(shè)計(jì)
第7章 Verilog HDL基礎(chǔ)知識(shí)
7.1 硬件描述語(yǔ)言概述
7.2 程序基本結(jié)構(gòu)
7.3 Verilog HDL語(yǔ)言要素
7.4 語(yǔ)句
7.5 系統(tǒng)任務(wù)和系統(tǒng)函數(shù)
第8章 CPLD/FPGA在數(shù)字系統(tǒng)設(shè)計(jì)中的應(yīng)用
8.1 常用組合邏輯電路模塊的設(shè)計(jì)
8.2 常用時(shí)序電路模塊的設(shè)計(jì)
8.3 4人電子優(yōu)先搶答器設(shè)計(jì)
8.4 智能交通燈控制器設(shè)計(jì)
8.5 4×4矩陣鍵盤(pán)控制器設(shè)計(jì)
8.6 全自動(dòng)電梯控制器設(shè)計(jì)
8.7 動(dòng)態(tài)目標(biāo)發(fā)生器設(shè)計(jì)
第四篇 MATLAB在信號(hào)系統(tǒng)分析中的應(yīng)用
第9章 MATLAB基礎(chǔ)知識(shí)
參考文獻(xiàn)2100433B
本書(shū)分為四篇共9章,通過(guò)大量的電路實(shí)例,詳細(xì)地介紹了EDA軟件的使用方法和應(yīng)用技巧,并給出了綜合應(yīng)用實(shí)例和相應(yīng)的實(shí)驗(yàn)。
本書(shū)可作為高等院校電類(lèi)各專(zhuān)業(yè)和非電類(lèi)部分專(zhuān)業(yè)的EDA課程的教材及實(shí)驗(yàn)指導(dǎo)書(shū),也可作為相關(guān)專(zhuān)業(yè)技術(shù)人員的參考書(shū)。
第2版前言第1版前言第1章 土方工程1.1 土的分類(lèi)與工程性質(zhì)1.2 場(chǎng)地平整、土方量計(jì)算與土方調(diào)配1.3 基坑土方開(kāi)挖準(zhǔn)備與降排水1.4 基坑邊坡與坑壁支護(hù)1.5 土方工程的機(jī)械化施工復(fù)習(xí)思考題第2...
前言第一章 緒論第一節(jié) 互換性概述第二節(jié) 加工誤差和公差第三節(jié) 極限與配合標(biāo)準(zhǔn)第四節(jié) 技術(shù)測(cè)量概念第五節(jié) 本課程的性質(zhì)、任務(wù)與基本要求思考題與習(xí)題第二章 光滑孔、軸尺寸的公差與配合第一節(jié) 公差與配合的...
第一篇 個(gè)人禮儀1 講究禮貌 語(yǔ)言文明2 規(guī)范姿勢(shì) 舉止優(yōu)雅3 服飾得體 注重形象第二篇 家庭禮儀1 家庭和睦 尊重長(zhǎng)輩2 情同手足 有愛(ài)同輩第三篇 校園禮儀1 尊重師長(zhǎng) 虛心學(xué)習(xí)2 團(tuán)結(jié)同學(xué) 共同進(jìn)...
格式:pdf
大小:546KB
頁(yè)數(shù): 40頁(yè)
評(píng)分: 4.3
柜號(hào) 序號(hào) G1 1 G1 2 G1 3 G2 4 G2 5 G2 6 G2 7 G2 8 G2 9 G1 10 G2 11 G2 12 G2 13 G2 14 G1 15 G1 16 G1 17 G2 18 G2 19 G2 20 G1 21 G3 22 G3 23 G3 24 G3 25 G3 26 G3 27 G1 28 G1 29 G3 30 G3 31 G2 32 G2 33 G2 34 G2 35 G2 36 G2 37 G2 38 下右 39 下右 40 下右 41 下右 42 下右 43 下右 44 下右 45 下右 46 下右 47 下右 48 下右 49 下右 50 下右 51 下右 52 下右 53 下左 54 下左 55 下左 56 下左 57 下左 58 下左 59 下左 60 下左 61 下左 62 下左 63 下左 64 下左 65 下左 66 下左 67 下
格式:pdf
大?。?span id="yzym7dp" class="single-tag-height">546KB
頁(yè)數(shù): 5頁(yè)
評(píng)分: 4.7
1 工程常用圖書(shū)目錄(電氣、給排水、暖通、結(jié)構(gòu)、建筑) 序號(hào) 圖書(shū)編號(hào) 圖書(shū)名稱(chēng) 價(jià)格(元) 備注 JTJ-工程 -24 2009JSCS-5 全國(guó)民用建筑工程設(shè)計(jì)技術(shù)措施-電氣 128 JTJ-工程 -25 2009JSCS-3 全國(guó)民用建筑工程設(shè)計(jì)技術(shù)措施-給水排水 136 JTJ-工程 -26 2009JSCS-4 全國(guó)民用建筑工程設(shè)計(jì)技術(shù)措施-暖通空調(diào) ?動(dòng)力 98 JTJ-工程 -27 2009JSCS-2 全國(guó)民用建筑工程設(shè)計(jì)技術(shù)措施-結(jié)構(gòu)(結(jié)構(gòu)體系) 48 JTJ-工程 -28 2007JSCS-KR 全國(guó)民用建筑工程設(shè)計(jì)技術(shù)措施 節(jié)能專(zhuān)篇-暖通空調(diào) ?動(dòng)力 54 JTJ-工程 -29 11G101-1 混凝土結(jié)構(gòu)施工圖平面整體表示方法制圖規(guī)則和構(gòu)造詳圖(現(xiàn)澆混凝土框架、剪力墻、框架 -剪力墻、框 支剪力墻結(jié)構(gòu)、現(xiàn)澆混凝土樓面與屋面板) 69 代替 00G101
《高等職業(yè)教育教學(xué)改革系列規(guī)劃教材·電子信息類(lèi):EDA技術(shù)與實(shí)踐教程(附光盤(pán)1張)》提供了參考授課計(jì)劃及自學(xué)建議;第1章概述了EDA技術(shù)的主要內(nèi)容;第2章簡(jiǎn)要介紹了FPGA/CPLD的結(jié)構(gòu)與工作原理及其配置與編程方法;第3章介紹了Quartus Ⅱ設(shè)計(jì)流程及6個(gè)設(shè)計(jì)實(shí)例;第4章介紹了硬件描述語(yǔ)言VHDL語(yǔ)法概要;第5章用VHDL給出了常用單元電路的設(shè)計(jì);第6章由淺入深精選了6個(gè)基礎(chǔ)訓(xùn)練項(xiàng)目;第7章精選了6個(gè)綜合訓(xùn)練項(xiàng)目。本教材提供的所有VHDL代碼均在Altera推廣型開(kāi)發(fā)工具Quartus Ⅱ 9.0+SP1上綜合通過(guò),部分例題給出了仿真結(jié)果,另附Quartus Ⅱ開(kāi)發(fā)工具及相關(guān)資料DVD光盤(pán)一張。
《高等職業(yè)教育教學(xué)改革系列規(guī)劃教材·電子信息類(lèi):EDA技術(shù)與實(shí)踐教程(附光盤(pán)1張)》可作為各高職院校電子類(lèi)、通信類(lèi)及計(jì)算機(jī)類(lèi)等相關(guān)專(zhuān)業(yè)二年級(jí)及以上學(xué)生的教材,也可作為電子技術(shù)工程技術(shù)人員的參考用書(shū)。
第一篇 EDA技術(shù)基礎(chǔ)
第1章 概述
1.1 EDA技術(shù)的含義
1.2 EDA技術(shù)的主要內(nèi)容
1.3 EDA技術(shù)的特點(diǎn)及發(fā)展趨勢(shì)
第2章 可編程邏輯器件
2.1 概述
2.2 大規(guī)??删幊踢壿嬈骷?/p>
2.3 Altera新型系列器件簡(jiǎn)介
2.4 FPGA/CPLD器件的配置與編程
第3章 QuartusⅡ設(shè)計(jì)基礎(chǔ)
3.1 概述
3.2 QuartusⅡ的安裝與授權(quán)
3.3 QuartusⅡ設(shè)計(jì)流程
3.4 QuartusⅡ設(shè)計(jì)實(shí)例
第4章 硬件描述語(yǔ)言VHDL語(yǔ)法概要
4.1 概述
4.2 VHDL程序基本結(jié)構(gòu)
4.3 VHDL語(yǔ)言要素
4.4 VHDL的基本描述語(yǔ)句
4.5 子程序、程序包和配置
第5章 常用模塊電路的VHDL設(shè)計(jì)
5.1 常用組合邏輯電路的設(shè)計(jì)
5.2 時(shí)序邏輯電路的設(shè)計(jì)
5.3 狀態(tài)機(jī)的設(shè)計(jì)
5.4 存儲(chǔ)器的設(shè)計(jì)
第二篇 實(shí)戰(zhàn)訓(xùn)練
第6章 基礎(chǔ)訓(xùn)練
6.1 一位全加器原理圖輸入設(shè)計(jì)
6.2 譯碼顯示電路的設(shè)計(jì)
6.3 含異步清零和同步時(shí)鐘使能的4位加法計(jì)數(shù)器的設(shè)計(jì)
6.4 數(shù)控分頻器的設(shè)計(jì)
6.5 用狀態(tài)機(jī)實(shí)現(xiàn)序列檢測(cè)器的設(shè)計(jì)
6.6 簡(jiǎn)易正弦信號(hào)發(fā)送器的設(shè)計(jì)
第7章 綜合訓(xùn)練
7.1 鍵盤(pán)輸入電路的設(shè)計(jì)
7.2 動(dòng)態(tài)輸出4位十進(jìn)制頻率計(jì)的設(shè)計(jì)
7.3 數(shù)字鐘的設(shè)計(jì)
7.4 DDS信號(hào)源的設(shè)計(jì)
7.5 基于Dsp Builder使用IP Core的FIR濾波器的設(shè)計(jì)
7.6 基于NiosⅡ的SD卡音樂(lè)播放器的實(shí)現(xiàn)
·收起全部<<
rCADPSpice15.7與電路仿真、Multisim仿真應(yīng)用、可編程邏輯器件及其編程軟件、電路仿真實(shí)驗(yàn)、電工學(xué)仿真實(shí)驗(yàn)、電子技術(shù)的Multisim仿真實(shí)驗(yàn)、基于可編程邏輯器件的數(shù)字電子技術(shù)實(shí)驗(yàn)。