《數(shù)字電路與邏輯設(shè)計》是2015年清華大學出版社出版的圖書,作者是鄔春明、雷宇凌、李蕾。
書名 | 數(shù)字電路與邏輯設(shè)計 | 作者 | 鄔春明、雷宇凌、李蕾 |
---|---|---|---|
ISBN | 9787302396109 | 定價 | 35元 |
本書是教育部高等學校電子信息類專業(yè)教學指導委員會規(guī)劃教材,參照教育部學科專業(yè)調(diào)整方案、相關(guān)專業(yè)本科指導性專業(yè)規(guī)范及電子信息類專業(yè)教學質(zhì)量國家標準,按照數(shù)字電路與邏輯設(shè)計的教學基本要求編寫而成。書中系統(tǒng)介紹了數(shù)字電路與邏輯設(shè)計的基本理論和方法,包括緒論、數(shù)字邏輯基礎(chǔ)、集成邏輯門電路、組合邏輯電路、觸發(fā)器、時序邏輯電路、半導體存儲器與可編程邏輯器件、脈沖波形的產(chǎn)生和整形電路、數(shù)/模與模/數(shù)轉(zhuǎn)換電路。每章最后均給出對本章主要內(nèi)容的Multisim仿真分析實例,以便讀者鞏固和理解相關(guān)知識。每章均安排有小結(jié)和習題,并在書后提供了部分習題的參考答案。
緒論
第1章數(shù)字邏輯基礎(chǔ)
1.1概述
1.2常用的數(shù)制和編碼
1.2.1常用的數(shù)制
1.2.2數(shù)制之間的轉(zhuǎn)換
1.2.3二進制數(shù)的原碼、反碼及補碼表示
1.2.4常用的編碼
1.3邏輯代數(shù)及其運算規(guī)則
1.3.1邏輯變量與基本邏輯運算
1.3.2復合邏輯運算
1.3.3邏輯代數(shù)的基本公式
1.3.4邏輯代數(shù)的基本定理
1.3.5邏輯代數(shù)的常用公式
1.4邏輯函數(shù)及其表示方法
1.4.1邏輯函數(shù)的定義
1.4.2邏輯函數(shù)的表示方法
1.4.3邏輯函數(shù)的標準形式
1.4.4邏輯函數(shù)表示方法間的轉(zhuǎn)換
1.5邏輯函數(shù)的化簡
1.5.1邏輯函數(shù)的代數(shù)化簡法
1.5.2邏輯函數(shù)的卡諾圖化簡法
1.5.3含有無關(guān)項的邏輯函數(shù)及其化簡
*1.6利用Multisim對邏輯函數(shù)進行化簡與轉(zhuǎn)換
本章小結(jié)
習題
第2章集成邏輯門電路
2.1概述
2.2門電路中開關(guān)器件的開關(guān)特性
2.2.1半導體二極管的開關(guān)特性
2.2.2半導體三極管的開關(guān)特性
2.2.3MOS管的開關(guān)特性
2.3分立元件門電路
2.3.1二極管"與"門
2.3.2二極管"或"門
2.3.3三極管"非"門
2.3.4MOS管"非"門
2.4TTL集成門電路
2.4.1TTL反相器
2.4.2TTL"與非"門
2.4.3TTL集電極開路門和三態(tài)門
2.5CMOS集成門電路
2.5.1CMOS反相器
2.5.2CMOS"與非"門和"或非"門
2.5.3CMOS漏極開路門、傳輸門和三態(tài)門
2.6集成邏輯門電路的主要性能參數(shù)
2.7正、負邏輯的概念
*2.8利用Multisim測試TTL反相器的電壓傳輸特性
本章小結(jié)
習題
第3章組合邏輯電路
3.1概述
3.1.1組合邏輯電路的特點
3.1.2組合邏輯電路的功能描述方法
3.2組合邏輯電路的分析
3.2.1組合邏輯電路的分析方法
3.2.2組合邏輯電路分析舉例
3.3組合邏輯電路的設(shè)計
3.3.1組合邏輯電路的設(shè)計方法
3.3.2組合邏輯電路設(shè)計舉例
3.3.3含有無關(guān)項的組合邏輯電路設(shè)計
*3.4組合邏輯電路的競爭冒險
3.4.1競爭冒險現(xiàn)象
3.4.2競爭冒險的判斷
3.4.3競爭冒險的消除
3.5常用組合邏輯電路及其應(yīng)用
3.5.1編碼器
3.5.2譯碼器
3.5.3加法器
3.5.4數(shù)據(jù)選擇器
3.5.5數(shù)據(jù)分配器
3.5.6數(shù)值比較器
*3.6利用Multisim分析組合邏輯電路
3.6.1小規(guī)模門電路構(gòu)成的組合邏輯電路的仿真分析
3.6.2中規(guī)模組合邏輯電路的仿真分析
本章小結(jié)
習題
第4章觸發(fā)器
4.1概述
4.2基本觸發(fā)器
4.2.1基本觸發(fā)器電路組成和工作原理
4.2.2基本觸發(fā)器的功能描述
4.3同步觸發(fā)器
4.3.1同步RS觸發(fā)器
4.3.2同步D觸發(fā)器
4.3.3同步JK觸發(fā)器
4.3.4同步T觸發(fā)器
4.4主從觸發(fā)器
4.4.1主從RS觸發(fā)器
4.4.2主從JK觸發(fā)器
4.5邊沿觸發(fā)器
4.5.1維持阻塞式D觸發(fā)器
4.5.2邊沿JK觸發(fā)器
4.6不同類型觸發(fā)器之間的轉(zhuǎn)換
4.6.1JK觸發(fā)器轉(zhuǎn)換成RS、D觸發(fā)器
4.6.2D觸發(fā)器轉(zhuǎn)換成RS、JK觸發(fā)器
4.7觸發(fā)器的電氣特性
*4.8利用Multisim分析觸發(fā)器
4.8.1同步RS觸發(fā)器的仿真分析
4.8.2邊沿JK觸發(fā)器的仿真分析
本章小結(jié)
習題
第5章時序邏輯電路
5.1概述
5.1.1時序邏輯電路的基本概念
5.1.2時序邏輯電路的功能描述方法
5.2同步時序電路的分析
5.2.1同步時序電路的分析方法
5.2.2同步時序電路分析舉例
5.3同步時序電路的設(shè)計
5.3.1同步時序電路的設(shè)計方法
5.3.2同步時序電路設(shè)計舉例
*5.4異步時序電路
5.4.1異步時序電路的分析
5.4.2異步時序電路的設(shè)計
5.5常用時序邏輯電路
5.5.1寄存器
5.5.2計數(shù)器
*5.6利用Multisim分析時序邏輯電路
5.6.1兩位同步二進制計數(shù)器的仿真分析
5.6.2用74LS161N構(gòu)成六十進制計數(shù)器
本章小結(jié)
習題
第6章半導體存儲器與可編程邏輯器件
6.1存儲器概述
6.1.1半導體存儲器的分類
6.1.2存儲器的性能指標
6.2只讀存儲器
6.2.1ROM的電路結(jié)構(gòu)和工作原理
6.2.2掩膜只讀存儲器
6.2.3可編程只讀存儲器
6.2.4ROM的應(yīng)用
6.3隨機存取存儲器
6.3.1RAM的電路結(jié)構(gòu)
6.3.2RAM的存儲單元
6.3.3RAM的擴展
6.4可編程邏輯器件
6.4.1可編程邏輯陣列
6.4.2可編程陣列邏輯
6.4.3通用陣列邏輯
6.4.4CPLD、FPGA和在系統(tǒng)編程技術(shù)簡介
6.5利用Multisim分析半導體存儲器
本章小結(jié)
習題
第7章脈沖波形的產(chǎn)生和整形電路
7.1概述
7.1.1矩形脈沖的基本特性
7.1.2脈沖電路
7.2555定時器
7.2.1555定時器的電路結(jié)構(gòu)
7.2.2555定時器的工作原理
7.3施密特觸發(fā)器
7.3.1門電路構(gòu)成的施密特觸發(fā)器
7.3.2555定時器構(gòu)成的施密特觸發(fā)器
7.3.3施密特觸發(fā)器的應(yīng)用
7.4單穩(wěn)態(tài)觸發(fā)器
7.4.1門電路構(gòu)成的單穩(wěn)態(tài)觸發(fā)器
7.4.2555定時器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器
7.4.3單穩(wěn)態(tài)觸發(fā)器的應(yīng)用
7.5多諧振蕩器
7.5.1門電路構(gòu)成的多諧振蕩器
7.5.2施密特觸發(fā)器構(gòu)成的多諧振蕩器
7.5.3石英晶體多諧振蕩器
7.5.4555定時器構(gòu)成的多諧振蕩器
*7.6用Multisim分析555定時器的應(yīng)用電路
7.6.1555定時器構(gòu)成的施密特觸發(fā)器的仿真分析
7.6.2555定時器構(gòu)成的多諧振蕩器的仿真分析
本章小結(jié)
習題
第8章數(shù)/模與模/數(shù)轉(zhuǎn)換電路
8.1概述
8.2D/A轉(zhuǎn)換器
8.2.1權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器
8.2.2倒T形電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器
8.2.3D/A轉(zhuǎn)換器的主要技術(shù)指標
8.3A/D轉(zhuǎn)換器
8.3.1A/D轉(zhuǎn)換的一般過程
8.3.2并聯(lián)比較型A/D轉(zhuǎn)換器
8.3.3逐次逼近型A/D轉(zhuǎn)換器
8.3.4雙積分型A/D轉(zhuǎn)換器
8.3.5A/D轉(zhuǎn)換器的主要技術(shù)指標
*8.4利用Multisim分析D/A和A/D轉(zhuǎn)換電路
8.4.1D/A轉(zhuǎn)換器的仿真分析
8.4.2A/D轉(zhuǎn)換器的仿真分析
本章小結(jié)
習題
部分習題參考答案
參考文獻
作者:鄔春明、雷宇凌、李蕾
定價:35元
印次:1-1
ISBN:9787302396109
出版日期:2015.08.01
印刷日期:2015.08.05
數(shù)字電路與邏輯設(shè)計是計算機專業(yè)和電子信息類專業(yè)的一門硬件基礎(chǔ)課。數(shù)字電路與邏輯設(shè)計:主要內(nèi)容包括數(shù)字邏輯電路基礎(chǔ)知識、邏輯門、邏輯代數(shù)與邏輯函數(shù)、組合邏輯電路、觸發(fā)器、時序邏輯電路、半導體存儲器和可編...
數(shù)字電路與邏輯設(shè)計:用74138實現(xiàn)一位全加器?。?/a>
A B Ci C0 S A B Ci C0 S0 0 0 0 0 1 0...
數(shù)字電路與邏輯設(shè)計應(yīng)該怎么學?求好的學習方法。。。。
數(shù)字邏輯是計算機科學與技術(shù)專業(yè)的一門基礎(chǔ)專業(yè)必修課。學習此課的目的是掌握對數(shù)字邏輯電路的分析和設(shè)計方法。其中包括用門和觸發(fā)器的邏輯分析及設(shè)計方法,中大規(guī)模集成電路的原理、使用方法和可編程邏輯器件的邏輯...
格式:pdf
大?。?span id="hbp9g2m" class="single-tag-height">377KB
頁數(shù): 2頁
評分: 4.7
\"數(shù)字電路與邏輯設(shè)計\"課程傳統(tǒng)的實驗教學在實驗室進行,教師難于指導眾多學生。我們制作便攜式實驗板,將實驗器材發(fā)放給學生,讓學生在課外自主實驗,可以提高學生實踐能力。新型實驗講義把實驗指導和空白實驗報告整合在一起,可以節(jié)約學生撰寫實驗報告的時間。
格式:pdf
大?。?span id="2ne47m4" class="single-tag-height">377KB
頁數(shù): 3頁
評分: 4.4
本文介紹了\"數(shù)字電路與邏輯設(shè)計\"課程教學改革方法-通過在課堂教學中引入虛擬電子平臺NI Multisim12.0.以此實現(xiàn)直觀的實踐仿真,增強學生對理論理解,既提高學生學習的積極性,又激發(fā)了學生對實踐環(huán)節(jié)的興趣,也提高了教師的教學水平.
書 名:現(xiàn)代數(shù)字電路與邏輯設(shè)計
作 者:朱定華、饒志強、吳建新
出版社:清華大學出版社、北京交通大學出版社
出版時間:2007年02月
ISBN: 9787810828826
開本:16開
定價:28.90 元
ISBN:9787302373681
定價:39.5元
印次:3-1
裝幀:平裝
印刷日期:2014-11-21
出版社: 電子工業(yè)出版社; 第1版 (2006年4月1日)
叢書名: 普通高等教育應(yīng)用型人才培養(yǎng)教材
平裝: 246頁
開本: 16開
ISBN: 7121024764
條形碼: 9787121024764
產(chǎn)品尺寸及重量: 26 x 18.4 x 1 cm ; 422 g
ASIN: B00114GWQK