書????名 | 電子技術(shù)EDA實(shí)踐教程 | 作????者 | 楊曉慧 等編著 |
---|---|---|---|
ISBN | 10位[7118037710] 13位[9787118037715] | 定????價(jià) | ¥29.00 元 |
出版社 | 國防工業(yè)出版社 | 出版時(shí)間 | 2005-1-1 |
第一篇 EWB在電路分析中的應(yīng)用
第1章 EWB在電路分析中的應(yīng)用
1.1 EWB工作軟件介紹
1.2 EWB的基本界面
1.3 EWB的主要操作
1.4 EWB中虛擬儀器介紹
1.5 電路設(shè)計(jì)及分析流程
1.6 電路分析參考實(shí)驗(yàn)
第二篇 Pspice在電子線路中的應(yīng)用
第2章 Pspice編程入門
2.1 Pspice的組成及分析步驟
2.2 電路描述
2.3 分析指令
第3章 線性電子線路的分析與設(shè)計(jì)
3.1 半導(dǎo)體二極管及電路
3.2 雙極型晶體管及電路
3.3 場效應(yīng)晶體管及電路
3.4 晶體管模擬集成電路中的基本單元電路
3.5 MOS模擬集成電路中的基本單元電路
3.6 反饋放大電路
3.7 集成運(yùn)算放大器及基本應(yīng)用電路
第4章 非線性電子線路的分析與設(shè)計(jì)
4.1 正弦波振蕩電路
4.2 功率放大電路
4.3 直流穩(wěn)壓電源
4.4 諧振動(dòng)率放大器
4.5 調(diào)制與解調(diào)電路
第5章 綜合設(shè)計(jì)舉例與實(shí)驗(yàn)
5.1 綜合設(shè)計(jì)舉例
5.2 實(shí)驗(yàn)
第三篇 CPLD/FPGA的設(shè)計(jì)與應(yīng)用
第6章 MAX PLUS II使用指南
6.1 MAX PLUS II的安裝
6.2 基于MAX PLUS II的設(shè)計(jì)
第7章 Verilog HDL基礎(chǔ)知識(shí)
7.1 硬件描述語言概述
7.2 程序基本結(jié)構(gòu)
7.3 Verilog HDL語言要素
7.4 語句
7.5 系統(tǒng)任務(wù)和系統(tǒng)函數(shù)
第8章 CPLD/FPGA在數(shù)字系統(tǒng)設(shè)計(jì)中的應(yīng)用
8.1 常用組合邏輯電路模塊的設(shè)計(jì)
8.2 常用時(shí)序電路模塊的設(shè)計(jì)
8.3 4人電子優(yōu)先搶答器設(shè)計(jì)
8.4 智能交通燈控制器設(shè)計(jì)
8.5 4×4矩陣鍵盤控制器設(shè)計(jì)
8.6 全自動(dòng)電梯控制器設(shè)計(jì)
8.7 動(dòng)態(tài)目標(biāo)發(fā)生器設(shè)計(jì)
第四篇 MATLAB在信號(hào)系統(tǒng)分析中的應(yīng)用
第9章 MATLAB基礎(chǔ)知識(shí)
參考文獻(xiàn)2100433B
本書分為四篇共9章,通過大量的電路實(shí)例,詳細(xì)地介紹了EDA軟件的使用方法和應(yīng)用技巧,并給出了綜合應(yīng)用實(shí)例和相應(yīng)的實(shí)驗(yàn)。
本書可作為高等院校電類各專業(yè)和非電類部分專業(yè)的EDA課程的教材及實(shí)驗(yàn)指導(dǎo)書,也可作為相關(guān)專業(yè)技術(shù)人員的參考書。
怎么掃描?
電子電工電氣部分21世紀(jì)大學(xué)新型參考教材系列(電力電子學(xué))21世紀(jì)高等學(xué)校教材(接地)led制造技術(shù)與應(yīng)用OHM電子愛好者讀物(電子機(jī)械入門)ups不間斷電源剖析與應(yīng)用ups應(yīng)用及其維修技術(shù)ups應(yīng)用...
Us=6V其它的不會(huì)了
格式:pdf
大?。?span id="nphbtd5" class="single-tag-height">398KB
頁數(shù): 6頁
評分: 4.8
電子技術(shù)論文 機(jī)電 1301 孫超軍 31303222 1947年 12月,美國貝爾實(shí)驗(yàn)室的肖克萊、巴丁和布拉頓組成的研究小組, 研制出一種點(diǎn)接觸型的鍺晶體管。晶體管的問世,是 20世紀(jì)的一項(xiàng)重大發(fā)明, 是微電子革命的先聲。 晶體管出現(xiàn)后, 人們就能用一個(gè)小巧的、 消耗功率低的電 子器件,來代替體積大、 功率消耗大的電子管了。 晶體管的發(fā)明又為后來集成電 路的降生吹響了號(hào)角。 晶體管的發(fā)明,最早可以追溯到 1929年,當(dāng)時(shí)工程師利蓮費(fèi)爾德就已經(jīng)取 得一種晶體管的專利。 但是,限于當(dāng)時(shí)的技術(shù)水平, 制造這種器件的材料達(dá)不到 足夠的純度,而使這種晶體管無法制造出來。 在為這種器件命名時(shí), 布拉頓想到它的電阻變換特性, 即它是靠一種從 “低 電阻輸入”到“高電阻輸出”的轉(zhuǎn)移電流來工作的,于是取名為 trans-resister(轉(zhuǎn) 換電阻 ),后來縮寫為 transister,中文譯名就是晶體
格式:pdf
大?。?span id="vvx5dlv" class="single-tag-height">398KB
頁數(shù): 未知
評分: 4.5
\"電工電子技術(shù)\"課程是大中專院校的電類專業(yè)的一門基礎(chǔ)課程,在課程體系里面起到承上啟下的作用。隨著教育環(huán)境的不斷變化,要分析施教對象,掌握其認(rèn)知水平,不斷結(jié)合新知識(shí)、新應(yīng)用,整合教學(xué)內(nèi)容,設(shè)計(jì)教學(xué)方法,引導(dǎo)學(xué)生積極思考,參與課堂討論,注重學(xué)習(xí)課程內(nèi)容和教學(xué)側(cè)重點(diǎn),使其達(dá)到事半功倍的效果。
《高等職業(yè)教育教學(xué)改革系列規(guī)劃教材·電子信息類:EDA技術(shù)與實(shí)踐教程(附光盤1張)》提供了參考授課計(jì)劃及自學(xué)建議;第1章概述了EDA技術(shù)的主要內(nèi)容;第2章簡要介紹了FPGA/CPLD的結(jié)構(gòu)與工作原理及其配置與編程方法;第3章介紹了Quartus Ⅱ設(shè)計(jì)流程及6個(gè)設(shè)計(jì)實(shí)例;第4章介紹了硬件描述語言VHDL語法概要;第5章用VHDL給出了常用單元電路的設(shè)計(jì);第6章由淺入深精選了6個(gè)基礎(chǔ)訓(xùn)練項(xiàng)目;第7章精選了6個(gè)綜合訓(xùn)練項(xiàng)目。本教材提供的所有VHDL代碼均在Altera推廣型開發(fā)工具Quartus Ⅱ 9.0+SP1上綜合通過,部分例題給出了仿真結(jié)果,另附Quartus Ⅱ開發(fā)工具及相關(guān)資料DVD光盤一張。
《高等職業(yè)教育教學(xué)改革系列規(guī)劃教材·電子信息類:EDA技術(shù)與實(shí)踐教程(附光盤1張)》可作為各高職院校電子類、通信類及計(jì)算機(jī)類等相關(guān)專業(yè)二年級及以上學(xué)生的教材,也可作為電子技術(shù)工程技術(shù)人員的參考用書。
第一篇 EDA技術(shù)基礎(chǔ)
第1章 概述
1.1 EDA技術(shù)的含義
1.2 EDA技術(shù)的主要內(nèi)容
1.3 EDA技術(shù)的特點(diǎn)及發(fā)展趨勢
第2章 可編程邏輯器件
2.1 概述
2.2 大規(guī)??删幊踢壿嬈骷?/p>
2.3 Altera新型系列器件簡介
2.4 FPGA/CPLD器件的配置與編程
第3章 QuartusⅡ設(shè)計(jì)基礎(chǔ)
3.1 概述
3.2 QuartusⅡ的安裝與授權(quán)
3.3 QuartusⅡ設(shè)計(jì)流程
3.4 QuartusⅡ設(shè)計(jì)實(shí)例
第4章 硬件描述語言VHDL語法概要
4.1 概述
4.2 VHDL程序基本結(jié)構(gòu)
4.3 VHDL語言要素
4.4 VHDL的基本描述語句
4.5 子程序、程序包和配置
第5章 常用模塊電路的VHDL設(shè)計(jì)
5.1 常用組合邏輯電路的設(shè)計(jì)
5.2 時(shí)序邏輯電路的設(shè)計(jì)
5.3 狀態(tài)機(jī)的設(shè)計(jì)
5.4 存儲(chǔ)器的設(shè)計(jì)
第二篇 實(shí)戰(zhàn)訓(xùn)練
第6章 基礎(chǔ)訓(xùn)練
6.1 一位全加器原理圖輸入設(shè)計(jì)
6.2 譯碼顯示電路的設(shè)計(jì)
6.3 含異步清零和同步時(shí)鐘使能的4位加法計(jì)數(shù)器的設(shè)計(jì)
6.4 數(shù)控分頻器的設(shè)計(jì)
6.5 用狀態(tài)機(jī)實(shí)現(xiàn)序列檢測器的設(shè)計(jì)
6.6 簡易正弦信號(hào)發(fā)送器的設(shè)計(jì)
第7章 綜合訓(xùn)練
7.1 鍵盤輸入電路的設(shè)計(jì)
7.2 動(dòng)態(tài)輸出4位十進(jìn)制頻率計(jì)的設(shè)計(jì)
7.3 數(shù)字鐘的設(shè)計(jì)
7.4 DDS信號(hào)源的設(shè)計(jì)
7.5 基于Dsp Builder使用IP Core的FIR濾波器的設(shè)計(jì)
7.6 基于NiosⅡ的SD卡音樂播放器的實(shí)現(xiàn)
·收起全部<<
rCADPSpice15.7與電路仿真、Multisim仿真應(yīng)用、可編程邏輯器件及其編程軟件、電路仿真實(shí)驗(yàn)、電工學(xué)仿真實(shí)驗(yàn)、電子技術(shù)的Multisim仿真實(shí)驗(yàn)、基于可編程邏輯器件的數(shù)字電子技術(shù)實(shí)驗(yàn)。